精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

光刻支出對芯片行業的影響

要長高 ? 來源:高芯圈 ? 作者:海擎研究院 ? 2022-06-21 14:43 ? 次閱讀

據semianalysis報道,他們正在密切跟蹤的一個項目是光刻支出如何隨著各種節點縮小而演變。這項研究最初是從28nm開始,然后從第一代 FinFET 節點發展到第一個 EUV 節點,再到第一個 Gate All Around Nanosheet 節點(3nm 和 2nm)。根據檢查的節點,光刻花費的百分比有很大不同。下圖是關于該主題的舊 ASML 幻燈片。它似乎排除了許多不同的晶圓廠資本支出,但看起來很有趣。

poYBAGKxZ6-ANumhAAGlTR15I-k188.png

光刻支出與沉積與蝕刻的演變對 ASML、Lam Research、Applied Materials、Tokyo Electron 等公司的相對表現有很大影響。在我們解決這個問題時,最重要的一個方面是每個 DUV 或 EUV 層的曝光量的單位成本,以及它們的數量。順便說一句,一些賣方分析師試圖將每個節點的 EUV 曝光數量計算到他們的 ASML 模型中,這完全是錯誤的。

傳統觀點認為,更大的dies成本會成倍增加。我們認為我們所有的讀者都知道這一點。較大的die尺寸會增加成本,因為缺陷更有可能影響較大的die。這是小芯片革命背后的主要驅動之一。

這種傳統的思維過程可能是完全錯誤的。讓我們使用一個帶有圖片的假設示例來解釋為何有時候較小的die制造成本更高。假設一個無晶圓廠芯片設計團隊正在決定是制作單個大型單片芯片還是 2 個小芯片 MCM 設計。左邊是一個25 毫米 x 32 毫米、800 平方毫米的晶圓。右邊是一個 13.5 毫米 x 32 毫米、432 平方毫米的裸片晶圓。2 個小芯片設計中每個小芯片的硅片數量只會增加 8%,這與 AMD 使用其當前小芯片 CPU 所經歷的開銷相似。盡管兩個節點已被模擬為具有相同的每 cm 2 (0.1)缺陷數,但兩種設計之間的無缺陷裸片數量差異很大。

單片設計每個晶圓有 30 個好的die,而小芯片 MCM 設計每個晶圓有 79 個好的die。假設所有有缺陷的die都必須扔進垃圾桶。如果沒有芯片良率收獲,單片設計的設計公司每片晶圓只能賣30個產品,而chiplet MCM設計可以賣39.5個。

pYYBAGKxZ7aAQaICAAJ2bcnZHso350.png

通過使用小芯片和 MCM,每個晶圓的產品數量增加了約 30%。如果假設每個晶圓的成本為 17,000 美元,那么單片無缺陷硅片的成本為 567 美元,而小芯片 MCM 每個無缺陷硅片的成本為 215 美元,兩個則為 430 美元。顯然,如果我們設計團隊應該選擇小芯片 MCM 選項忽略任何功耗、芯片收獲和包裝成本差異,因為它們可以為每件產品節省 136 美元!

如果我們告訴你這個小芯片 MCM 設計更貴怎么辦?

你可能不會相信我們,但讓我們來看看如何。在這個假設場景中,假設產品使用代工 5nm 級節點。假設這家代工廠以約 17,000 美元的價格出售這些晶圓,毛利率約為 50%。以下是按消耗品或工藝步驟劃分的成本細分,包括工具折舊、維護成本、電力使用、員工成本分配等。

poYBAGKxZ7uAI9NKAANwYqIQcZY779.png

這些數字與我們的實際估計相差甚遠,但一致的是最大的成本中心是光刻——接近加工晶圓成本的近1/3。光刻成本只是一個平均假設。根據您選擇的裸片尺寸,它可能會有很大差異。

光刻工具不加選擇地暴露硅片。它需要知道在哪里用光刻曝光,在哪里不曝光。光掩模是包含芯片設計并阻擋光線或允許光線通過以暴露硅片的東西。領先的 5nm 代工設計將有十幾個 EUV 光掩模和另外幾十個 DUV 光掩模。這些光掩模中的每一個都對應于晶圓上的一個特征或特征的一部分,并且對于每個芯片設計都是唯一的。通過光刻和所有其他工藝步驟的循環,這家代工廠可以在大約 10 周的時間內在晶圓上制造出特定的 5nm 芯片。下面是一張 DUV 光掩模的圖片。

標準光掩模為 104 毫米 x 132 毫米。然后,光刻工具通過光掩模曝光,以 4 倍放大率在晶圓上打印特征。該區域為 26 毫米 x 33 毫米。大多數設計不能與 26 毫米 x 33 毫米完美對齊。

為了更好地計算,我們引入了標線(reticle)利用率的概念。

通常,芯片設計較小,因此光掩模可以包含多個與上圖相同的設計。即使這樣,大多數設計也不能完美地適應 26mm x 33m 的場,因此通常該光掩模的一部分也沒有曝光。

如果一個die是 12 毫米 x 16 毫米,我們可以在每個標線片上安裝 4 個die。這里的標線利用率非常高,因為只有一小部分標線沒有暴露。對于 25mm x 32mm 的單片芯片,我們在狹縫和掃描方向上不使用 1mm。那個標線的利用率同樣很高。對于我們的小芯片,它是 13.5 毫米 x 32 毫米。該die太大,無法在標線板上并排放置 2 個die,因此每個標線板只能有 1 個die。下圖顯示了上述示例的一些可視化。

你可能會問,標線利用率低有什么問題?

這成為一個巨大的成本問題,因為當我們縮小到晶圓級的處理過程時會發生什么。放置在光刻工具和工具中的硅片一次暴露硅片標線區域的一部分。如果使用完整的 26mm x 33mm 掩模版,則光刻工具以最少的步數跨過 300mm 硅片,12 個掩模版區域寬和 10 個掩模版區域高。如果分劃板利用率較低,則工具必須在每個方向上越過和越過晶片更多次。

將每個晶圓上的 25mm x 32mm 單片芯片與 13.5mm x 32mm 小芯片 MCM 設計進行比較時,我們需要將晶圓跨過 1.875 倍!

pYYBAGKxZ-OAakLnAAGSuXn0efg496.png

現代 DUV 和 EUV 工具具有狹縫(slit)和掃描(scan)功能。狹縫(26 毫米)是暴露出來的,它掃描(33 毫米)穿過十字線區域。下面這張Andreas Schilling分享的來自 ASML 的關于 High-NA EUV 的 gif 展示了這個概念。使用 High-NA EUV,狹縫最大仍為 26mm,掃描減半。生產力的主要損失是晶圓臺必須移動的速度。

poYBAGKxZ-mAcT29AALaxj9J3uU232.png

想象一下,如果相反,狹縫減半。吞吐量影響會大得多。

在比較我們的單片設計與小芯片 MCM 設計時,我們的光刻工具時間顯著增加,因為晶圓必須掃描 1.875 倍。這是因為狹縫的很大一部分沒有得到充分利用。雖然在晶圓加載時間方面仍有一些效率,但光刻工具的大部分成本是掃描時間。因此,每片晶圓的內部成本顯著上升。

pYYBAGKxZ--AcGEfAAI0B2ZfTUw105.png

在這種假設情況下,代工廠現在每片晶圓的光刻成本要多花 2,174 美元。這是一個巨大的成本增加,代工廠不會為已經有非常緊張的利潤交易的大批量客戶忍受。假設代工廠按利潤率定價,因此無論設計如何,都能保持 50% 的毛利率。

未充分利用分劃板上的狹縫導致的成本增加意味著代工廠不會以 17,000 美元的價格出售這些晶圓來維持 50.2% 的毛利率。相反,他們將以 21,364 美元的價格出售這些晶圓。單片產品的無缺陷硅成本仍為 567 美元。每個裸片的無缺陷硅成本不是 215 美元,而是 270 美元。每件產品不再是 430 美元,而是 541 美元。

小芯片與單片的決定現在變得更加困難。一旦考慮到封裝成本,單片芯片的制造成本很可能會更便宜。此外,小芯片設計存在一些電力成本。在這種情況下,構建一個大型單片芯片絕對比使用chiplet/MCM 更好。

此示例是選擇用于演示標線利用率點的最壞情況。這種簡單化和假設性的分析還有很多警告。此外,與其他工藝步驟相比,5nm 之前以及我們進入柵極之后的大多數其他工藝節點都具有較低的光刻成本。大多數小芯片架構可能會提高而不是降低標線利用率。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 晶圓
    +關注

    關注

    52

    文章

    4850

    瀏覽量

    127811
  • EUV
    EUV
    +關注

    關注

    8

    文章

    604

    瀏覽量

    85969
  • ASML
    +關注

    關注

    7

    文章

    718

    瀏覽量

    41181
收藏 人收藏

    評論

    相關推薦

    光刻機巨頭ASML業績暴雷,芯片迎來新一輪“寒流”?

    電子發燒友網報道(文/黃山明)作為芯片制造過程中的核心設備,光刻機決定著芯片工藝的制程。尤其是EUV光刻機已經成為高端芯片(7nm及以下)
    的頭像 發表于 10-17 00:13 ?2674次閱讀

    納米壓印光刻技術應用在即,能否掀起芯片制造革命?

    電子發燒友網報道(文/李寧遠)提及芯片制造,首先想到的自然是光刻機和光刻技術。而眾所周知,EUV光刻機產能有限而且成本高昂,業界一直都在探索不完全依賴于EUV
    的頭像 發表于 03-09 00:15 ?4099次閱讀
    納米壓印<b class='flag-5'>光刻</b>技術應用在即,能否掀起<b class='flag-5'>芯片</b>制造革命?

    HyperLith軟件 EUV光刻交流

    表面(例如光滑的石頭或金屬板)進行印刷的方法,因此墨水只會粘在將要印刷的設計結構上”。在半導體器件制造中,石頭就是硅片,而墨水則是沉積、光刻和刻蝕工藝的綜合效果,可創造出所需的特征結構。由于用于器件
    發表于 11-24 22:06

    用來提高光刻機分辨率的浸潤式光刻技術介紹

    ? 本文介紹了用來提高光刻機分辨率的浸潤式光刻技術。 芯片制造:光刻技術的演進 過去半個多世紀,摩爾定律一直推動著半導體技術的發展,但當光刻
    的頭像 發表于 11-24 11:04 ?182次閱讀
    用來提高<b class='flag-5'>光刻</b>機分辨率的浸潤式<b class='flag-5'>光刻</b>技術介紹

    光刻機的工作原理和分類

    ? 本文介紹了光刻機在芯片制造中的角色和地位,并介紹了光刻機的工作原理和分類。? ? ? ?? 光刻機:芯片制造的關鍵角色 ? ?
    的頭像 發表于 11-24 09:16 ?292次閱讀

    一文看懂光刻膠的堅膜工藝及物理特性和常見光刻

    共讀好書關于常用光刻膠型號也可以查看這篇文章:收藏!常用光刻膠型號資料大全,幾乎包含所有芯片光刻膠歡迎掃碼添加小編微信掃碼加入知識星球,領取公眾號資料
    的頭像 發表于 11-01 11:08 ?267次閱讀

    光刻掩膜和光刻模具的關系

    光刻掩膜(也稱為光罩)和模具在微納加工技術中都起著重要的作用,但它們的功能和應用有所不同。 光刻掩膜版 光刻掩膜版是微納加工技術中常用的光刻工藝所使用的圖形母版。它由不透明的遮光薄膜在
    的頭像 發表于 10-14 14:42 ?201次閱讀

    中國大陸芯片設備支出領跑全球

    國際半導體產業協會(SEMI)最新數據顯示,今年上半年,中國大陸在芯片制造設備領域的支出高達250億美元(約合1779.40億元人民幣),這一數字不僅刷新了歷史記錄,更超越了韓國、中國臺灣及美國等半導體強國的總和,展現出中國大陸在半導體產業領域的強勁發展勢頭。
    的頭像 發表于 09-04 16:57 ?627次閱讀

    光刻工藝的基本知識

    在萬物互聯,AI革命興起的今天,半導體芯片已成為推動現代社會進步的心臟。而光刻(Lithography)技術,作為先進制造中最為精細和關鍵的工藝,不管是半導體芯片、MEMS器件,還是微納光學元件都離不開
    的頭像 發表于 08-26 10:10 ?656次閱讀
    <b class='flag-5'>光刻</b>工藝的基本知識

    京元電資本支出大增,專注AI芯片測試

    晶圓測試大廠京元電近日宣布重大決策,董事會決定將今年資本支出大幅提升至138.28億元新臺幣,較原計劃53.14億元新臺幣激增1.6倍,這一數字也創下了中國臺灣廠區歷年資本支出的新高。此次大幅度增加資本支出,主要目的是為了滿足日
    的頭像 發表于 08-10 17:07 ?1080次閱讀

    亞馬遜研發支出領跑全球 研發支出高達852億美元

    亞馬遜研發支出領跑全球? ? 研發支出高達852億美元 數據平臺Quartr的數據統計分析顯示,亞馬遜研發支出領跑全球;亞馬遜研發支出高達852億美元。緊隨其后的是谷歌的母公司Alph
    的頭像 發表于 05-30 11:46 ?1381次閱讀

    在被超60億美元收購后,日本光刻膠巨頭JSR尋求擴大規模

    在被超60億美元收購后,日本光刻膠巨頭JSR積極尋求擴大規模,以適應全球芯片制造行業的快速發展。
    的頭像 發表于 04-29 14:37 ?709次閱讀

    光刻膠和光刻機的區別

    光刻膠是一種涂覆在半導體器件表面的特殊液體材料,可以通過光刻機上的模板或掩模來進行曝光。
    的頭像 發表于 03-04 17:19 ?4478次閱讀

    如何在芯片中減少光刻膠的使用量

    光刻膠不能太厚或太薄,需要按制程需求來定。比如對于需要長時間蝕刻以形成深孔的應用場景,較厚的光刻膠層能提供更長的耐蝕刻時間。
    的頭像 發表于 03-04 10:49 ?600次閱讀
    如何在<b class='flag-5'>芯片</b>中減少<b class='flag-5'>光刻</b>膠的使用量

    解析光刻芯片掩模的核心作用與設計

    掩模在芯片制造中起到“底片”的作用,是一類不可或缺的晶圓制造材料,在芯片封裝(構筑芯片的外殼和與外部的連接)、平板顯示(TFT-LCD液晶屏和OLED屏〉、印刷電路板、微機電器件等用到光刻
    發表于 01-18 10:25 ?1140次閱讀
    解析<b class='flag-5'>光刻</b><b class='flag-5'>芯片</b>掩模的核心作用與設計