楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,Cadence? 射頻集成電路解決方案支持 TSMC 的 N6RF 設計參考流程和制程設計套件(PDK),加速推進移動、5G 及無線應用創新。通過 Cadence 與 TSMC 的持續合作,雙方的客戶已經可以使用面向 TSMC 最新 N6RF CMOS 半導體技術的 Cadence 解決方案進行設計。
Cadence 射頻集成電路解決方案支持 Cadence 智能系統設計(Intelligent System Design?)戰略,助力實現系統級芯片(SoC)的卓越設計。
Cadence Virtuoso? Schematic Editor、Virtuoso ADE 套件和集成的 Spectre? X 仿真器及射頻選項專門針對 TSMC 的 N6RF 制程技術進行了優化,已被納入射頻設計參考流程。客戶可以受益于幾個關鍵功能,借助這些功能,客戶可以有效地管理工藝角仿真,進行統計學分析,實現設計中心化和電路優化。此外,該流程提供 Cadence EMX? 平面 3D 求解器與 Virtuoso Layout Suite EXL 實現環境之間的無縫集成,使設計人員能夠簡化電磁場建模,并能自動將 S 參數模型導入設計原理圖用于射頻仿真。
對于版圖后仿真,S 參數模型與 Cadence Quantus? 寄生提取方案的結果相結合,用于高保真射頻簽核電路和電遷移-壓降仿真。總的來看,新的 Cadence 射頻集成電路全流程提供了一種高效的方法,能讓工程師在緊密集成的統一設計環境中實現設計目標—性能、功耗效率和可靠性。
“通過與 Cadence 的持續合作,客戶能夠利用我們和 Cadence 共同開發的設計流程以及我們先進的 N6RF 制程技術來實現其生產力目標,顯著提升性能和功耗效率。”TSMC 設計基礎設施管理部副總裁 Suk Lee 表示,“借助新推出的 PDK,可以采用我們的技術來創建新一代移動、5G 和無線設計,從而加速推動先進節點創新。”
“全面的 Cadence 射頻集成電路解決方案涵蓋了射頻設計的方方面面—從射頻定制無源器件生成和建模到具有自加熱功能的電遷移-壓降分析。借助這個統一的流程,客戶可以專注于創新設計,而不是把時間用來管理各種容易出錯的不同工具包。”Cadence 公司高級副總裁兼定制 IC 與 PCB 事業部總經理 Tom Beckley 表示,“通過與臺積電的密切合作,我們的客戶可以獲得其 N6RF 制程技術和射頻設計參考流程所包含的各種先進功能,幫助他們實現卓越的系統級芯片設計,更有效地將具有競爭力的設計推向市場。”
-
芯片
+關注
關注
454文章
50460瀏覽量
421980 -
集成電路
+關注
關注
5382文章
11396瀏覽量
360955 -
Cadence
+關注
關注
64文章
916瀏覽量
141897 -
5G
+關注
關注
1353文章
48380瀏覽量
563460
發布評論請先 登錄
相關推薦
評論