IBM于2021年完成了2納米技術的突破。據預計,IBM 2nm工藝或能在每平方毫米芯片上集成3.33億個晶體管。相比7nm工藝提升了45%的性能或者減少75%的功耗,預計2024年量產。
在這個芯片上,IBM用上了一個被稱為納米片堆疊的晶體管,它將NMOS晶體管堆疊在PMOS晶體管的頂部,而不是讓它們并排放置以獲取電壓信號并將位從1翻轉為零或從0翻轉為1。這些晶體管被稱為gate all around或GAA晶體管。
據半導體行業觀察讀者肖德元對其的解讀,“也就是說IBM已經開始考慮將CFET應用到它的2nm Power 系列產品了。CFETs是Complementary FETs的縮寫。在CFETs中, 彼此之間堆疊nFET和pFET納米線或納米薄片。CFET可以將一個nFET堆疊在pFET上,或者在兩個pFETs的頂部堆疊兩個nFETs。這樣做的主要優點是節省面積從而帶來一些功率和性能上的好處,適用于2nm以后技術節點。”
據《中央社》報導,臺灣地區工研院產科國際所研究總監楊瑞臨指出,IBM發表2nm制程對于半導體產業是一件大事,象征著GAA架構的可行性,讓臺積電、三星朝著2nm制程研發加速,雖然這可能使得臺積電的競爭壓力增加,但臺積電有著眾多客戶,可以有效縮短學習曲線、良率提升以及降低成本。
同為美國公司的英特爾公司也在進行 2 納米工藝的研發。據英特爾的最新路線圖,2024 年上半年英特爾的Intel 20A(20 埃 = 2nm)工藝將亮相,新節點將帶來 15% 的性能提升。這將是英特爾的第一個 HNS(他們稱之為 RibbonFET),他們還將引入背面供電(他們稱之為 PowerVia)。背面供電解決了 IR 功率下降問題,同時使前端互連更容易。他們估計,這個工藝的密度較之上一代提高了 1.6 倍。
而英特爾公司CEO基辛格也表示,英特爾可望比預訂時程提前達成一項重要的科技里程碑,重拾技術領先優勢,會在2024年底重奪晶圓代工制程寶座,比先前的目標2025年提早。
本文整合自:半導體行業觀察、摩爾芯聞
責任編輯:符乾江
-
英特爾
+關注
關注
60文章
9886瀏覽量
171532 -
IBM
+關注
關注
3文章
1749瀏覽量
74628 -
2nm
+關注
關注
1文章
200瀏覽量
4501
發布評論請先 登錄
相關推薦
評論