精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用ModelSim軟件進行時序仿真

FPGA之家 ? 來源:數字積木 ? 作者:鋯石科技 ? 2022-07-18 14:17 ? 次閱讀

時序仿真與功能仿真的步驟大體相同,只不過中間需要添加仿真庫、網表(.vo)文件和延時(.sdo)文件。到了這里,問題來了,仿真庫、網表(.vo)文件和延時(.sdo)文件怎么獲得呢?網表(.vo)文件和延時(.sdo)文件,其實我們在自動仿真的配置仿真功能中已經生成了,當我們配置好仿真功能之后,我們在 Quartus 進行一次全編譯,這時,我們打開 Quartus 工程目錄下 simulation/modelsim 中就能夠看到 Verilog_First.vo 和 Verilog_First_v.sdo 這兩個文件。我們將這兩個文件復制到我們的 manual_modelsim 文件夾下。仿真庫,我們需要到我們 Altera的安裝目錄下,也就是 C:altera13.1modelsim_asealteraverilog 中找到 cycloneive 文件夾,然后我們將 cycloneive 文件夾也復制到我們的 manual_modelsim 文件夾下。萬事具備,接下來我們就可以打開我們的 ModelSim 軟件,如圖

fda60882-04a1-11ed-ba43-dac502259ad0.png

通過該圖,我們可以看出,這個工程是我們之前做功能仿真的工程,當我們關閉 ModelSim之后,我們再次打開 ModelSim 這個軟件,它會自動記錄上一個我們使用的工程并打開。我們就直接在這個工程上進行更改,首先我們右鍵在彈出的菜單欄中找到【Add to Project】→【Existing File...】按鈕并點擊打開,則彈出圖

fdb46d46-04a1-11ed-ba43-dac502259ad0.png

在該對話框中我們點擊【Browse】,在彈出的對話框中我們找到 manual_modelsim 文件夾下的 Verilog_First.vo,然后將 Verilog_First.vo 添加至我們的 ModelSim 仿真工程中。接下來我們進行代碼全編譯,編譯完成后,我們在 ModelSim 的菜單欄中找到【Simulate】→【StartSimulation...】按鈕并點擊打開,我們打開 Libraries 標簽,將仿真庫添加至配置仿真環境中,如圖

fdc35428-04a1-11ed-ba43-dac502259ad0.png

這里我們需要注意的是,只添加一個 cycloneive 仿真庫是不夠的,我們還需要將我們ModeSim 仿真庫中的 altera_ver 庫添加進來,如圖

fdccb108-04a1-11ed-ba43-dac502259ad0.png

如果不知道需要選擇哪個庫,我們可以先直接運行仿真,這時候 ModelSim 控制窗口中會提示錯誤信息,我們根據錯誤信息便能夠分析出我們需要的庫名,然后我們再重復上述步驟添加完了仿真庫,接下來我們在 SDF 標簽頁面中添加 Verilog_First_v.sdo 文件,如圖

fddadca6-04a1-11ed-ba43-dac502259ad0.png

這里需要我們注意的是,因為的我們的實例化名是 i1,所以我們填寫的是/i1。添加完成之后,最后我們在返回 Design 標簽頁面中,找到 work 下的 Verilog_First_vlg_tst,如圖

fde8b42a-04a1-11ed-ba43-dac502259ad0.png

在該頁面中,我們點擊【OK】就可以開始進行時序仿真了,到了這里,后面的工作就和我們的功能仿真是一樣的了。至此,我們 ModelSim 軟件的使用就講解完了。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • ModelSim
    +關注

    關注

    5

    文章

    174

    瀏覽量

    47126
  • 時序仿真
    +關注

    關注

    0

    文章

    14

    瀏覽量

    7406

原文標題:ModelSim 使用【六】modelsim手動時序仿真

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Modelsim SE 進行時序仿真及altera庫的添加 [轉]

    為什么這樣做就不是很了解了。經過昨天一天的努力,現在基本上明白了整個過程。對這篇文章進行整體的完善和補充(本人水平有限,如有錯誤請留言指正)。 用Modelsim對Quartus II工程進行時序
    發表于 02-01 11:37

    modelsim時序仿真總是出錯為什么

    在使用quartusii modelsim仿真時。。功能仿真可以好用,。但是時序仿真就出錯。。無論是手動打開
    發表于 11-26 21:06

    modelsim-altera時序仿真

    各位大神,求教如何用modelsim-ase 進行時序仿真,小弟最近被這整得焦頭爛額{:4:}{:4:}。希望大家不吝賜教,最好附上詳細教程。不過注意,不是modelsim SE哦。小
    發表于 01-22 15:18

    使用ModelSim進行設計仿真

    ModelSim為HDL仿真工具,我們可以利用該軟件來實現對所設計的VHDL或Verilog程序進行仿真,支持IEEE常見的各種硬件描述語言
    發表于 04-19 20:52 ?151次下載

    使用 ModelSim 進行設計仿真

    ModelSim為HDL仿真工具,我們可以利用該軟件來實現對所設計的VHDL或Verilog程序進行仿真,支持IEEE常見的各種硬件描述語言
    發表于 05-27 16:41 ?132次下載
    使用 <b class='flag-5'>ModelSim</b> <b class='flag-5'>進行</b>設計<b class='flag-5'>仿真</b>

    Modelsim的功能仿真時序仿真

    ModelSim 進行功能仿真,進行功能仿真首先要檢查設計的語法是否正確;其次檢查代碼是否達到設計的功能要求。下文主要介紹
    發表于 11-13 15:35 ?9207次閱讀

    使用 ModelSim 進行設計仿真詳解

    本章為ModelSim的初級教程,讀者讀完本章可以較為熟練的使用ModelSim進行設計仿真,本章沒有也不可能涉及ModelSim的各個方面
    發表于 12-24 18:29 ?0次下載

    modelsim仿真詳細過程(功能仿真時序仿真

    modelsim仿真詳細過程(功能仿真時序仿真).ModelSim不僅可以用于數字電路系統設計
    發表于 12-19 11:14 ?6.7w次閱讀
    <b class='flag-5'>modelsim</b><b class='flag-5'>仿真</b>詳細過程(功能<b class='flag-5'>仿真</b>與<b class='flag-5'>時序</b><b class='flag-5'>仿真</b>)

    仿真軟件ModelSim及其應用,ModelSim仿真流程

    ModelSim不僅可以用于數字電路系統設計的功能仿真,還可以應用于數字電路系統設計的時序仿真ModelSim的使用中,最基本的步驟包括
    的頭像 發表于 12-29 11:35 ?9579次閱讀

    如何加速Modelsim仿真時間?

    Modelsim加速仿真技巧 《前言》 最近在Modelsim仿真過程中,遇到一個大問題,對于分辨率2048*500的圖像數據,在進行時序
    的頭像 發表于 04-02 13:58 ?5418次閱讀

    基于ModelSim使用modelsim手動時序仿真教程

    時序仿真與功能仿真的步驟大體相同,只不過中間需要添加仿真庫、網表(.vo)文件和延時(.sdo)文件。到了這里,問題來了,仿真庫、網表(.v
    的頭像 發表于 07-23 11:55 ?2283次閱讀

    如何加速Modelsim仿真時間

    最近在Modelsim仿真過程中,遇到一個大問題,對于分辨率2048*500的圖像數據,在進行時序約束中,發現算法模塊最高只能跑到60Mhz多,而要求必須跑到100Mhz,因而時序不滿
    的頭像 發表于 08-08 14:15 ?1.3w次閱讀

    Vivado調用Modelsim仿真

    Modelsim是十分常用的外部仿真工具,在Vivado中也可以調用Modelsim進行仿真,下面將介紹如何對vivado
    的頭像 發表于 07-24 09:04 ?3592次閱讀
    Vivado調用<b class='flag-5'>Modelsim</b><b class='flag-5'>仿真</b>

    如何使用 ModelSim 進行設計仿真

    ModelSim為HDL仿真工具,我們可以利用該軟件來實現對所設計的VHDL或Verilog程 序進行仿真,支持IEEE常見的各種硬件描述語
    發表于 01-14 09:47 ?0次下載

    使用modelsim時的問題分析

    仿真對于FPGA設計來說至關重要,我們經常使用modelsim進行功能仿真或者時序仿真,這樣就
    的頭像 發表于 10-24 18:15 ?207次閱讀
    使用<b class='flag-5'>modelsim</b>時的問題分析