精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何整合EDA、IP與設計資源,讓AI芯片快人一步?

中科院半導體所 ? 來源:半導體行業觀察 ? 作者:龔佳佳 ? 2022-07-28 14:33 ? 次閱讀

芯片產業在不斷競速,作為AI產業落地重要基底的AI芯片更是如此。在持續火熱多年后,如今我國AI芯片產業已經朝著肉搏階段邁進,誰率先落地產品、構建生態,誰就能在這場競爭中突圍。

激烈的市場競爭與迫切的Time to Market,讓人們對芯片設計的“好與快”提出了更高要求,在新一輪挑戰面前,如何整合EDA、IP與設計資源,讓AI芯片快人一步?

相輔相成的EDA

EDA全稱Electronic design automation,主要為集成電路的設計、生產等提供自動化輔助設計能力。憑借精細的軟件設計,EDA保證了芯片設計各個階段、各個環節的準確性,縮短了設計周期、降低了設計成本,因此被人稱之為半導體工業軟件皇冠上的明珠。

然而人工智能的興起,卻將EDA推向了新浪潮。無論是在EDA工具中應用AI算法賦能芯片設計的“AI Inside”,還是EDA工具助力AI芯片高效設計的“AI Outside”,都意味著EDA對于提高AI芯片設計效率有著不可或缺的重要作用。

在“AI Outside”方面,AI芯片隨著數據爆炸時代的到來應運而生,龐大的算力意味著其往往具備超大的設計規模,對于芯片來說,規模越大,結構越復雜、精度越高,對于EDA軟件的依賴程度也就越高。

以在EDA總體算力比重較大的驗證來說,作為解鎖芯片流片成敗的關鍵環節之一,要想提高流片成功率,就要在流片之前做好充分的系統級驗證。一般來說,芯片驗證工作隨著SoC芯片復雜度、集成度規模的擴大,占比不斷提高,甚至可達70%。面對復雜的設計需求,傳統基于電路的仿真技術無法實現對極端情況的驗證覆蓋,使得驗證覆蓋率的收斂成為了阻礙AI芯片設計效率進一步提升的“絆腳石”。

為此,AI芯片在驗證策略選擇上往往需要引入多種驗證手段,通過仿真、形式化驗證、FPGA原型驗證等一系列驗證手段提前發現問題,確保芯片在功能、功耗、調度性能等方面達到設計期望。使用EDA工具,可以針對AI的分布式、矩陣式等運算特點,驗證AI芯片的性能和收斂能力,推出對應的解決方案,以此來得到更快的結果,提高芯片設計效率。

41953bde-0d95-11ed-ba43-dac502259ad0.jpg

圖源:芯華章

這也是EDA的優勢所在,無論是人工智能,還是云計算5G、智能汽車,EDA領域均有對應其應用特點的芯片設計解決方案,對于芯片設計者而言,EDA工具可以快速將基礎信息進行有效的建模和抽象,幫助設計者將精力更多地投入上層和系統設計。設計者只需完善算法設計,即可通過EDA實現一個性價比更高、性能更匹配的系統設計。

在本土領域,已有多家AI芯片廠商與EDA廠商合作,以此提高設計驗證效率。例如:國微思爾芯原型驗證工具助力埃瓦科技 3D 視覺 AI 芯片量產;鯤云科技采用芯華章的形式化驗證工具穹瀚(GalaxFV),提升新一代復雜AI芯片的設計驗證效率,進一步保障復雜AI芯片的功能和可靠性。

而在“AI Inside”方面,EDA+AI更是已經成為了熱門話題,不少專家都認為EDA應用AI是必然趨勢,AI在其中可以起到加速和輔助作用。

在傳統EDA設計工具中,芯片架構探索、設計、驗證、布局布線等工作的人力占比巨大,隨著人工智能的興起,EDA設計工具也開始逐漸朝著智能化趨勢發展,在深度、強化學習等技術的加持下,智能化EDA設計能夠吸收過去的設計經驗和數據, 有效減少人力投入、縮短設計周期、提高芯片設計及生產的性能和精度。

從某種意義上來說,芯片設計過程的復雜性非常適合 AI 算法。比如,當AI應用于布局布線、平面規劃等芯片后端設計時,EDA工具可以通過攝取設計工具生成的大數據流來探索搜索空間,觀察設計如何隨時間演變,并調整設計選擇、技術參數和工作流程。

又或者,在計算時延中使用AI的方法,可以根據建模精確度把解決方案代入到時延范圍內,得到你最終想要的結果。

總的來說,只要AI技術運用得好,可以把后端工具的運行時間縮短。當然,AI還可以在前端設計時,通過建模檢測其在后端的運行結果,讓前端工程師知道他們現在的優化動作在后端是否有效,能否縮減迭代的速度。

此外,EDA上云作為未來的趨勢之一,在云端上可以開放更多的計算資源,也可以加快設計和驗證過程。

Chiplet時代,大放異彩的IP

與EDA一樣,IP核作為芯片設計中的關鍵一環,通常是指事先定義,經過驗證可以重復使用的、能夠完成某些功能的設計模塊,可以降低芯片設計中冗余的設計成本,以及錯誤發生風險,提高設計效率。

在如今AI芯片企業分類中,除了Nvidia、IntelAMD、Qualcomm、華為海思等芯片設計龍頭企業,以及以寒武紀、地平線等為代表的專注于人工智能芯片研發企業,還包括了ARMCadence、Synopsys等以IP授權為主要商業模式的企業。

對于AI芯片廠商來說,使用成熟、穩定、滿足需求、質量可靠的IP核,通過快速復用積累的技術,可以有效提高芯片設計效率,提升芯片設計公司的交付能力,極大縮短SoC芯片的開發周期。

比如,接口IP的硬化服務能夠為 SoC 騰出空間,為達到更高的 AI 性能提供了寶貴的片上 SRAM處理器組件;專業的AI加速硬件IP能夠提供在芯片中部署AI加速功能所需的工具;內存IP核解決方案支持針對不同AI內存約束的高效架構,可以減少AI應用中的延遲。

另外,由于IP廠商只設計芯片局部的某些功能模塊,因而更能夠追求這些功能模塊設計的最優化,不斷迭代,更新,AI芯片廠商也因此可以借助先進的IP核,在保持競爭力的同時,也可以保障芯片設計的按時交付。

當然還有很重要的一點就是:Chiplet時代的到來。

Chiplet俗稱芯粒,也叫小芯片,它是將一類滿足特定功能的die(裸片),通過die-to-die內部互聯技術實現多個模塊芯片與底層基礎芯片封裝在一起,形成一個系統芯片,以實現一種新形式的IP復用。從這個意義上來說,Chiplet也可以看作一個新的IP重用模式。

41cdf0dc-0d95-11ed-ba43-dac502259ad0.png

圖源:信達證券

當前,算力已經成為AI芯片的重要指標之一,只有保證充足的算力,才能應對爆發式增長的計算需求。要想提升AI芯片的算力,增大芯片面積是最為簡單有效的方法,然而芯片面積越大意味著良率越低,成本越高。為了解決芯片性能和良率之間的矛盾問題,Chiplet技術出現了。

在Chiplet的加持下,IP 模塊經濟性和復用性也有望得到大幅提升。不同功能的IP,如 CPU、存儲器、模擬接口等,可靈活選擇不同的工藝分別進行生產,從而可以靈活平衡計算性能與成本,實現功能模塊的最優配置,而不必受限于晶圓廠工藝。

此外,Chiplet還可以看作是硅片級的IP,企業僅需將多個已經成功驗證的芯粒通過先進封裝技術進行封裝,即可得到相應的產品,即高效,也降低了芯片設計的難度和成本。

因此,對于對性能有著高追求、渴望先進工藝的AI芯片來說,IP和Chiplet無疑是其加速的一大利器。

加速中的芯片設計服務

同EDA和IP一樣,芯片設計服務作為芯片設計公司和晶圓廠之間的重要橋梁,對于AI芯片廠商來說,也是一個無比重要的存在。

不過與EDA和IP不同的是,IC設計服務提供商的主要作用則是,整合和利用自身的資源集中優勢和豐富專業的設計開發能力及經驗,為客戶爭取更具競爭力的IP資源、晶圓制造乃至封裝測試等服務支持,有效降低和縮減客戶的芯片產品設計開發費用、開發風險和開發周期,降低產品運營費用和風險。

眾所周知,AI芯片的開發成本相當高,尤其是ASIC架構設計的芯片,流片數量動則千萬,包含人力成本,投入可高達2500萬美元以上。而與之相對的卻是,越來越多的初創型AI芯片企業。

中商情報網數據顯示,近年來,我國AI芯片企業注冊量快速增長,由2017年的1110家迅速增長至2021年的13492家,年均復合增長率達86.7%。最新數據顯示,2022年1-5月,我國AI芯片企業注冊量達6783家,已超過2020年新增企業數量。

4207d7ac-0d95-11ed-ba43-dac502259ad0.png

圖源:中商情報網

對于這些資金、人力都短缺的初創型AI芯片企業,只有在有限的時間和資金中做出產品,才能獲得下一輪資本的青睞,才不會消失在時間的洪流中。而在此過程中,一家可靠、合適的設計服務供應商便成為了重中之重。

眾所周知,芯片設計過程不是單方面一來一回地順序傳遞,而是有大量交互與溝通在重疊進行,對于有芯片設計服務相關需求的公司而言,選擇設計服務團隊,不只是選擇一個供應商,更是在選擇合作伙伴, 反之亦然。

而追趕在行業風口的AI芯片設計就如同登山,目之所及有限,殊不知前路風景,在披荊斬棘過程中,如果能匹配到合適的芯片設計服務團隊,就如同英雄降魔路上有了寶刀利器,可以更快走向最終勝利。

從上世紀80年代后期至今,芯片產業鏈中已經涌現了一批芯片設計服務廠商,如何在眾多設計服務團隊中尋找最合適自己的,或許成為了AI初創企業所需面對的新難題。

對于眾多處于初創階段的AI芯片企業來說,有了芯片設計服務商的助力,就可以把寶貴的人力財力更加專注于市場,產品定義以及系統級支撐, 把芯片實現的專業要求交給專業團隊實現。不過需要注意的是,在選擇芯片設計服務商時,要明白自己的所需、所想,選擇與自己最適合、最匹配的,方可事半功倍。

寫在最后

隨著人工智能場景在金融、制造、電信、醫療、交通等行業應用不斷深化,其發展也呈現出應用場景多元化的特征。愈發多元的應用場景,以及逐漸成熟的技術,讓AI芯片市場競爭越來越激烈。

“工欲善其事,必先利其器。”

想要成為這個競爭激烈的行業內的捷足先登者,或許學會運用各類工具和設計資源,不失為一種正確的打開方式。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • asic
    +關注

    關注

    34

    文章

    1195

    瀏覽量

    120343
  • eda
    eda
    +關注

    關注

    71

    文章

    2711

    瀏覽量

    172922
  • AI芯片
    +關注

    關注

    17

    文章

    1860

    瀏覽量

    34913

原文標題:芯片競速,你的AI芯片如何快人一步

文章出處:【微信號:bdtdsj,微信公眾號:中科院半導體所】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    2024年EDA/IP十大關鍵詞:除了AI和云化還有什么?

    和模擬設計類工具占整體EDA市場的比例分列前兩位,市場份額分別達到65.0%和17.1%。 ? EDAIP同處于產業上游,起被稱為芯片
    的頭像 發表于 02-13 10:26 ?5016次閱讀
    2024年<b class='flag-5'>EDA</b>/<b class='flag-5'>IP</b>十大關鍵詞:除了<b class='flag-5'>AI</b>和云化還有什么?

    SiFive發布MX系列高性能AI加速器IP

    AI技術日新月異的今天,RISC-V IP設計領域的領軍企業SiFive再次引領行業潮流,正式推出了其革命性的SiFive Intelligence XM系列高性能AI加速器IP。這
    的頭像 發表于 09-24 14:46 ?313次閱讀

    異構混訓整合不同架構芯片資源,提高算力利用率

    的解決方案。通過混合使用多種異構芯片,可以充分利用不同芯片的優勢,提高算力利用率,降低算力成本,并推動AI技術的廣泛應用。 ? 異構混訓能夠整合不同架構
    的頭像 發表于 07-18 00:11 ?3358次閱讀

    優刻得與聯想AI實驗室攜手共建高效AI資源

    近日,云計算服務提供商優刻得(UCloud)與聯想AI實驗室宣布達成戰略合作,雙方將共同打造個高效且靈活的本地化AI資源池,旨在加速AI
    的頭像 發表于 07-14 14:19 ?1064次閱讀

    AI+EDA加速雙向賦能,引領萬物智能時代的創新

    ,這對芯片設計和EDA工具都提出了更高的需求。 近日,新思科技中國區應用工程執行總監黃宗杰在2024第八屆集微半導體大會的【集微EDA IP 工業軟件大會】發表了《人工智能加速變革
    發表于 07-09 19:07 ?517次閱讀

    AI芯片設計來勢洶洶,EDA巨頭營收順勢增長

    電子發燒友網報道(文/周凱揚)隨著EDA市場的競爭加劇,越來越多的供應商開始在工具中引入AI/ML,從而幫助芯片制造商和系統供應商區分其產品。去年是AI
    的頭像 發表于 06-01 00:57 ?5392次閱讀

    一步解讀英偉達 Blackwell 架構、NVlink及GB200 超級芯片

    新的標準。Blackwell架構和GB200 超級芯片有望推動英偉達在人工智能領域更進一步,鞏固其在高性能計算和人工智能技術領域的領先地位。隨著亞馬遜網絡服務、谷歌云和微軟 Azure 等公司開始整合這些新系統,英偉達創新的影響
    發表于 05-13 17:16

    英偉達宣布收購Run:ai

    英偉達近期宣布收購Run:ai公司,以進一步推動后者的產品路線圖并整合資源至Nvidia DGX Cloud。雖然具體的收購金額和完成時間尚未對外公布,但這
    的頭像 發表于 05-06 10:34 ?438次閱讀

    risc-v多核芯片AI方面的應用

    得RISC-V多核芯片能夠更好地適應AI算法的不同需求,包括深度學習、神經網絡等,從而提高芯片的性能和效率,降低成本,使AI邊緣計算晶片更具競爭力。 再者,RISC-V的多核設計可以進
    發表于 04-28 09:20

    國內EDA工具AI技術應用現狀及發展動態分析

    今年談EDA工具融入AI已經不會再有人表達驚訝了,畢竟國際EDA巨頭們都在持續做宣傳。IIC Shanghai活動的不少EDA企業也在談AI
    發表于 04-12 10:43 ?828次閱讀
    國內<b class='flag-5'>EDA</b>工具<b class='flag-5'>AI</b>技術應用現狀及發展動態分析

    安霸發布5nm制程的CV75S系列芯片,進一步拓寬AI SoC產品路線圖

    防展(ISC West)期間發布 5nm 制程的 CV75S 系列芯片,進一步拓寬其 AI SoC 產品路線圖。
    的頭像 發表于 04-09 10:26 ?1612次閱讀

    新思科技攜手英偉達:基于加速計算、生成式AI和Omniverse釋放下EDA潛能

    。這合作將在集成電路設計、驗證、仿真及制造各環節實現最高15倍的效能提升; 將 Synopsys.ai芯片設計生成式AI技術與英偉達 AI
    發表于 03-20 13:43 ?239次閱讀
    新思科技攜手英偉達:基于加速計算、生成式<b class='flag-5'>AI</b>和Omniverse釋放下<b class='flag-5'>一</b>代<b class='flag-5'>EDA</b>潛能

    MediaTek宣布將進一步深化與海信的長期合作關系

    MediaTek 宣布將進一步深化與海信的長期合作關系。海信率先采用了 MediaTek Pentonic 智能電視芯片,顯著提升了流媒體內容的畫質表現。自 2024 年起,MediaTek AI 超級分辨率技術(
    的頭像 發表于 01-12 09:37 ?779次閱讀

    AI時代,EDA一步的進化方向是什么?

    了刷屏的效果。如今,6年的時間過去了,AI賦能了非常多的行業,那么被譽為“芯片之母”的EDA得到了怎樣的賦能?未來又會被如何賦能呢? ? AI+EDA的發展現狀
    的頭像 發表于 12-31 00:14 ?2995次閱讀

    芯和半導體亮相2023集成電路產業EDA/IP交流會

    ,進一步推動集成電路龍頭企業發展、厚植產業優勢,促進產業鏈上下游合作交流,提升產業核心競爭力,強化創新、聚焦重點。
    的頭像 發表于 12-22 16:38 ?1058次閱讀