精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

系統(tǒng)芯片—外設(shè)IP核(Peripheral IP Core)

倩倩 ? 來(lái)源:Semi Connect ? 作者:Semi Connect ? 2022-08-12 14:42 ? 次閱讀

外設(shè)IP核(Peripheral IP Core)統(tǒng)指系統(tǒng)芯片里面的除嵌入式CPU以外的外圍專(zhuān)用功能IP核的總稱(chēng),包括串行總線接口,存儲(chǔ)器控制器等。外設(shè)一般通過(guò)總線核處理器連接,通常是總線的從設(shè)備。外設(shè)接收處理器的指令后,完成特定的功能。作為系統(tǒng)芯片的重要組成部分,外設(shè)協(xié)助處理器完成控制,計(jì)算等任務(wù),提高了處理器的工作效率。

外設(shè)通常在處理器的控制下工作,處理器通過(guò)讀/寫(xiě)外設(shè)的寄存器管理外設(shè)。外設(shè)寄存器一般包含兩類(lèi):第一類(lèi)是控制寄存器,處理器對(duì)這類(lèi)寄存器寫(xiě)入配置實(shí)現(xiàn)對(duì)外設(shè)的控制;第二類(lèi)寄存器是狀態(tài)寄存器,處理器通過(guò)讀取這類(lèi)寄存器了解外設(shè)當(dāng)前的工作狀態(tài)。

按照功能分類(lèi),常見(jiàn)的外設(shè)有4類(lèi):1通用數(shù)據(jù)傳輸協(xié)議接口外設(shè),如I2C,SPI,UART,MAC,USB等,這些外設(shè)按照數(shù)據(jù)傳輸協(xié)議進(jìn)行數(shù)據(jù)的收/發(fā);2通用控制外設(shè),如通用I/O接口(GPIO),脈寬調(diào)制接口(PWM)等,這些外設(shè)可對(duì)引腳進(jìn)行特殊化的操控;3加速器型外設(shè),類(lèi)似于協(xié)處理器,加速特定類(lèi)型的運(yùn)算,如圖像編解碼,高速加解密核卷積運(yùn)算等;4系統(tǒng)功能外設(shè),幫助處理器完成系統(tǒng)芯片的系統(tǒng)運(yùn)行功能,確保應(yīng)用正確執(zhí)行,如定時(shí)器和中斷控制器等。

按照速度分類(lèi),常見(jiàn)的外設(shè)分為高速外設(shè)和低速外設(shè)兩類(lèi):高速外設(shè)的工作頻率高,執(zhí)行復(fù)雜的任務(wù)或者計(jì)算,如圖像處理加速器,高速加解密引擎和高速通信接口等;低速外設(shè)的工作頻率低,主要負(fù)責(zé)SoC與外界的低速通信,維護(hù)SoC系統(tǒng)功能,如I2C,INTC等。

隨著外設(shè)種類(lèi)的增加和性能的提高,為使外設(shè)與處理器之間的速度,時(shí)序和格式等匹配,外設(shè)逐漸發(fā)展為擁有獨(dú)立的控制單元與接口電路。隨著外設(shè)功能越來(lái)越多樣化,性能要求越來(lái)越苛刻,如何設(shè)計(jì)出可靠性高,控制簡(jiǎn)單,智能化且易于擴(kuò)展的外設(shè)稱(chēng)為未來(lái)的發(fā)展趨勢(shì)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19169

    瀏覽量

    229159
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5322

    瀏覽量

    120021
  • 系統(tǒng)芯片
    +關(guān)注

    關(guān)注

    0

    文章

    38

    瀏覽量

    18367

原文標(biāo)題:系統(tǒng)芯片—外設(shè)IP核

文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Vivado中FFT IP的使用教程

    本文介紹了Vidado中FFT IP的使用,具體內(nèi)容為:調(diào)用IP>>配置界面介紹>>IP
    的頭像 發(fā)表于 11-06 09:51 ?390次閱讀
    Vivado中FFT <b class='flag-5'>IP</b><b class='flag-5'>核</b>的使用教程

    芯驛電子 ALINX 推出全新 IP 產(chǎn)品線,覆蓋 TCP/UDP/NVMe AXI IP

    在創(chuàng)新加速的浪潮中,為更好地響應(yīng)客戶(hù)群需求, 芯驛電子 ALINX 推出全新 IP 產(chǎn)品線 ,致力于為高性能數(shù)據(jù)傳輸和復(fù)雜計(jì)算需求提供 高帶寬、低延遲 的解決方案。發(fā)布的第一批 IP
    的頭像 發(fā)表于 10-30 17:39 ?252次閱讀
     芯驛電子 ALINX 推出全新 <b class='flag-5'>IP</b> <b class='flag-5'>核</b>產(chǎn)品線,覆蓋 TCP/UDP/NVMe AXI <b class='flag-5'>IP</b> <b class='flag-5'>核</b>

    芯驛電子ALINX推出全新IP產(chǎn)品線

    在創(chuàng)新加速的浪潮中,為更好地響應(yīng)客戶(hù)群需求,芯驛電子 ALINX 推出全新 IP 產(chǎn)品線,致力于為高性能數(shù)據(jù)傳輸和復(fù)雜計(jì)算需求提供高帶寬、低延遲的解決方案。發(fā)布的第一批 IP 包括
    的頭像 發(fā)表于 10-30 11:53 ?184次閱讀
    芯驛電子ALINX推出全新<b class='flag-5'>IP</b><b class='flag-5'>核</b>產(chǎn)品線

    Xilinx DDS IP的使用和參數(shù)配置

    用RAM實(shí)現(xiàn)一個(gè)DDS,從原理上來(lái)說(shuō)很簡(jiǎn)單,在實(shí)際使用的時(shí)候,可能沒(méi)有直接使用官方提供的IP來(lái)的方便。這個(gè)博客就記錄一下,最近使用到的這個(gè)DDS IP。
    的頭像 發(fā)表于 10-25 16:54 ?423次閱讀
    Xilinx DDS <b class='flag-5'>IP</b><b class='flag-5'>核</b>的使用和參數(shù)配置

    如何申請(qǐng)xilinx IP的license

    在使用FPGA的時(shí)候,有些IP是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP的license。
    的頭像 發(fā)表于 10-25 16:48 ?203次閱讀
    如何申請(qǐng)xilinx <b class='flag-5'>IP</b><b class='flag-5'>核</b>的license

    如何使用代理IP轉(zhuǎn)換國(guó)外IP

    IP
    jf_62215197
    發(fā)布于 :2024年07月17日 07:33:17

    FPGA的IP使用技巧

    FPGA的IP使用技巧主要包括以下幾個(gè)方面: 理解IP的概念和特性 : IP是指用硬
    發(fā)表于 05-27 16:13

    關(guān)于FPGA IP

    對(duì)于深入學(xué)習(xí)使用FPGA的小伙伴們,特別是一些復(fù)雜的、大規(guī)模的設(shè)計(jì)應(yīng)用,適宜的IP核對(duì)開(kāi)發(fā)能起到事半功倍的作用。IP的概念與我們sdk里庫(kù)的概念相似。IP即電路功能模塊,用戶(hù)可以直接
    發(fā)表于 04-29 21:01

    FPGA設(shè)計(jì)的IP和算法應(yīng)用綜述

    IP(Intelligent Property) 是具有知識(shí)產(chǎn)權(quán)的集成電路芯總稱(chēng),是經(jīng)過(guò)反復(fù)驗(yàn)證過(guò)的、具有特定功能的宏模塊,與芯片制造
    的頭像 發(fā)表于 03-07 09:35 ?1153次閱讀
    FPGA設(shè)計(jì)的<b class='flag-5'>IP</b>和算法應(yīng)用綜述

    AD9683的引腳如何與zynq 7015芯片中的JESD204 ip端口對(duì)應(yīng)相連?

    芯片上JESD204B協(xié)議對(duì)應(yīng)的引腳(SYSREF、SYNCINB和SERDOUT)與ZYNQ7015芯片中的JESD204 IP的端口對(duì)應(yīng)相連。
    發(fā)表于 12-15 07:14

    FPGA實(shí)現(xiàn)基于Vivado的BRAM IP的使用

    Xilinx公司的FPGA中有著很多的有用且對(duì)整個(gè)工程很有益處的IP,比如數(shù)學(xué)類(lèi)的IP,數(shù)字信號(hào)處理使用的IP
    的頭像 發(fā)表于 12-05 15:05 ?1561次閱讀

    AMD Versal系列CIPS IP建立示例工程

    接著上一篇“AMD Versal系列CIPS IP介紹”文章來(lái)進(jìn)一步講解如何來(lái)建立CIPS IP核示例工程。
    的頭像 發(fā)表于 12-05 13:34 ?631次閱讀
    AMD Versal系列CIPS <b class='flag-5'>IP</b><b class='flag-5'>核</b>建立示例工程

    256!賽昉發(fā)布全新RISC-V眾核子系統(tǒng)IP平臺(tái)

    (Dubhe-90)的高性能RISC-V眾核子系統(tǒng)IP平臺(tái)。 StarLink-700是賽昉科技自研的支持緩存一致性的Interconnect Fabric IP,是國(guó)內(nèi)首款Mesh架構(gòu)互聯(lián)總線
    發(fā)表于 11-29 13:37