精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可測(cè)性設(shè)計(jì)工具在可編程邏輯電路中的應(yīng)用

工程師鄧生 ? 來(lái)源:Semi Connect ? 作者:Belle ? 2022-08-26 10:16 ? 次閱讀

可測(cè)性設(shè)計(jì)工具針對(duì)集成電路生產(chǎn)測(cè)試需要,通過(guò)人工插入或工具自動(dòng)綜合生成測(cè)試邏輯電路,自動(dòng)產(chǎn)生測(cè)試向量??蓽y(cè)性設(shè)計(jì)工具可以顯著提升測(cè)試覆蓋率,有效降低芯片在自動(dòng)測(cè)試設(shè)備(Automatic Test Equipment,ATE)上測(cè)試的困難度及成本。

1.測(cè)試電路的自動(dòng)生成

基于掃描設(shè)計(jì)(Scan-Based Design)方法是一種最常用的可測(cè)性設(shè)計(jì)方法。它把被測(cè)電路的寄存器轉(zhuǎn)換成掃描寄存器,再將掃描寄存器連接成一條或多條的掃描鏈以傳遞測(cè)試信號(hào)。可測(cè)性設(shè)計(jì)的測(cè)試電路生成涉及一系列復(fù)雜的操作,通常需依靠自動(dòng)化工具輔助完成。一個(gè)典型的基于掃描設(shè)計(jì)的可測(cè)性設(shè)計(jì)綜合自動(dòng)化流程如圖5-113所示。

3fd3cdf0-24e3-11ed-ba43-dac502259ad0.jpg

該流程包括下列幾個(gè)主要步驟:

(1)將普通寄存器時(shí)序單元轉(zhuǎn)換成掃描寄存器;

(2)檢測(cè)被測(cè)電路是否符合一系列的DFT規(guī)則;

(3)對(duì)任何違反DFT規(guī)則的電路部分,進(jìn)行自動(dòng)修復(fù)或人工修復(fù);

(4)根據(jù)DFT約束及目標(biāo)設(shè)定,進(jìn)行掃描鏈的鏈接并合成所需添加的邏輯。

測(cè)試電路的自動(dòng)生成結(jié)果包括含DFT的邏輯門(mén)級(jí)電路網(wǎng)表、使用STIL(Standard Test Interface Language,標(biāo)準(zhǔn)測(cè)試接口語(yǔ)言)描述的DFT 工作情況以及DFT分析報(bào)告。

2.測(cè)量向量的自動(dòng)生成及優(yōu)化

基于DFT網(wǎng)表和STIL結(jié)果,自動(dòng)測(cè)試向量生成工具可以自動(dòng)產(chǎn)生芯片測(cè)試所需的測(cè)試向量信號(hào)。測(cè)試向量經(jīng)過(guò)編碼壓縮、廣播式壓縮、邏輯變換壓縮等方法優(yōu)化后,在保證測(cè)試覆蓋率的前提下可以減少測(cè)試數(shù)據(jù)數(shù)量、測(cè)試時(shí)間和必需的測(cè)試通道數(shù)。

D算法(又稱(chēng)多維通路敏化法)是第一個(gè)完備的ATPC算法,其基本思想是利用電路簡(jiǎn)化表和D向量傳遞,使故障沿著所有敏化通路傳播至輸出,通過(guò)兼容性檢查得到最終的測(cè)試向量。針對(duì)大型組合電路中敏化通路選擇的有效性,PODEM算法和FAN算法又對(duì)D算法進(jìn)行了改進(jìn)。后來(lái)的SOCRATES利用功能學(xué)習(xí)的方法提升了邏輯蘊(yùn)含、通路敏化以及多路回退的效率。業(yè)界ATPG工具多采用基于類(lèi)似SOCRATES的方法,并做了更進(jìn)一步的改進(jìn)。

除了上述的基于掃描設(shè)計(jì)DFT方法,業(yè)界還有幾種不同的DFT解決方案。例如,LBIST(Logic Built -In Self-Test)將特殊的硬件或軟件加入電路中,在不需要外在測(cè)試設(shè)備的條件下進(jìn)行電路自測(cè)試。相對(duì)于LBIST,MBIST(Memory Built-In Self-Test)可用于存儲(chǔ)器的自測(cè)試。




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    494

    瀏覽量

    42577
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5317

    瀏覽量

    120001
  • 測(cè)試電路
    +關(guān)注

    關(guān)注

    0

    文章

    46

    瀏覽量

    32415

原文標(biāo)題:可編程邏輯電路設(shè)計(jì)—可測(cè)性設(shè)計(jì)工具

文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    邏輯電路芯片-組合邏輯電路芯片-時(shí)序邏輯電路芯片

    電腦、智能電視等智能設(shè)備的處理器、控制器、圖像處理單元等均為邏輯電路芯片。 工業(yè)自動(dòng)化:PLC(可編程邏輯控制器)、傳感器接口、運(yùn)動(dòng)控制卡等,用于實(shí)現(xiàn)自動(dòng)化生產(chǎn)線的智能控制。 安全與
    發(fā)表于 09-30 10:47

    什么是現(xiàn)場(chǎng)可編程邏輯陣列?它有哪些特點(diǎn)和應(yīng)用?

    可編程邏輯元件和可編程互連,實(shí)現(xiàn)邏輯電路的設(shè)計(jì)和配置。FPLA電子系統(tǒng)設(shè)計(jì)、數(shù)字信號(hào)處理、網(wǎng)絡(luò)通信等多個(gè)領(lǐng)域都有廣泛應(yīng)用。本文將對(duì)現(xiàn)場(chǎng)
    的頭像 發(fā)表于 05-23 16:25 ?806次閱讀

    高性能沖擊可編程陣列邏輯電路數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《高性能沖擊可編程陣列邏輯電路數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-13 10:40 ?0次下載
    高性能沖擊<b class='flag-5'>可編程</b>陣列<b class='flag-5'>邏輯電路</b>數(shù)據(jù)表

    標(biāo)準(zhǔn)高速可編程陣列邏輯電路數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《標(biāo)準(zhǔn)高速可編程陣列邏輯電路數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-13 10:05 ?0次下載
    標(biāo)準(zhǔn)高速<b class='flag-5'>可編程</b>陣列<b class='flag-5'>邏輯電路</b>數(shù)據(jù)表

    高性能沖擊可編程陣列邏輯電路數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《高性能沖擊可編程陣列邏輯電路數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-11 09:54 ?0次下載
    高性能沖擊<b class='flag-5'>可編程</b>陣列<b class='flag-5'>邏輯電路</b>數(shù)據(jù)表

    高性能Impact X可編程陣列邏輯電路TIBPAL16C數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《高性能Impact X可編程陣列邏輯電路TIBPAL16C數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-07 10:42 ?0次下載
    高性能Impact X<b class='flag-5'>可編程</b>陣列<b class='flag-5'>邏輯電路</b>TIBPAL16C數(shù)據(jù)表

    FPGA零基礎(chǔ)學(xué)習(xí)系列精選:半導(dǎo)體存儲(chǔ)器和可編程邏輯器件簡(jiǎn)介

    的集成電路芯片了。 基于SRAM(靜態(tài)隨機(jī)存儲(chǔ)器)的重配置PLD(可編程邏輯器件)的出現(xiàn),為系統(tǒng)設(shè)計(jì)者動(dòng)態(tài)改變運(yùn)行電路PLD的
    發(fā)表于 03-28 17:41

    可編程片上系統(tǒng)是什么意思

    可編程片上系統(tǒng)(Programmable System-on-Chip,PSoC)是一種特殊的嵌入式系統(tǒng)。它首先是一個(gè)片上系統(tǒng),這意味著整個(gè)系統(tǒng)的主要邏輯功能由單個(gè)芯片完成。其次,它具有可編程的特性,設(shè)計(jì)方式靈活,
    的頭像 發(fā)表于 03-28 15:09 ?527次閱讀

    現(xiàn)場(chǎng)可編程門(mén)陣列的基本結(jié)構(gòu)和優(yōu)缺點(diǎn)

    現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的基本結(jié)構(gòu)主要包括可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專(zhuān)用硬核等。其中,基本
    的頭像 發(fā)表于 03-27 14:49 ?540次閱讀

    現(xiàn)場(chǎng)可編程門(mén)陣列的原理和應(yīng)用

    可以根據(jù)用戶(hù)的設(shè)計(jì)進(jìn)行配置,形成所需的邏輯功能?;ミB資源則是一組可編程的連接通道,用于將PLU連接在一起,以實(shí)現(xiàn)用戶(hù)定義的電路拓?fù)浣Y(jié)構(gòu)。此外,F(xiàn)PGA還包括輸入輸出模塊(IOB),用于與外部設(shè)備或
    的頭像 發(fā)表于 03-27 14:49 ?624次閱讀

    現(xiàn)場(chǎng)可編程門(mén)陣列簡(jiǎn)介

    可編程邏輯塊(CLB)和輸入輸出模塊(IOB)。CLB是實(shí)現(xiàn)邏輯功能的基本單元,主要由邏輯函數(shù)發(fā)生器、觸發(fā)器、數(shù)據(jù)選擇器等數(shù)字邏輯電路構(gòu)成。
    的頭像 發(fā)表于 03-27 14:48 ?508次閱讀

    現(xiàn)場(chǎng)可編程門(mén)陣列是什么

    現(xiàn)場(chǎng)可編程門(mén)陣列(Field Programmable Gate Array,簡(jiǎn)稱(chēng)FPGA)是一種超大規(guī)模可編程邏輯器件,由可編程邏輯資源、可編程
    的頭像 發(fā)表于 03-16 16:38 ?2399次閱讀

    可編程邏輯器件的特征及優(yōu)勢(shì)科普

    可編程邏輯器件是一種集成電路,具有可編程功能的特性。它們可以根據(jù)用戶(hù)的需求進(jìn)行編程,從而實(shí)現(xiàn)不同的邏輯功能。
    的頭像 發(fā)表于 02-26 18:24 ?1078次閱讀

    可編程邏輯陣列PLA內(nèi)部邏輯結(jié)構(gòu)示意

    可編程邏輯陣列(Programmable Logic Array,PLA)和可編程陣列邏輯(Programmable Array Logic,PAL)都是數(shù)字邏輯電路中常見(jiàn)的
    發(fā)表于 02-02 11:41 ?2448次閱讀
    <b class='flag-5'>可編程邏輯</b>陣列PLA內(nèi)部<b class='flag-5'>邏輯</b>結(jié)構(gòu)示意

    可編程邏輯芯片電流過(guò)大會(huì)影響使用嗎

    可編程邏輯芯片(例如FPGA或CPLD)的電流過(guò)大可能會(huì)影響使用,具體影響取決于電流過(guò)大的原因以及電路設(shè)計(jì)的特性。
    的頭像 發(fā)表于 12-07 10:03 ?639次閱讀