CameraLink標準解讀
1. LVDS信號:Low Voltage Differential Signal低壓差分信號。低功耗、低誤碼率、低串擾和低輻射等特點,可以在PCB上傳輸,也可以用平衡電纜傳輸。差分終端電阻是100歐姆,差模電壓(擺幅)在247mV到454mV之間,共模電壓在1.125V到1.375V之間;
2. CemraLink是如何傳輸數字視頻數據:以24bit單雙像素非平衡傳輸方式為例:
圖1 一個時鐘周期傳輸的位的定義。
硬件支持,以288和287為例:
配置(Configuration):最新的CameraLink規定了5種配置:
Lite:支持10bit,1個電纜連接器
Base:支持24bit,1個電纜連接器
Medium:支持48bit,2個電纜連接器
Full:支持64bit,2個電纜連接器
80 Bit。支持80bit,2個電纜連接器
1. 端口(Port):8bit寬。是從信號連接的角度來說的,1個端口可傳輸8bit的數,但是并沒有規定具體是什么數:如是Red、Green、Blue、Luma等。 (5) Tap:直到CameraLink 2.0才引入了Tap的概念,但是并沒有給出定義,而僅僅是直接就用起了TAP,通過仔細看標準,我認為:Tap表示一個類型的數據,如:Red數據、或Green數據、或Blue數據、或是偶像素數據、或是奇像素數據。比如:
1. 用一個Base配置來傳輸24bit的RGB,RGB的每個數據是8bit,那么我們就說是3個TAP,每個TAP是8bit。
2. 如果我們用一個Medium配置來傳輸雙像素RGB,RGB數據是8bit,那么我們就說是6個TAP,每個TAP是8bit。
3. 如果我們用Lite配置來傳輸黑白圖像,亮度用10bit數來表示,那么,我們說1個TAP,每個TAP是10bit。
4. 再比如80bit模式的10tap8bit,和8tap10bit,如下圖
2000年版的Camera Link標準:
Camera Link有3個配置,這主要是因為單通道鏈路芯片限制了28bit,而某些相機可能要傳輸更大的圖像。
1. Base(基本):單通道連接芯片,1個電纜
2. Medium(中等):2通道連接芯片,2個電纜連接器
3. Full(完全):3個通道連接芯片,2個電纜連接器。
2012年發布的Camera Link V2.0對原先版本做了擴展:
3個配置:
1. Lite/Base:1個通道連接芯片,1個電纜連接器
2. Medium:2個通道連接芯片,2個電纜連接器
3. Full/80bit:3個通道連接芯片,2個電纜連接器
CameraLink標準應該對如下一些內容作出明確定義:
我們知道要傳輸的圖像數據是由一個或多個Tap組成的,先要定義這些Tap的每一位是如何分配在Port上的,這就是第2.2.2.1節定義的位的分配(Bit Assignment)。
然后要定義Port的每一位及LVAL、FVAL、FVAL、SPARE處于LVDS時鐘周期的哪個相位,也就是是Port每一位與收發器的RX/Tx腳位之間的關系。這個問題在2.2.2.2節位的位置(Bit Allocation)中定義。
標準還要定義每個Port位于哪個通道連接,或者說哪個芯片上,或者說是在X連接通道上,還是Y、Z連接通道上?這一點由第2.2.2.3節的配置的框圖來定義。
1. Bit Assignment
其它Bit assigment可查標準。
2. Bit Allocation
3. Configure
-
Link
+關注
關注
0文章
101瀏覽量
26939 -
lvds
+關注
關注
2文章
1039瀏覽量
65713 -
Camera
+關注
關注
0文章
79瀏覽量
20788
原文標題:CameraLink標準解讀
文章出處:【微信號:Hack電子,微信公眾號:Hack電子】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論