精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡單介紹一下時序和組合邏輯的一些知識

OpenFPGA ? 來源:OpenFPGA ? 作者:碎碎思 ? 2022-09-16 09:00 ? 次閱讀

從這一題開始我們將進行過程塊的學(xué)習(xí),也就是時序和組合邏輯的一些知識,下面簡單介紹一下這方面知識:

由于數(shù)字電路是由用導(dǎo)線連接的邏輯門組成的,因此任何電路都可以表示為module和assign語句的某種組合。然而,有時這并不是描述電路的最方便的方式。過程塊(比如always塊)提供了一種用于替代assign語句描述電路的方法。

對于可綜合硬件,有兩種類型的 always :

組合邏輯:always@(*)
時序邏輯:always@(posedgeclk)

組合always塊相當(dāng)于assign語句,因此組合電路存在兩種表達方法。選擇使用哪個主要是哪個語法更方便的問題。程序塊內(nèi)部代碼的語法與外部代碼不同。程序塊具有更豐富的語句集(例如,if-then、case),不能包含連續(xù)賦值,但是卻引入了許多新的非直觀的出錯方式。 (程序連續(xù)賦值確實存在,但與連續(xù)賦值有些不同,并且不可綜合。)

例如,assign和組合always塊描述相同的電路。兩者都創(chuàng)建了相同的組合邏輯塊。每當(dāng)任何輸入(右側(cè))更改值時,兩者都會重新計算輸出。

assignout1=a&b|c^d;
always@(*)out2=a&b|c^d;

75b60436-3557-11ed-ba43-dac502259ad0.png


對于組合always塊,敏感變量列表總是使用(*)。如果把所有的輸入都列出來也是可以的,但容易出錯的(可能少列出了一個),并且在硬件綜合時會忽略您少列了一個,仍按原電路綜合。 但仿真器將會按少列一個來仿真,這導(dǎo)致了仿真與硬件不匹配。(在SystemVerilog中,使用always_comb)

關(guān)于 wire 與 reg 的注意事項:assign 語句的左側(cè)必須是net類型(例如,wire),而過程賦值(在 always 塊中)的左側(cè)必須是變量類型(例如,reg)。這些類型(wire vs. reg)與合成的硬件無關(guān),只是 Verilog 用作硬件模擬語言時留下的語法。

題目說明

使用 assign 語句和組合 always 塊構(gòu)建 AND 門。

75b60436-3557-11ed-ba43-dac502259ad0.png

模塊端口聲明

//synthesisverilog_input_versionverilog_2001
moduletop_module(
inputa,
inputb,
outputwireout_assign,
outputregout_alwaysblock
);

題目解析

這個題目重點是使用assign和always兩種方式描述一個AND門,整體難度不大。

moduletop_module(
inputlogica,
inputlogicb,
outputwirelogicout_assign,
outputvarlogicout_alwaysblock
);

assignout_assign=a&b;

always_comb
begin
out_alwaysblock=a&b;
end

endmodule

always_comb程序有很多好處,其中之一便是能自動推斷出完整的敏感列表。該列表是完全完整的,避免了@*推斷不完整敏感列表的極端情況。

769a6022-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

76e39b84-3557-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 29-Alwaysblock2

阻塞性賦值和非阻塞性賦值

在Verilog中有以下三種賦值方法:

連續(xù)賦值(assign x=y;):不能在過程塊內(nèi)使用;

過程阻塞性賦值(x=y;):只能在過程塊中使用;

過程費阻塞性復(fù)制(x<=y):只能在過程塊內(nèi)使用。

在組合always塊中,使用阻塞性賦值。在時序always塊中,使用非阻塞性賦值。具體為什么對設(shè)計硬件用處不大,還需要理解Verilog模擬器如何跟蹤事件(的確是這樣,記住組合用阻塞性,時序用非阻塞性就可以了)。不遵循此規(guī)則會導(dǎo)致極難發(fā)現(xiàn)非確定性錯誤,并且在仿真和綜合出來的硬件之間存在差異。

題目說明

以三種方式構(gòu)建異或門,使用assign語句、組合always塊和時序always塊。請注意,時序always塊產(chǎn)生的電路與其他兩個不同:有一個觸發(fā)器,因此輸出被延遲。

7727b8b4-3557-11ed-ba43-dac502259ad0.png

模塊端口聲明

//synthesisverilog_input_versionverilog_2001
moduletop_module(
inputclk,
inputa,
inputb,
outputwireout_assign,
outputregout_always_comb,
outputregout_always_ff);

題目解析

這道題難度不大,主要時區(qū)分三種方式。

moduletop_module(
inputlogicclk,
inputlogica,
inputlogicb,
outputwirelogicout_assign,
outputlogicout_always_comb,
outputlogicout_always_ff);

assignout_assign=a^b;

always_combbegin
out_always_comb=a^b;
end

always_ff@(posedgeclk)begin
out_always_ff<=?a?^?b;
????end

endmodule



775f175a-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

778b72be-3557-11ed-ba43-dac502259ad0.png

從仿真的波形圖可以看出,out_always_ff比其他兩個輸出延遲了一個時鐘周期,這就是非阻塞性賦值帶來的。

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 30-Always if

if語句通常創(chuàng)建一個2 對 1 多路復(fù)用器,如果條件為真則選擇一個輸入,如果條件為假則選擇另一個輸入。

下面給出了一個基本的if語句和其綜合出來的電路。

always@(*)begin
if(condition)begin
out=x;
end
elsebegin
out=y;
end
end

這與下面使用條件運算符連續(xù)賦值的語句是等價的:

assignout=(condition)?x:y;

但是,過程if語句使用不當(dāng)可能會引入新的錯誤,只有out在所有的條件下都被賦值才會生成正確的組合電路。

題目說明

構(gòu)建一個在a和b之間進行選擇的 2 對 1 多路復(fù)用器。如果sel_b1和sel_b2都為真,則選擇b 。其他情況輸出a。請使用兩種方法作答,一次使用assign賦值,一次使用if語句。

79ce78aa-3557-11ed-ba43-dac502259ad0.png

模塊端口聲明

moduletop_module(
inputa,
inputb,
inputsel_b1,
inputsel_b2,
outputwireout_assign,
outputregout_always);

題目解析

本題考查的是if語句的簡單用法,使用條件運算符作為對比,入門練習(xí)題。

moduletop_module(
inputlogica,b,
inputsel_b1,sel_b2,
outputwirelogicout_assign,
outputlogicout_always);

assignout_assign=(sel_b1&sel_b2)?b:a;

always_comb
begin
if(sel_b1&sel_b2)
out_always=b;
else
out_always=a;
end

endmodule

7a00b9fa-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

7a81dcf6-3557-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 31-Always_if2

常見的錯誤來源:如何避免引入鎖存器

在設(shè)計電路時,必須首先具體考慮電路:

1、我想實現(xiàn)一個邏輯門;

2、我想實現(xiàn)一個具有輸入并產(chǎn)生輸出的組合邏輯塊;

3、我想實現(xiàn)一組組合邏輯,緊接著一組觸發(fā)器。

不要上來就寫代碼,這樣往往與你想象的電路相差很遠。

7aea6636-3557-11ed-ba43-dac502259ad0.png

if(cpu_overheated)thenshut_off_computer=1;
if(~arrived)thenkeep_driving=~gas_tank_empty;

除了你指定的情況以外,會發(fā)生些什么,答案是什么也不會發(fā)生,輸出保持不變。而這往往就導(dǎo)致了電路的錯誤,所以說語法正確的代碼不一定能產(chǎn)生合理的電路(組合邏輯+觸發(fā)器)。

輸出保持不變,這就意味著電路需要記住當(dāng)前狀態(tài),從而產(chǎn)生鎖存器。組合邏輯(比如邏輯門)不能記住任何狀態(tài)。

題目說明

以下代碼包含創(chuàng)建鎖存器的不正確行為。修復(fù)錯誤~

always@(*)begin
if(cpu_overheated)
shut_off_computer=1;
end

always@(*)begin
if(~arrived)
keep_driving=~gas_tank_empty;
end
7aea6636-3557-11ed-ba43-dac502259ad0.png?

模塊端口聲明

moduletop_module(
inputcpu_overheated,
outputregshut_off_computer,
inputarrived,
inputgas_tank_empty,
outputregkeep_driving);

題目解析

這個題目的核心是修復(fù)由于各種原因在組合電路中引入的鎖存器代碼,理解了前面說的產(chǎn)生鎖存器的原因,看這個代碼還是比較好找出問題的,盡量補全if語句的條件。

moduletop_module(
inputlogiccpu_overheated,
outputlogicshut_off_computer,
inputlogicarrived,
inputlogicgas_tank_empty,
outputlogickeep_driving
);

always_combbegin
if(cpu_overheated)
shut_off_computer=1;
else
shut_off_computer=0;
end

always_combbegin
if(~arrived)
keep_driving=~gas_tank_empty;
else
keep_driving=0;
end

endmodule


7b597b98-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

7b8f3aa8-3557-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

總結(jié)

今天的幾道題就結(jié)束了,整體難度不大,逐漸的在學(xué)習(xí)新知識~




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1016

    瀏覽量

    83644
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1345

    瀏覽量

    109986
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1600

    瀏覽量

    80501
收藏 人收藏

    評論

    相關(guān)推薦

    簡單認(rèn)識邏輯電路的用途

    在數(shù)字電子的世界里,每個決策、每條指令、每次數(shù)據(jù)處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種
    的頭像 發(fā)表于 11-01 15:44 ?208次閱讀

    時序邏輯電路有記憶功能嗎

    時序邏輯電路確實具有記憶功能 。這特性是時序邏輯電路與組合
    的頭像 發(fā)表于 08-29 10:31 ?380次閱讀

    時序邏輯電路的基本概念、組成、分類及設(shè)計方法

    Logic Circuit)是種在數(shù)字電路中,其輸出不僅取決于當(dāng)前輸入,還取決于過去輸入歷史的電路。與組合邏輯電路(Combinational Logic Circuit)不同,組合
    的頭像 發(fā)表于 08-28 11:45 ?802次閱讀

    時序邏輯電路的功能表示方法有哪些

    時序邏輯電路是數(shù)字電路中的種重要類型,其特點是電路的輸出不僅取決于當(dāng)前的輸入,還取決于電路的狀態(tài)。時序邏輯電路廣泛應(yīng)用于計算機、通信、控制
    的頭像 發(fā)表于 08-28 11:41 ?449次閱讀

    加法器是時序邏輯電路嗎

    加法器不是時序邏輯電路 ,而是組合邏輯電路的種。時序邏輯
    的頭像 發(fā)表于 08-28 11:05 ?426次閱讀

    時序邏輯會產(chǎn)生鎖存器嗎

    時序邏輯電路本身并不直接“產(chǎn)生”鎖存器,但鎖存器是時序邏輯電路中的重要組成部分。時序邏輯電路(S
    的頭像 發(fā)表于 08-28 11:03 ?350次閱讀

    組合邏輯電路的結(jié)構(gòu)特點是什么?

    組合邏輯電路是種基本的數(shù)字電路,它由邏輯門組成,用于實現(xiàn)各種邏輯功能。組合
    的頭像 發(fā)表于 08-11 11:14 ?772次閱讀

    時序邏輯電路包括什么器件組成

    時序邏輯電路是種數(shù)字電路,它根據(jù)輸入信號和電路內(nèi)部狀態(tài)的變化產(chǎn)生輸出信號。時序邏輯電路廣泛應(yīng)用于計算機、通信、控制等領(lǐng)域。
    的頭像 發(fā)表于 07-30 15:02 ?601次閱讀

    FPGA 高級設(shè)計:時序分析和收斂

    結(jié)果當(dāng)然是要求系統(tǒng)時序滿足設(shè)計者提出的要求。 下面舉個最簡單的例子來說明時序分析的基本概念。 假設(shè)信號需要從輸入到輸出在FPGA 內(nèi)部經(jīng)過一些
    發(fā)表于 06-17 17:07

    關(guān)于Verilog的一些基本語法

    、always@(邊沿觸發(fā)):非阻塞賦值語句,對應(yīng)時序邏輯電路。G、always@(電平觸發(fā)):阻塞賦值語句,對應(yīng)組合邏輯電路。 注意:
    發(fā)表于 05-31 18:31

    細談SolidWorks教育版的一些基礎(chǔ)知識

    SolidWorks教育版是款廣泛應(yīng)用于工程設(shè)計和教育領(lǐng)域的三維建模軟件。它具備直觀易用的操作界面和強大的設(shè)計功能,為學(xué)生提供了個學(xué)習(xí)和實踐的平臺。在本文中,我們將詳細探討SolidWorks教育版的一些基礎(chǔ)
    的頭像 發(fā)表于 04-01 14:35 ?318次閱讀

    什么是組合邏輯電路和時序邏輯電路?它們之間的區(qū)別是什么

    什么是組合邏輯電路和時序邏輯電路?時序邏輯電路和組合
    的頭像 發(fā)表于 03-26 16:12 ?3168次閱讀

    時序邏輯電路輸出與什么有關(guān) 時序邏輯電路由哪兩部分組成

    組成:組合邏輯電路和時鐘電路。組合邏輯電路是種基本的邏輯電路,其輸出僅僅取決于當(dāng)前的輸入信號,
    的頭像 發(fā)表于 02-06 14:30 ?2471次閱讀

    時序邏輯電路有哪些 時序邏輯電路和組合邏輯電路區(qū)別

    產(chǎn)生相應(yīng)的輸出信號。本文將詳細介紹時序邏輯電路的分類、基本原理、設(shè)計方法以及與組合邏輯電路的區(qū)別。
    的頭像 發(fā)表于 02-06 11:18 ?9068次閱讀

    簡單介紹一下電源紋波與電容嘯叫

    簡單介紹一下電源紋波與電容嘯叫? 電源紋波與電容嘯叫是在電源系統(tǒng)中常見的兩種問題,它們會影響電子設(shè)備的性能和穩(wěn)定性。本篇文章將詳細介紹電源紋波和電容嘯叫的定義、原因、對設(shè)備的影響以及常
    的頭像 發(fā)表于 02-04 09:42 ?979次閱讀