精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解決串擾的設計方法

lhl545545 ? 來源:電子匯 ? 作者:電子匯 ? 2022-09-28 09:41 ? 次閱讀

射頻電路研究學習的過程中,相信大家都遇到過在電路中信號頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大等問題,這些幾乎是不可避免的問題。

這種影響信號完整性的問題叫做串擾,在電路計中普遍存在,有可能出現在芯片PCB板、連接器芯片封裝和連接器電纜等器件上。如果串擾超過一定的限度就會引起電路的誤觸發,導致系統無法正常工作。

因此了解串擾問 題產生的機理并掌握解決串擾的設計方法,對于工程師來說是相當重要的,如果處理不好可能會嚴重影響整個電路的效果。

A、什么是串擾

串擾是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發耦合電流,而感性耦合引發耦合電壓。PCB板層的參數、信號線間距、驅動端和接收端的電氣特性及線端接方式對串擾都有一定的影響。

串擾是信號完整性中最基本的現象之一,在板上走線密度很高時串擾的影響尤其嚴重。我們知道,線性無緣系統滿足疊加定理,如果受害線上有信號的傳輸,串擾引起的噪聲會疊加在受害線上的信號,從而使其信號產生畸變。

04465f0e-3beb-11ed-9e49-dac502259ad0.png

B、串擾是怎么引起的?

串擾是由電磁耦合引起的,耦合分為容性耦合和感性耦合兩種。

047e4bda-3beb-11ed-9e49-dac502259ad0.png

串擾是指當信號在傳輸線上傳播時,因電磁耦合對相鄰的傳輸線產生不期望的電壓噪聲。

容性耦合是由于干擾源(Aggressor)上的電壓變化在被干擾對象(Victim)上引起感應電流從而導致的電磁干擾;而感性耦合則是由于干擾源上的電流變化產生的磁場在被干擾對象上引起感應電壓從而導致的電磁干擾。

因此,信號通過一導體時會在相鄰的導體上引起兩類不同的噪聲信號:容性耦合信號感性耦合信號

感性耦合:

04a29e40-3beb-11ed-9e49-dac502259ad0.png

容性耦合:

04b2914c-3beb-11ed-9e49-dac502259ad0.png

04c29c86-3beb-11ed-9e49-dac502259ad0.png

C、降低串擾有哪些方法?

當兩個網絡靠近時,一個網絡的電流變化會引起另外一個網絡的電流變化,即產生串擾。也就是兩個網絡之間的電磁場耦合產生。串擾只在上升、下降沿電流變化時產生。

降低串擾的方法有:

1、選擇慢變化邊沿信號的器件。

2、選擇輸出擺幅和電流小的器件。

3、為了減少PCB上的線間耦合,可以采取:

(1)加大電源地層與信號層間距;

(2)提高相鄰信號層間距;

(3)減少并行走線長度;

(4)增加線間距抑制;

(5)地線隔離

(6)在受害線上采用匹配技術;

(7)關鍵信號線走STRIPLINE。

帶狀線:走在內層(stripline/double stripline),埋在PCB內部的帶狀走線,

如下圖所示:

04eb653a-3beb-11ed-9e49-dac502259ad0.png

藍色部分是導體,綠色部分是PCB的絕緣電介質,stripline是嵌在兩層導體之間的帶狀導線。

因為stripline是嵌在兩層導體之間,所以它的電場分布都在兩個包它的導體(平面)之間,不會輻射出去能量,也不會受到外部的輻射干擾。但是由于它的周圍全是電介質(介電常數比1大),所以信號在stripline 中的傳輸速度比在microstrip line中慢!

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4292

    文章

    22761

    瀏覽量

    393127
  • 射頻電路
    +關注

    關注

    35

    文章

    422

    瀏覽量

    43036
  • 電磁耦合
    +關注

    關注

    2

    文章

    30

    瀏覽量

    13203
  • 串擾
    +關注

    關注

    4

    文章

    186

    瀏覽量

    26881

原文標題:了解信號的串擾

文章出處:【微信號:電子匯,微信公眾號:電子匯】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速數字電路設計問題產生的機理原因

    在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少
    發表于 06-13 10:41 ?1437次閱讀
    高速數字電路設計<b class='flag-5'>串</b><b class='flag-5'>擾</b>問題產生的機理原因

    [8.3.2]--克服電容方法

    電路設計分析
    jf_90840116
    發布于 :2022年12月16日 19:51:34

    消除方法

    消除方法合理的PCB布局-將敏感的模擬部分與易產生干擾的數字部分盡量隔離,使易產生干擾的數字信號走線上盡量靠近交流地,使高頻信號獲得較好的回流路徑。盡量減小信號回路的面積,降低地線的阻抗,采用多點接地的
    發表于 06-18 07:52

    PCB設計中避免方法

      變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產生耦合信號,變化的信號一旦結束也就是信號恢復到穩定的直流電平時,耦合信號也就不存在了,因此僅發生在信號跳變的過程當中,并且
    發表于 08-29 10:28

    在設計fpga的pcb時可以減少方法有哪些呢?

    在設計fpga的pcb時可以減少方法有哪些呢?求大神指教
    發表于 04-11 17:27

    防止方法不止3W規則

    (CrossTalk)是指PCB上不同網絡之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用。
    的頭像 發表于 08-14 08:42 ?6174次閱讀
    防止<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>不止3W規則

    解決方法

    在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少
    的頭像 發表于 08-14 11:50 ?1.9w次閱讀

    PCB設計中防止方法有哪些

    在實際PCB設計中,3W規則并不能完全滿足避免的要求。
    的頭像 發表于 08-19 15:10 ?7164次閱讀

    如何減少電路板設計中的

    在電路板設計中無可避免,如何減少就變得尤其重要。在前面的一些文章中給大家介紹了很多減少
    發表于 03-07 13:30 ?3717次閱讀

    在高速PCB設計中消除方法與討論

    是高速 PCB 設計人員存在的基礎之一。市場需要越來越小和更快的電路板,但是兩條平行走線或導體放置在一起的距離越近,一條走線上產生的電磁場干擾另一條走線的機會就越大。 在本文中,我們將介紹
    的頭像 發表于 09-16 22:59 ?2328次閱讀

    數字電路系統減小信號間方法

    中的信號耦合分為容性耦合和感性耦合,通常感性占的比例大于容性
    的頭像 發表于 11-20 10:47 ?4907次閱讀

    避免PCB中出現方法

    為了減少線間,應保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規則。如要達到98%的電場不互相干擾,可使用10W的間距。
    的頭像 發表于 03-11 14:22 ?2806次閱讀

    PCB布線減少高頻信號的措施都有哪些?

    一站式PCBA智造廠家今天為大家講講pcb設計布線解決信號方法有哪些?PCB設計布線解決信號
    的頭像 發表于 10-19 09:51 ?1631次閱讀

    減少方法有哪些

    一些方法盡量降低的影響。那么減少方法有哪些呢? 檢查靠近 I/O 網絡的關鍵網絡 檢查
    的頭像 發表于 01-17 15:02 ?1362次閱讀
    減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>有哪些

    緩解ADC存儲器方法

    電子發燒友網站提供《緩解ADC存儲器方法.pdf》資料免費下載
    發表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>