精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

數字全流程方案應對先進工藝設計“攔路虎”

半導體芯科技SiSC ? 來源: 半導體芯科技SiSC ? 作者: 半導體芯科技Si ? 2022-09-29 16:49 ? 次閱讀

來源:Cadence

半導體行業正在經歷一場復興,人工智能、5G、自動駕駛、超大規模計算和工業物聯網等市場的強勁增長,需要芯片具備更強的算力、更多的功能、更快的數據傳輸速度,且更加智能,這一趨勢永無止境。但面對當前動輒數百億顆晶體管的芯片規模,設計芯片面臨的挑戰正變得更加巨大且不可預測。其中,又以電源完整性(Power Integrity, PI)和信號完整性(Signal Integrity, SI)最具代表性。

日前,專注于人工智能領域云端算力的燧原科技(Enflame)就宣布采納Cadence Tempus電源完整性解決方案,用于開發面向數據中心的先進節點人工智能(AI)芯片。公開數據顯示,Tempus電源完整性解決方案助力燧原科技在不影響簽核質量的前提下降低IR壓降的設計裕度,對比傳統基于矢量的IR感知靜態時序分析(STA),敏感器件傳播路徑分析覆蓋率提高40%。

Tempus(圖片:Cadence)

IR壓降引發的“雪崩效應”

“先進節點環境下,IR壓降對時序分析有很大影響?!膘菰萍夹酒呒壙偙O柴菁表示,為了確保AI芯片設計達到最高的可靠性,設計人員不但需要精確的進行IR壓降分析,還需要設計工具能夠自動檢測并修復IR壓降問題,實現更快的開發時間和PPA獲益,避免流片前的失效。

IR壓降分析是一項關鍵的簽核技術,這是毋庸置疑的。但有意思的是,在傳統的設計流程或是成熟工藝里,供電完整性問題其實并沒有得到如此之高的重視。通常情況下,設計人員會在整個設計流程的收尾階段進行供電完整性驗證,如果出現了較大的IR壓降問題再著手進行修復。

但在先進節點和日趨復雜的芯片架構環境下,一方面,如果布線的供電電壓出現明顯降低,將導致與之相連的邏輯單元性能下降,并由此引發“雪崩效應”,導致整個模塊性能下降。另一方面,由于熱密度在逐漸變大,導致局部IR壓降的不確定性也在變大,如果仍然在流程末尾才進行供電完整性分析,出現芯片設計無法修復的現象將成為大概率事件。

除此之外,面對一些針對高性能項目,設計師還要關注局部關鍵路徑的時序狀況,這和傳統時序分析中的全局時序分析又有所不同。因為即便將整體供電電壓降低10%(相比之下,IR壓降通常以5%為臨界點),也很難尋找出那些因IR壓降問題而讓時序變得敏感的路徑,而這些恰恰是影響一顆高性能芯片能否達到設計目標的關鍵所在。

如果再具體到數字設計和簽核工具上,以Cadence為例,針對信號完整性問題,Cadence推出了Tempus時序分析工具;針對供電完整性問題,Voltus功耗分析工具可以勝任。在先進工藝設計中,兩個分析工具之間的反復切換看似沒有什么問題,但實際上,由于兩者是分別進行計算和修復,常常會導致出現“按下葫蘆起了瓢”的現象,很難同時兼顧時序和供電問題,導致反復修改,浪費時間。

雙引擎找到電壓降的最優路徑

于是,在2019年11月,Cadence發布了Tempus電源完整性解決方案,這是業界率先推出的靜態時序/信號完整性和電源完整性分析工具,幫助工程師在7nm及更小節點創建可靠設計。

Tempus電源完整性解決方案集成了業界廣泛使用的Cadence Tempus時序簽核解決方案與Voltus IC電源完整性解決方案,為簽核流程提供了實時電壓降協同仿真。使用這款工具,用戶可以在不犧牲簽核質量的前提下大幅降低IR壓降設計余量,優化功耗和面積,減少工程量并加快設計收斂。早期使用案例表明,Tempus電源完整性解決方案可以正確識別IR壓降錯誤,在流片前預防出現硅片故障,并將硅片最大頻率提高10%。

該工具的其他主要優勢還包括:

降低IR壓降設計余量,優化功耗和面積;

用專有的無激勵算法識別電壓敏感路徑:將靈敏度分析與通過機器學習(ML)技術開發的專有算法相結合,有效識別最有可能受到IR壓降影響的關鍵路徑。Tempus電源完整性解決方案可以高效提高IR壓降分析覆蓋范圍,無需額外且耗時的外部激勵輸入;

智能激勵生成和IR壓降時序影響的直接計算減少了對更大安全余量的需求,從而優化功耗和面積;

全面的簽核覆蓋:自動創建激勵以實現完全覆蓋,同時搜索電壓敏感路徑上的潛在故障,從而提高簽核IR壓降分析的可靠性;

查找并修復潛在的IR壓降故障:電壓敏感高風險故障場景的預知性能夠幫助設計人員在設計早期發現潛在問題并自動修復。

在隨后的2020年3月,Cadence又發布已經過數百次先進工藝節點成功流片驗證的新版Cadence數字全流程,支持機器學習(ML)功能的統一布局布線和物理優化引擎等多項業界首創技術,吞吐量最高提升3倍,PPA最高提升20%。細化到優化簽核收斂方面,數字全流程采用統一的設計實現,時序簽核及電壓降簽核引擎,通過所有物理,時序和可靠性目標設計的同時收斂來增強簽核性能,幫助用戶降低設計裕度,減少迭代。

而為了更好的推進RTL-to-GDS全流程自動優化,提高整個設計團隊的工作效率,尤其是解決初學者在設計工作中遇到的巨大挑戰。2021年7月,Cadence在自身廣泛數字解決方案中增加了首款基于機器學習的設計工具Cerebrus,與Genus Synthesis Solution綜合解決方案、Innovus Implementation System設計實現系統、Tempus Timing Signoff Solution時序簽核解決方案中的數十步流程實現無縫對接,實現了更快的流程優化。

結語:

選擇7nm及以下的先進設計,都是為了最求更高的頻率、更低的功耗或更小的面積。為了在不超出功耗限制或妥協電源完整性的前提下達到高頻率需求,電氣和物理簽核收斂必須足夠精確。

因此,在過去幾年里,從Genus綜合解決方案提供的RTL綜合平臺,到面向先進節點設計的Innovus設計實現平臺,再到流程下游的電氣簽核技術(包括Tempus時序簽核解決方案的靜態時序分析功能、面向電源及IR壓降簽核的Voltus IC定制化電源完整性解決方案)和Pegasus驗證系統,Cadence對由設計實現和簽核技術組成的數字全流程進行了全面的重新開發,以應對先進節點設計帶來的挑戰。目前,Cadence數字全流程在所有先進FinFET節點被廣泛采納,7nm及以下節點已成功流片200+。

關于Cadence:

Cadence在計算軟件領域擁有超過30年的專業經驗,是電子系統設計產業的關鍵領導者。基于公司的智能系統設計戰略,Cadence致力于提供軟件、硬件和IP產品,助力電子設計概念成為現實。Cadence的客戶遍布全球,皆為最具創新能力的企業,他們向超大規模計算、5G通訊、汽車、移動、航空、消費電子、工業和醫療等最具活力的應用市場交付從芯片、電路板到完整系統的卓越產品。Cadence已連續八年名列美國財富雜志評選的100家最適合工作的公司。

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    27026

    瀏覽量

    216375
  • IR壓降
    +關注

    關注

    0

    文章

    5

    瀏覽量

    7491
  • AI芯片
    +關注

    關注

    17

    文章

    1860

    瀏覽量

    34912
收藏 人收藏

    評論

    相關推薦

    MOSFET晶體管的工藝制造流程

    本文通過圖文并茂的方式生動展示了MOSFET晶體管的工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴散、薄膜、離子注入、化學機械研
    的頭像 發表于 11-24 09:13 ?184次閱讀
    MOSFET晶體管的<b class='flag-5'>工藝</b>制造<b class='flag-5'>流程</b>

    中科曙光打造流程、鏈條綠色低碳產品和解決方案

    在全球氣候變局之下,節能降碳成為社會共識。中科曙光作為核心信息基礎設施領軍企業,依托先進技術,以最優解思維,打造流程、鏈條綠色低碳產品和解決方案
    的頭像 發表于 11-05 10:43 ?289次閱讀

    康謀分享 | 數據隱私和匿名化:PIPL與GDPR下,如何確保數據合規?(二)

    自動駕駛技術飛速發展,但數據隱私安全成攔路虎?別擔心,本文帶您深入剖析PIPL與GDPR在數據處理行為及基礎合法性方面的異同之處,幫助您準確把握法規要求,從而利用匿名化處理工具有效應對跨境數據傳輸等挑戰!
    的頭像 發表于 10-30 09:30 ?211次閱讀
    康謀分享 | 數據隱私和匿名化:PIPL與GDPR下,如何確保數據合規?(二)

    捷豹路加大投資應對電動汽車轉型放緩

    據彭博社8月1日報道,豪華SUV制造商捷豹路(Jaguar Land Rover)正計劃投入高達30億英鎊(約合278.43億元人民幣)的資金進行戰略調整,以應對全球電動汽車轉型速度放緩的現狀。這一舉措不僅顯示了捷豹路對市場
    的頭像 發表于 08-02 15:42 ?1043次閱讀

    芯華章為產業提供覆蓋RISC-V流程的驗證方案

    、香港城市大學、鵬城實驗室等30余家企業和科研院所,一同擔任先進開放計算專業委員會首批理事單位,為產業提供覆蓋RISC-V流程的驗證方案。
    的頭像 發表于 06-20 09:39 ?432次閱讀

    異種材料焊接的八大“攔路虎”,你了解多少?

    異種材料焊接是指兩種或兩種以上的不同材料(指化學成分、金相組織及性能等不同)在一定工藝條件下進行焊接加工的過程。在異種材料的焊接中,最常見的是異種鋼焊接,其次是異種有色金屬焊接和鋼與有色金屬的焊接
    的頭像 發表于 06-17 09:58 ?491次閱讀
    異種材料焊接的八大“<b class='flag-5'>攔路虎</b>”,你了解多少?

    新思科技面向臺積公司先進工藝加速下一代芯片創新

    套件賦能可投產的數字和模擬設計流程能夠針對臺積公司N3/N3P和N2工藝,助力實現芯片設計成功,并加速模擬設計遷移。 新思科技物理驗證解決方案已獲得臺積公司N3P和N2
    發表于 05-11 11:03 ?424次閱讀
    新思科技面向臺積公司<b class='flag-5'>先進</b><b class='flag-5'>工藝</b>加速下一代芯片創新

    文生視頻,硬件成本是最大攔路虎

    ? 電子發燒友網報道(文/周凱揚)自文本與圖片類的AIGC爆火以來,幾乎所有互聯網公司和應用開發商都在跟進。然而近期隨著Sora的爆火,決定開發同類應用的廠商卻少之又少,這就不得不談到硬件成本的問題,畢竟一個能夠實現文生視頻的應用,服務器成本要遠遠高于GPT類應用。 ? 從文生視頻模型的配置談硬件成本 ? 對于目前市面上的一些文生視頻模型而言,其配置往往決定了體驗的好壞。就拿Runway的Gen-2模型來說,其最大的特點在于可以生成4K級別
    的頭像 發表于 02-26 09:13 ?3654次閱讀

    SMT貼片加工工藝流程

    SMT貼片加工工藝流程
    的頭像 發表于 12-20 10:45 ?1132次閱讀

    不同PCBA工藝流程的成本與報價介紹

    PCBA工藝流程其實有很多種,不同種工藝流程有不同的生產技術,因而在實際生產加工過程中所產生的成本不同,報價也不一樣。
    的頭像 發表于 12-14 10:53 ?890次閱讀

    EDA流程的重要意義,以及國內EDA流程進展

    的方式。如果一款工具能夠覆蓋特定芯片在上述流程中的設計任務,那么我們就將其稱之為流程EDA工具,或者是流程EDA平臺。 在國產EDA發展
    的頭像 發表于 12-14 00:08 ?2264次閱讀

    OpenOCD是什么?J-Link、J-Trace、Open JTAG的區別

    最近在調試一些單板,對于這個調試工具我真的是又愛又恨,熟悉了那就是金箍棒,不熟悉那就是攔路虎。
    的頭像 發表于 12-12 09:43 ?1.2w次閱讀
    OpenOCD是什么?J-Link、J-Trace、Open JTAG的區別

    新思科技攜手三星面向其SF2工藝開發優化數字和定制設計流程

    由Synopsys.ai EDA解決方案加持的優化數字和定制設計流程加速了針對三星先進節點設計的開發。
    的頭像 發表于 12-07 09:51 ?599次閱讀

    流程工業數字化轉型的需要與解決方案

    切實可行的解決方案。 數之能為流程工業企業提供高效實用的物聯網解決方案,幫助打造生產工藝實時監控的智能工廠,也能幫助用戶充分釋放數據價值,
    的頭像 發表于 12-01 11:06 ?382次閱讀

    數字后端先進工藝知識科普

    DPT Double Patterning Technology。double pattern就是先進工藝下底層金屬/poly加工制造的一種技術,先進工藝下,如果用DUV,光的波長已經
    的頭像 發表于 12-01 10:20 ?2560次閱讀
    <b class='flag-5'>數字</b>后端<b class='flag-5'>先進</b><b class='flag-5'>工藝</b>知識科普