精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

三種跨時鐘域處理的方法

FPGA研究院 ? 來源:FPGA研究院 ? 作者:FPGA研究院 ? 2022-10-18 09:12 ? 次閱讀

時鐘域處理是FPGA設計中經常遇到的問題,而如何處理好跨時鐘域間的數據,可以說是每個FPGA初學者的必修課。如果是還在校生,跨時鐘域處理也是面試中經常常被問到的一個問題。

這里主要介紹三種跨時鐘域處理的方法,這三種方法可以說是FPGA界最常用也最實用的方法,這三種方法包含了單bit和多bit數據的跨時鐘域處理,學會這三招之后,對于FPGA相關的跨時鐘域數據處理便可以手到擒來。

這里介紹的三種方法跨時鐘域處理方法如下:

打兩拍;

異步雙口RAM

格雷碼轉換。

01

方法一:打兩拍

大家很清楚,處理跨時鐘域的數據有單bit和多bit之分,而打兩拍的方式常見于處理單bit數據的跨時鐘域問題。 打兩拍的方式,其實說白了,就是定義兩級寄存器,對輸入的數據進行延拍。如下圖所示。 0cd622e6-4e7c-11ed-a3b6-dac502259ad0.png ? 應該很多人都會問,為什么是打兩拍呢,打一拍、打三拍行不行呢? ? 先簡單說下兩級寄存器的原理:兩級寄存是一級寄存的平方,兩級并不能完全消除亞穩態危害,但是提高了可靠性減少其發生概率。總的來講,就是一級概率很大,三級改善不大。 ? 這樣說可能還是有很多人不夠完全理解,那么請看下面的時序示意圖: ? 0cf6ad90-4e7c-11ed-a3b6-dac502259ad0.png ? data是時鐘域1的數據,需要傳到時鐘域2(clk)進行處理,寄存器1和寄存器2使用的時鐘都為clk。假設在clk的上升沿正好采到data的跳變沿(從0變1的上升沿,實際上的數據跳變不可能是瞬時的,所以有短暫的跳變時間),那這時作為寄存器1的輸入到底應該是0還是1呢?這是一個不確定的問題。所以Q1的值也不能確定,但至少可以保證,在clk的下一個上升沿,Q1基本可以滿足第二級寄存器的保持時間和建立時間要求,出現亞穩態的概率得到了很大的改善。 ? 如果再加上第三級寄存器,由于第二級寄存器對于亞穩態的處理已經起到了很大的改善作用,第三級寄存器在很大程度上可以說只是對于第二級寄存器的延拍,所以意義是不大的。 ?

02

方法二:異步雙口RAM

處理多bit數據的跨時鐘域,一般采用異步雙口RAM。假設我們現在有一個信號采集平臺,ADC芯片提供源同步時鐘60MHz,ADC芯片輸出的數據在60MHz的時鐘上升沿變化,而FPGA內部需要使用100MHz的時鐘來處理ADC采集到的數據(多bit)。在這種類似的場景中,我們便可以使用異步雙口RAM來做跨時鐘域處理。 先利用ADC芯片提供的60MHz時鐘將ADC 輸出的數據寫入異步雙口RAM,然后使用100MHz的時鐘從RAM中讀出。對于使用異步雙口RAM來處理多bit數據的跨時鐘域,相信大家還是可以理解的。當然,在能使用異步雙口RAM來處理跨時鐘域的場景中,也可以使用異步FIFO來達到同樣的目的。

03

方法三:格雷碼轉換

我們依然繼續使用介紹第二種方法中用到的ADC例子,將ADC采樣的數據寫入RAM時,需要產生RAM的寫地址,但我們讀出RAM中的數據時,肯定不是一上電就直接讀取,而是要等RAM中有ADC的數據之后才去讀RAM。這就需要100MHz的時鐘對RAM的寫地址進行判斷,當寫地址大于某個值之后再去讀取RAM。 在這個場景中,其實很多人都是使用直接用100MHz的時鐘與RAM的寫地址進行打兩拍的方式,但RAM的寫地址屬于多bit,如果單純只是打兩拍,那不一定能確保寫地址數據的每一個bit在100MHz的時鐘域變化都是同步的,肯定有一個先后順序。如果在低速的環境中不一定會出錯,在高速的環境下就不一定能保證了。所以更為妥當的一種處理方法就是使用格雷碼轉換。 對于格雷碼,相鄰的兩個數間只有一個bit是不一樣的(格雷碼,在本文中不作詳細介紹),如果先將RAM的寫地址轉為格雷碼,然后再將寫地址的格雷碼進行打兩拍,之后再在RAM的讀時鐘域將格雷碼恢復成10進制。這種處理就相當于對單bit數據的跨時鐘域處理了。 對于格雷碼與十進制互換的代碼,僅提供給大家作參考: 0d4c993a-4e7c-11ed-a3b6-dac502259ad0.png ? 代碼使用的是函數的形式,方便調用,op表示編碼或者譯碼,WADDRWIDTH和RADDRWIDTH表示位寬。?   

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1620

    文章

    21507

    瀏覽量

    598851
  • 寄存器
    +關注

    關注

    31

    文章

    5250

    瀏覽量

    119187
  • 時鐘域
    +關注

    關注

    0

    文章

    50

    瀏覽量

    9510

原文標題:FPGA跨時鐘域處理3大方法揭秘!

文章出處:【微信號:FPGA研究院,微信公眾號:FPGA研究院】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    FPGA設計中解決時鐘大方案

    介紹3時鐘處理方法,這3種方法可以說是FPG
    的頭像 發表于 11-21 11:13 ?3712次閱讀
    FPGA設計中解決<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的<b class='flag-5'>三</b>大方案

    關于時鐘信號的處理方法

    我在知乎看到了多bit信號時鐘的問題,于是整理了一下自己對于時鐘信號的處理
    的頭像 發表于 10-09 10:44 ?5605次閱讀

    如何處理好FPGA設計中時鐘問題?

    時鐘處理方法,這三種方法可以說是 FPGA 界最常用也最實用的方法,這
    發表于 09-22 10:24

    【每日推薦】學會這幾步,諧振電路設計才算完整!

    呢?如何處理好FPGA設計中時鐘問題?這里主要介紹三種
    發表于 09-22 11:23

    探尋FPGA中三種時鐘處理方法

    時鐘處理方法,這三種方法可以說是 FPGA 界最常用也最實用的方法,這
    發表于 10-20 09:27

    三種時鐘處理方法

    時鐘處理方法,這三種方法可以說是FPGA界最常用也最實用的方法,這
    發表于 01-08 16:55

    三種FPGA界最常用的時鐘處理法式

    處理方法,這三種方法可以說是FPGA界最常用也最實用的方法,這三種方法包含了單bit和多bit數據的
    發表于 02-21 07:00

    FPGA初學者的必修課:FPGA時鐘處理3大方法

    處理方法,這三種方法可以說是FPGA界最常用也最實用的方法,這三種方法包含了單bit和多bit數據的
    發表于 03-04 09:22

    如何處理好FPGA設計中時鐘間的數據

    介紹3時鐘處理方法,這3種方法可以說是FPG
    發表于 07-29 06:19

    FPGA界最常用也最實用的3時鐘處理方法

    介紹3時鐘處理方法,這3種方法可以說是FPG
    發表于 11-15 20:08 ?1.4w次閱讀

    揭秘FPGA時鐘處理方法

    時鐘處理方法,這三種方法可以說是 FPGA 界最常用也最實用的
    的頭像 發表于 12-05 16:41 ?1533次閱讀

    介紹3種方法時鐘處理方法

    介紹3時鐘處理方法,這3種方法可以說是FPG
    的頭像 發表于 09-18 11:33 ?2.2w次閱讀
    介紹3<b class='flag-5'>種方法</b><b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>

    SpinalHDL里用于時鐘處理的一些手段方法

    每一個做數字邏輯的都繞不開時鐘處理,談一談SpinalHDL里用于時鐘
    的頭像 發表于 07-11 10:51 ?1660次閱讀

    FPGA時鐘處理方法(二)

    上一篇文章已經講過了單bit時鐘處理方法,這次解說一下多bit的
    的頭像 發表于 05-25 15:07 ?841次閱讀
    FPGA<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>(二)

    FPGA時鐘處理方法()

    所謂數據流時鐘即:時鐘不同但是時間段內的數據量一定要相同。
    的頭像 發表于 05-25 15:19 ?1545次閱讀
    FPGA<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>(<b class='flag-5'>三</b>)