精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高頻電路設計的設計過程

dytfki8u8yql ? 來源:電子技術控 ? 作者:電子技術控 ? 2022-11-03 14:49 ? 次閱讀

如果數字邏輯電路的頻率達到或者超過45MHZ~50MHZ,而且工作在這個頻率之上的電路已經占到了整個電子系統一定的份量(比如說1/3),通常就稱為高頻電路。高頻電路設計是一個非常復雜的設計過程,其布線對整個設計至關重要!

1、多層板布線

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數的印制板尺寸,能充分利用中間層來設置屏蔽,更好地實現就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。有資料顯示,同種材料時,四層板要比雙面板的噪聲低20dB。但是,同時也存在一個問題,PCB半層數越高,制造工藝越復雜,單位成本也就越高,這就要求我們在進行PCB Layout時,除了選擇合適的層數的PCB板,還需要進行合理的元器件布局規劃,并采用正確的布線規則來完成設計。

0a947d2a-5b33-11ed-a3b6-dac502259ad0.jpg

2、多高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉折,可用45度折線或者圓弧轉折,這種要求在低頻電路中僅僅用于提高銅箔的固著強度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發射和相互間的耦合

0aa8c6e0-5b33-11ed-a3b6-dac502259ad0.png

3、高頻電路器件管腳間的引線越短越好

信號的輻射強度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數據、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好。

0ad575f0-5b33-11ed-a3b6-dac502259ad0.jpg

4、高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。據測,一個過孔可帶來約0.5pF的分布電容,減少過孔數能顯著提高速度和減少數據出錯的可能性。

5、注意信號線近距離平行走線引入的“串擾”

高頻電路布線要注意信號線近距離平行走線所引入的“串擾”,串擾是指沒有直接連接的信號線之間的耦合現象。由于高頻信號沿著傳輸線是以電磁波的形式傳輸的,信號線會起到天線的作用,電磁場的能量會在傳輸線的周圍發射,信號之間由于電磁場的相互耦合而產生的不期望的噪聲信號稱為串擾(Crosstalk)。PCB板層的參數、信號線的間距、驅動端和接收端的電氣特性以及信號線端接方式對串擾都有一定的影響。所以為了減少高頻信號的串擾,在布線的時候要求盡可能的做到以下幾點:

在布線空間允許的條件下,在串擾較嚴重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串擾。

當信號線周圍的空間本身就存在時變的電磁場時,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾。

在布線空間許可的前提下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與關鍵信號線垂直而不要平行。

如果同一層內的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務必卻為相互垂直。

數字電路中,通常的時鐘信號都是邊沿變化快的信號,對外串擾大。所以在設計中,時鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串擾。

對高頻信號時鐘盡量使用低電壓差分時鐘信號并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號回路中也是地),因為懸空的線有可能等效于發射天線,接地就能抑制發射。實踐證明,用這種辦法消除串擾有時能立即見效。

0ae7aec8-5b33-11ed-a3b6-dac502259ad0.png

6、集成電路塊的電源引腳增加高頻退藕電容

每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

7、高頻數字信號的地線和模擬信號地線做隔離

模擬地線、數字地線等接往公共地線時要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點互聯。高頻數字信號的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數字信號的地線還常常帶有非常豐富的高頻信號的諧波分量,當直接連接數字信號地線和模擬信號地線時,高頻信號的諧波就會通過地線耦合的方式對模擬信號進行干擾。所以通常情況下,對高頻數字信號的地線和模擬信號的地線是要做隔離的,可以采用在合適位置單點互聯的方式,或者采用高頻扼流磁珠互聯的方式。

8、避免走線形成的環路

各類高頻信號走線盡量不要形成環路,若無法避免則應使環路面積盡量小。

9、必須保證良好的信號阻抗匹配

信號在傳輸的過程中,當阻抗不匹配的時候,信號就會在傳輸通道中發生信號的反射,反射會使合成信號形成過沖,導致信號在邏輯門限附近波動。

消除反射的根本辦法是使傳輸信號的阻抗良好匹配,由于負載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應盡可能使信號傳輸線的特性阻抗與負載阻抗相等。同時還要注意PCB上的傳輸線不能出現突變或拐角,盡量保持傳輸線各點阻抗連續,否則在傳輸線各段之間也將會出現反射。這就要求在進行高速PCB布線時,必須要遵守以下布線規則:

USB布線規則。要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil。

HDMI布線規則。要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil。

LVDS布線規則。要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆。

DDR布線規則。DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串擾,對DDR2及以上的高速器件,還要求高頻數據走線等長,以保證信號的阻抗匹配。

10、保持信號傳輸的完整性

保持信號傳輸的完整性,防止由于地線分割引起的“地彈現象”。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5381

    文章

    11384

    瀏覽量

    360853
  • 元器件
    +關注

    關注

    112

    文章

    4692

    瀏覽量

    92002
  • 高頻電路
    +關注

    關注

    12

    文章

    223

    瀏覽量

    35669

原文標題:如何高頻電路布線,對整個設計至關重要

文章出處:【微信號:電子技術控,微信公眾號:電子技術控】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高頻電路設計中的串擾問題

    高頻電路的精密布局中,信號線的近距離平行布線往往成為引發“串擾”現象的潛在因素。串擾,這一術語描述的是未直接相連的信號線間因電磁耦合而產生的不期望噪聲信號,它如同電路中的隱形干擾源,對信號完整性
    的頭像 發表于 09-25 16:04 ?186次閱讀

    高頻電路、數字電路和模擬電路是什么

    實際應用中的重要性。 一、高頻電路 無線電波的處理:高頻電路主要用于處理無線電波的傳輸、接收、調制、解調、放大等過程。它涉及的頻率范圍通常低
    的頭像 發表于 09-24 10:44 ?294次閱讀

    高頻電路設計中的關鍵指標

    為了確保高頻電路的高效運行和可靠性,一系列性能指標被提出并嚴格遵循。這些性能指標涵蓋了增益、通頻帶、選擇性、噪聲系數和穩定性等多個方面,下面將逐一探討這些關鍵指標及其在高頻電路設計中的
    的頭像 發表于 09-20 16:31 ?394次閱讀

    高頻電路、數字電路和模擬電路介紹

    處理高頻率信號的電路。它主要用于無線電波的傳輸、接收、調制、解調以及放大等過程。與微波電路相比,高頻電路
    的頭像 發表于 09-20 16:27 ?569次閱讀

    高頻電路和射頻電路有什么區別呢

    高頻電路和射頻電路是電子工程領域中非常重要的兩個概念,它們在通信、雷達、無線網絡、醫療設備等多個領域都有著廣泛的應用。雖然這兩個術語經常被交替使用,但它們之間確實存在一些區別。 高頻
    的頭像 發表于 09-07 10:06 ?594次閱讀

    陶瓷電容的高頻特性

    陶瓷電容以其小尺寸、高耐壓、優良頻率和穩定性,在高頻電路設計中占據重要地位。其低損耗、低ESR和ESL及穩定溫度特性,滿足高頻電路需求,提升電子設備性能。
    的頭像 發表于 08-27 11:40 ?394次閱讀
    陶瓷電容的<b class='flag-5'>高頻</b>特性

    陶瓷電容的高頻特性

    陶瓷電容以其小尺寸、高耐壓、優良頻率和穩定性,在高頻電路設計中占據重要地位。其低損耗、低ESR和ESL及穩定溫度特性,滿足高頻電路需求,提升電子設備性能。
    的頭像 發表于 08-27 11:03 ?306次閱讀
    陶瓷電容的<b class='flag-5'>高頻</b>特性

    電路中怎樣消除高頻干擾

    在電子電路設計中,高頻干擾是一個常見的問題,它可能導致電路性能下降、數據傳輸錯誤甚至設備損壞。因此,消除或減少高頻干擾是電路設計中的一個重要
    的頭像 發表于 08-22 11:05 ?1146次閱讀

    獲得高頻輸出的方法AT技術

    (SurfaceAcousticWave)諧振器獲得高頻輸出的方法。使用這些方法雖然可以獲得穩定的高頻,但各具弱點。例如,鎖相環電路能夠提供靈活性的同時,振蕩電路設計較為復雜,從而導致
    的頭像 發表于 08-15 10:55 ?224次閱讀
    獲得<b class='flag-5'>高頻</b>輸出的方法AT技術

    高頻旁路電容的選擇原則

    在電子電路設計中,高頻旁路電容的選擇是一個非常重要的問題。旁路電容的主要作用是濾除高頻噪聲,提高電路的穩定性和可靠性。在高頻
    的頭像 發表于 08-09 15:44 ?587次閱讀

    如何選擇高頻pcb板材型號

    選擇高頻PCB板材型號是一個復雜的過程,涉及到多個方面的因素。 1. 高頻PCB板材概述 高頻PCB(Printed Circuit Board,印刷
    的頭像 發表于 07-10 14:42 ?611次閱讀

    電路設計中的“地”

    電路設計中的“地”怎么設計,怎么連接一直是是硬件工程師在設計和調試過程中經常會遇到的挑戰之一。雷卯對地簡單闡述如下:一、“地”的種類和作用雷卯在實際電路設計中,基本上會用到如下三種類型“地”。·信號
    的頭像 發表于 01-04 08:02 ?2219次閱讀
    <b class='flag-5'>電路設計</b>中的“地”

    非常實用的高頻PCB電路設計70問

    避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)。可用拉大高速信號和模擬信號之間的距離,或加 ground guard/shunt traces 在模擬信號旁邊。還要注意數字地對模擬地的噪聲干擾。
    發表于 12-21 16:12 ?370次閱讀

    高頻電路設計布線技巧十項規則【轉】

    如果數字邏輯電路的頻率達到或者超過45MHZ~50MHZ,而且工作在這個頻率之上的電路已經占到了整個電子系統一定的份量(比如說1/3),通常就稱為高頻電路
    的頭像 發表于 12-11 14:18 ?653次閱讀

    實用高頻PCB電路設計20問

    避免高頻干擾的基本思路為盡量降低高頻信號電磁場的干擾,也就所謂的串擾(Crosstalk)。可用拉大高速信號以及模擬信號之間的距離,或者加 ground guard/shunt traces 在模擬信號旁邊。還必須注意數字地對模擬地的噪聲干擾。
    發表于 12-05 14:32 ?233次閱讀