精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

海力士:引領High-k/Metal Gate工藝變革

半導體設備與材料 ? 來源:半導體設備與材料 ? 作者:半導體設備與材料 ? 2022-11-11 14:45 ? 次閱讀

由于傳統微縮(scaling)技術系統的限制,DRAM的性能被要求不斷提高,而HKMG(High-k/Metal Gate)則成為突破這一困局的解決方案。SK海力士通過采用該新技術,并將其應用于全新的1anm LPDDR5X DRAM, 即便在低功率設置下也實現了晶體管性能的顯著提高。本文針對HKMG及其使用益處進行探討。

厚度挑戰: 需要全新的解決方案

組成DRAM的晶體管(Transistor)包括存儲數據的單元晶體管(Cell Transistor)、恢復數據的核心晶體管(Core Transistor),以及涉及控制邏輯和數據輸入和輸出的外圍晶體管(Peripheral Transistor)。隨著技術的進步,單元電容器和單元晶體管在提高DRAM存儲容量方面取得了一些技術突破。另一方面,對于外圍晶體管,重點是實現工藝尺寸微縮以提高性能。

柵極由絕緣膜(柵氧化層, gate oxide)和電極(柵電極, gate electrode)組成,在晶體管開關功能中發揮主要作用。柵氧化層由SiON氧化物絕緣體和聚硅基電極組成。隨著晶體管微縮的提升,源極和漏極之間的距離越來越近,電流移動速度加快,但施加在柵極上的電壓也會降低,以降低功耗。

但還存在一個問題:為了在較低電壓下提高性能,必須減小柵氧化材料(SiON)的厚度(Tox)。但隨著厚度不斷減小,柵氧化層的可靠性也會降低,從而導致功率損耗,這限制了厚度的進一步減小。

c2682b38-6171-11ed-8abf-dac502259ad0.png

圖1:Transistor Scaling(晶體管微縮)

HKMG: 微縮與性能的突破

在2005年前后,邏輯半導體中基于多晶硅柵極(Poly-Si Gate)/SiON氧化物(poly/SiON)的傳統微縮在性能改進方面開始表現出局限性,因為它無法減小SiON柵氧化層的厚度。為了克服這些局限性,根據邏輯晶體管行業發展趨勢,許多具有顛覆性的創新技術被開發出來。

同樣明顯的是,外圍/核心晶體管特性正成為DRAM的瓶頸,在需要快速提高性能的高端產品中尤為如此。因此,需要一種全新的解決方案來克服微縮基于多晶硅柵極/SiON氧化物的晶體管時存在基本限制,并且需要在DRAM中采用高k/金屬柵極(HKMG)技術,這促使邏輯晶體管技術實現了最重大的創新。

c2f4fc84-6171-11ed-8abf-dac502259ad0.png

圖2:Logic Scaling(邏輯微縮)的機遇與挑戰

借助HKMG,一層薄薄的高k薄膜可取代晶體管柵極中現有的SiON柵氧化層,以防止泄漏電流和可靠性降低。此外,通過減小厚度,可以實現持續微縮,從而顯著減少泄漏,并改善基于多晶硅/SiON的晶體管的速度特性。

c3174d84-6171-11ed-8abf-dac502259ad0.png

圖3:設備架構的微縮進程

在學術界和工業界,研究人員研究了多種高k薄膜材料。通常情況下,基于Hf的柵氧化層用于高溫半導體制造工藝,因為它們可以確保自身和硅的熱穩定性。為了防止現有多晶硅電極材料與高k柵氧化層之間的相互作用,必須引入金屬電極來代替多晶硅。這使得名為高k/金屬柵極的集成解決方案應運而生,該解決方案將高介電常數柵氧化層與金屬電極相結合。

c341af98-6171-11ed-8abf-dac502259ad0.png

圖4:采用HKMG的效果

為了將SiON/Poly柵極轉換為HKMG柵極,對相關工藝的幾個部分進行了更改,包括在DRAM工藝流程中形成外圍電路(外圍晶體管)的柵極材料(SiON/Poly柵極拔出→HKMG電極插入)。然而,必須對HKMG材料、工藝和集成流程進行優化,以適合新材料和新工藝的構建塊。因此,需要利用復雜的開發工藝來應對以下挑戰。

c364a2f0-6171-11ed-8abf-dac502259ad0.png

圖5:HKMG讓DRAM開發更加有效且經濟

1.兼容性:與SiON/Poly柵極相比,HKMG的熱穩定性相對較弱。具體來說,DRAM需要在高溫下進行額外處理,以實現單元陣列結構,與后續工藝流程中對通用邏輯半導體的處理方式截然不同。由于這個原因,HKMG本身的可靠性下降,導致在傳統邏輯半導體中未出現相互作用。因此,必須對HKMG工藝本身和現有DRAM集成工藝進行優化,以了解新交互帶來的新問題并找到解決方案。

2.新材料控制:需要引入工藝控制措施,例如針對新物質的測量解決方案,以防止現有設備和產品受到新物質和新工藝的影響。

3.設計與測試優化:隨著柵極材料的變化,晶體管特性和可靠性表現與傳統的poly/SiON柵極截然不同,為了最大限度地發揮HKMG的優勢,增強不同于poly/SiON柵極的可靠性特征,有必要應用新設計和設計方案,并優化此類測試。

4.經濟高效的工藝解決方案:最后,必須提供經濟高效的解決方案,通過工藝集成優化,最大限度地減少因引入新材料和新工藝而增加的成本。通過這種方法,可以控制因引入新工藝、新設備和新工藝步驟而增加成本。

c383e8fe-6171-11ed-8abf-dac502259ad0.png

圖6:HKMG Application

領先的低功耗解決方案

SK海力士通過將HKMG工藝整合為適用于DRAM工藝的形式,進行了平臺開發。盡管面臨極端的技術挑戰,但公司通過識別與DRAM流相互作用相關的任何潛在風險,并通過包括試點操作在內的預驗證工藝來確保解決方案,成功開發和批量生產HKMG。公司的目標是通過推進從SiON/Poly柵極到升級構件HKMG的過渡,為下一代技術節點和產品帶來卓越的技術創新。

SK海力士的LPDDR5X DRAM是首款在低功耗應用中使用HKMG成功批量生產的產品,通過大尺度微縮,同時利用全新HKMG晶體管構建塊的優勢了,晶體管的性能獲得顯著提升;考慮到HKMG的固有特性和針對HKMG優化的設計方案,可以有效控制泄漏電流,較之poly/SiON,速度提高33%,功耗降低25%。SK海力士的技術不僅達到行業的目標標準,還因為最低功耗而實現ESG價值最大化。

為此,SK海力士還將HKMG技術平臺擴展至可支持低功耗和高性能產品,增強了在下一代HKMG技術方面的技術競爭力。

最后希望特別指出的是,近期在HBM、PIM、AiM等邏輯半導體架構和存儲器半導體架構之間的融合上呈現出技術創新之勢,而HKMG工藝在DRAM中的應用正契合了這一趨勢。這表明,在半導體制造過程中,邏輯半導體的先進技術解決方案與DRAM工藝技術之間的融合正在全面展開。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DRAM
    +關注

    關注

    40

    文章

    2303

    瀏覽量

    183311
  • 晶體管
    +關注

    關注

    77

    文章

    9634

    瀏覽量

    137847
  • SK海力士
    +關注

    關注

    0

    文章

    948

    瀏覽量

    38431

原文標題:海力士:引領High-k/Metal Gate工藝變革

文章出處:【微信號:半導體設備與材料,微信公眾號:半導體設備與材料】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    SK海力士推出48GB 16層HBM3E產品

    近日在一次科技展覽上,SK海力士驚艷亮相,展出了全球首款48GB 16層HBM3E(High Bandwidth Memory 3E)產品。這一突破性產品不僅展示了SK海力士在高端存儲技術領域
    的頭像 發表于 11-05 15:01 ?296次閱讀

    SK海力士HBM生產效率驚人,或引領存儲器市場格局轉變

    在9月25日(當地時間)于美國加利福尼亞州圣克拉拉會議中心舉行的一場半導體行業盛會上,SK海力士發布的一項關于其高帶寬內存(HBM)的驚人數據——“TAT 8.8:1”引起了廣泛關注。這一數據揭示了SK海力士在HBM生產效率上的巨大優勢。
    的頭像 發表于 10-08 16:19 ?630次閱讀

    SK海力士轉向4F2 DRAM以降低成本

    SK海力士近日宣布了一項重要計劃,即開發采用4F2結構(垂直柵)的DRAM。這一決策緊跟其競爭對手三星的步伐,標志著SK海力士在DRAM制造領域的新探索。SK海力士研究員表示,隨著極紫外(EUV
    的頭像 發表于 08-14 17:06 ?752次閱讀

    SK海力士率先展示UFS 4.1通用閃存

    在最近的FMS 2024峰會上,SK 海力士憑借其創新實力,率先向業界展示了尚未正式發布規范的UFS 4.1通用閃存新品,再次引領存儲技術的前沿。此次展示不僅彰顯了SK 海力士在存儲技術領域的領先地位,也為未來的移動設備性能提升
    的頭像 發表于 08-10 16:52 ?1802次閱讀

    SK海力士考慮讓Solidigm在美上市融資

    據最新消息,SK海力士正醞釀一項重要財務戰略,考慮推動其NAND與SSD業務子公司Solidigm在美國進行首次公開募股(IPO)。Solidigm作為SK海力士在2021年底通過收購英特爾相應業務后成立的獨立美國子公司,承載著SK海力
    的頭像 發表于 07-30 17:35 ?905次閱讀

    SK海力士用更加環保的氟氣替代三氟化氮用于芯片清潔工藝

    SK 海力士,作為全球領先的半導體制造商,近期在環保領域邁出了重要一步,宣布在其芯片生產的關鍵清洗工藝中,將采用更為環保的氣體——氟氣(F2)來替代傳統的三氟化氮(NF3)。這一舉措不僅彰顯了SK 海力士對環境保護的堅定承諾,也
    的頭像 發表于 07-26 15:44 ?505次閱讀

    SK海力士攜手臺積電,N5工藝打造高性能HBM4內存

    在半導體技術日新月異的今天,SK海力士再次引領行業潮流,宣布將采用臺積電先進的N5工藝版基礎裸片來構建其新一代HBM4內存。這一舉措不僅標志著SK海力士在高性能存儲解決方案領域的持續深
    的頭像 發表于 07-18 09:47 ?607次閱讀

    SK海力士探索無焊劑鍵合技術,引領HBM4創新生產

    在半導體存儲技術的快速發展浪潮中,SK海力士,作為全球領先的內存芯片制造商,正積極探索前沿技術,以推動高帶寬內存(HBM)的進一步演進。據最新業界消息,SK海力士正著手評估將無助焊劑鍵合工藝引入其下一代HBM4產品的生產中,這一
    的頭像 發表于 07-17 15:17 ?895次閱讀

    SK海力士與臺積電攜手量產下一代HBM

    近日,SK海力士與臺積電宣布達成合作,計劃量產下一代HBM(高帶寬內存)。在這項合作中,臺積電將主導基礎芯片的前端工藝(FEOL)和后續布線工藝(BEOL),確保基礎芯片的質量與性能。而SK
    的頭像 發表于 05-20 09:18 ?497次閱讀

    SK海力士聯手臺積電推出HBM4,引領下一代DRAM創新

    SK海力士表示,憑借其在AI應用領域存儲器發展的領先地位,以及與臺積電在全球頂尖邏輯代工領域的深厚合作基礎,該公司有信心持續引領HBM技術創新。通過整合IC設計廠、晶圓代工廠及存儲器廠的技術資源,SK海力士將進一步提升存儲器產品
    的頭像 發表于 04-19 09:28 ?507次閱讀

    SK海力士聯手TEMC開發氖氣回收技術,年度節省400億韓元

    SK海力士聯合 TEMC 研發出一套氖氣回收裝置,用以收集及分類處理光刻工藝環境中的氖氣,然后交予 TEMC 進行純化處理,最后回流至 SK 海力士使用。
    的頭像 發表于 04-02 14:25 ?444次閱讀

    剛剛!SK海力士出局!

    來源:集成電路前沿,謝謝 編輯:感知芯視界 Link 3月25日消息,據報道,由于SK海力士部分工程出現問題,英偉達所需的12層HBM3E內存,將由三星獨家供貨,SK海力士出局! 據了解,HBM需要
    的頭像 發表于 03-27 09:12 ?571次閱讀

    SK海力士重組中國業務

    SK海力士,作為全球知名的半導體公司,近期在中國業務方面進行了重大的戰略調整。據相關報道,SK海力士正在全面重組其在中國的業務布局,計劃關閉運營了長達17年的上海銷售公司,并將其業務重心全面轉移到無錫。這一決策的背后,反映了SK海力士
    的頭像 發表于 03-20 10:42 ?1288次閱讀

    SK海力士擴大對芯片投資

    SK海力士正積極應對AI開發中關鍵組件HBM(高帶寬存儲器)日益增長的需求,為此公司正加大在先進芯片封裝方面的投入。SK海力士負責封裝開發的李康旭副社長明確指出,公司正在韓國投入超過10億美元,以擴大和改進其芯片封裝技術。
    的頭像 發表于 03-08 10:53 ?1177次閱讀

    SK海力士斥資10億美元,加碼先進芯片封裝研發以滿足AI需求

    據封裝研發負責人李康旭副社長(Lee Kang-Wook)介紹,SK海力士已在韓國投入逾10億美元擴充及改良芯片封裝技術。精心優化封裝工藝是HBM獲青睞的重要原因,實現了低功耗、提升性能等優勢,提升了SK海力士在HBM市場的領軍
    的頭像 發表于 03-07 15:24 ?658次閱讀