精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense?擴展

半導體芯科技SiSC ? 來源:半導體芯科技SiSC ? 作者:半導體芯科技SiS ? 2022-11-17 17:20 ? 次閱讀

來源:IAR Systems

IAR Embedded Workbench for RISC-V 3.11 版支持 AndeStar? V5 RISC-V 處理器的 Andes CoDense? 擴展,以幫助嵌入式開發人員縮減代碼尺寸、提高應用性能

今日,嵌入式開發軟件和服務的全球領導者 IAR Systems? 宣布其最新版本的 IAR Embedded Workbench for RISC-V 3.11版現已完全支持 Andes Technology(晶心科技)旗下 AndeStar? V5 RISC-V 處理器的 CoDense? 擴展。CoDense? 是處理器 ISA(指令集架構)的專利擴展,能夠幫助 IAR 的工具鏈生成緊湊的代碼,從而節省目標處理器上的閃存,而在之前版本中已實現支持的 AndeStar? V5 DSP/SIMD 和性能擴展則有助于提供更高的應用性能。AndesCore? RISC-V CPU IP 推出后不久,IAR Systems 就率先適配支持,以便為客戶提供完整的開發工具鏈,包括強大的 IAR C/C++ 編譯器? 和全面的調試器(符合 ISO 26262 的功能安全認證版本也有全面的調試器)。

晶心科技是 RISC-V International的創始成員之一,也是高性能/低功耗 32/64 位嵌入式處理器 IP 解決方案的領先供應商。此次晶心科技和 IAR Systems 聯合推出的解決方案及其強大的安全應用設計方法將幫助客戶加速開發,包括認證過程,從而加快他們的產品上市時間。AndeStar? V5 中新加入的 CoDense? 擴展是 Andes 在可擴展 RISC-V 標準指令基礎上擴展的代碼量壓縮功能。該擴展功能已經在使用 AndeStar? V3 處理器的超過 100 億顆 SoC 中得到了驗證。除了對 CoDense? 的支持,最新 3.11 版本的 IAR Embedded Workbench for RISC-V 還將支持帶有“P”擴展的 0.9.11(Packed-SIMD 指令的標準擴展)以及增強的 SMP(對稱多處理)和 AMP(非對稱多處理)多核調試。此外,開發人員肯定會喜歡專門為 Visual Studio Code 開發的新 IAR Build 和 IAR C-SPY Debug 擴展,方便他們利用 IAR Systems 的強大工具,在 Visual Studio Code 編輯器中構建和調試他們的代碼。

久經考驗的 IAR Embedded Workbench 以其一流的代碼體積優化功能,在眾多 RISC-V 開發者中久負盛名,旨在幫助企業使用體積更小的芯片或為現有平臺增加更多的功能。由于代碼是利用工具鏈的先進優化技術生成的,因此在 EEMBC 認證實驗室的 CoreMark 測試中,其表現出令人信服的快速代碼和行業領先的性能。內含的 C-SPY 調試器使開發人員能夠完全實時地控制應用,其中包括使用復雜的斷點、Profiling、代碼覆蓋、帶有中斷的時間線和功耗記錄。而完全集成的代碼分析工具確保代碼能夠符合特定的標準,如 MISRA C(2004 年和 2012 年),以及最佳編程實踐,如CWE 和 CERT C 安全編碼標準。此外,還有功能安全開發認證版本的 IAR Embedded Workbench for RISC-V,該版本配有安全報告和安全指南,適用于十個不同的標準,例如汽車或工業應用。

晶心科技總裁兼首席技術官 Charlie Su 博士表示:“我們很高興 IAR Systems 能為 AndeStar? V5 RISC-V 處理器提供全面的支持,特別是對專利 CoDense? 擴展的增強。CoDense? 將代碼密度大幅增加了兩位數,因此受到 MCUIoT 應用的歡迎。我們預計 IAR Embedded Workbench 與 AndeStar? V5 RISC-V 擴展的強強聯手,能為 RISC-V 社區提供高達 30% 的性能提升。”

IAR Systems 首席技術官 Anders Holmberg 表示:“得益于與晶心科技的密切合作,我們很早就為 AndeStar? V5 DSP/SIMD 和性能擴展提供了支持,現在又將完全支持 Andes CoDense?,在 RISC-V C 擴展之上實現了代碼量的壓縮。在代碼尺寸和性能之間取得平衡,將大幅提升產品或項目的總投資回報率。有了 CoDense? 的支持,我們將賦能用戶,幫助他們實現這種平衡。”

如需了解關于 IAR Embedded Workbench for RISC-V 的更多信息,該工具套件的功能安全認證版,以及 IAR Systems 為 RISC-V 提供的整體服務,請訪問 https://www.iar.com/riscv。

關于IAR Systems

IAR Systems 為嵌入式開發提供世界領先的軟件和服務,幫助世界各地的公司創造滿足當前需求和未來趨勢的創新產品。自 1983 年以來,IAR Systems 的解決方案已經輔助了超過一百萬個嵌入式應用的開發,保證了其質量、可靠性和效率。如今,IAR Systems 支持來自全球 200 多家半導體合作伙伴的 14,000 多種芯片,為福布斯 2000 強企業、中小企業和初創企業的約 100,000 名開發人員提供服務。公司總部位于瑞典烏普薩拉,并在世界各地設有銷售分公司和支持辦事處。目前,IAR Systems集團在納斯達克 OMX 斯德哥爾摩交易所上市。了解更多,請訪問www.iar.com

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19169

    瀏覽量

    229161
  • 嵌入式
    +關注

    關注

    5069

    文章

    19021

    瀏覽量

    303386
收藏 人收藏

    評論

    相關推薦

    risc-v有哪些開發環境?

    risc-v的芯片支持哪些開發環境呢?keil?iar?
    發表于 08-29 21:14

    Andes晶心科技加入甲辰計劃,助推RISC-V生態發展

    高效能、低功耗、32/64 位RISC-V處理器核的領先供貨商Andes晶心科技正式加入甲辰計劃,致力于在下一個丙辰年(2036龍年)之前,基于 RISC-V 實現從數據中心到桌面辦公、從移動穿戴到
    的頭像 發表于 08-02 14:13 ?572次閱讀

    risc-v的發展歷史

    RISC-V v2.1,增加了對64位體系結構的支持,并提供了更詳細的文檔和規范。 2017年:RISC-V基金會推出了RISC-V
    發表于 07-29 17:20

    IAR與芯科集成攜手,賦能中國汽車行業RISC-V MCU創新研發

    2024年7月16日,全球嵌入式系統開發軟件領域的領軍者IAR Systems與芯科集成電路(簡稱“芯科集成”)聯合宣布了一項重要合作成果:IAR Embedded Workbench
    的頭像 發表于 07-17 14:37 ?1.2w次閱讀

    ?IAR全面支持芯科集成CX3288系列車規RISC-V MCU

    全球領先的嵌入式系統開發軟件解決方案供應商IAR與芯科集成電路(以下簡稱“芯科集成”)聯合宣布,最新版本IAR Embedded Workbench for
    的頭像 發表于 07-16 17:32 ?689次閱讀
    ?<b class='flag-5'>IAR</b>全面<b class='flag-5'>支持</b>芯科集成CX3288系列車規<b class='flag-5'>RISC-V</b> MCU

    芯科集成與IAR展開生態合作,IAR全面支持CX3288系列車規MCU

    IAR與芯科集成電路(以下簡稱“芯科集成”)聯合宣布,最新版本IAR Embedded Workbench for RISC-V 3.30.
    發表于 07-16 16:17 ?262次閱讀

    IAR通過多架構認證的靜態分析工具加速代碼質量自動化

    公司推出經TüV SüD認證的C-STAT靜態分析工具,適用于最新發布的IAR Embedded Workbench for RISC-V
    的頭像 發表于 06-19 15:49 ?342次閱讀

    IAR率先支持瑞薩首款通用RISC-V MCU,樹立行業新標準

    來源:IAR IAR率先支持瑞薩首款通用RISC-V MCU,樹立行業新標準 近日,全球領先的嵌入式系統開發軟件解決方案供應商IAR自豪地宣
    的頭像 發表于 04-03 17:00 ?452次閱讀
    <b class='flag-5'>IAR</b>率先<b class='flag-5'>支持</b>瑞薩首款通用<b class='flag-5'>RISC-V</b> MCU,樹立行業新標準

    瑞薩電子推出采用自研RISC-V CPU內核的通用32位MCU

    )——R9A02G021。盡管多家MCU供應商最近加入了投資聯盟以推動RISC-V產品的開發,但瑞薩已獨立設計并測試了一款全新RISC-V內核——該內核現已在商用產品中實現應用,并可在全球范圍內銷售。
    發表于 03-30 22:08

    Andes RISC-V CON全球巡回展,思爾芯邀您共同探索RISC-V

    當前RISC-V技術,以其開源性、簡潔性及高度可擴展性,在各個領域中發揮著日益重要的作用。
    的頭像 發表于 03-21 14:45 ?458次閱讀

    IAR推出新版IAR Embedded Workbench for Arm功能安全版

    全球知名的嵌入式系統開發軟件解決方案供應商IAR Systems近日宣布,其旗艦產品IAR Embedded Workbench for Arm功能安全版已更新至最新版本9.50.3。
    的頭像 發表于 02-22 17:29 ?1330次閱讀

    Andes晶心科技正式推出AndesCore? AX65全新RISC-V亂序執行、超純量、多核處理器

    高效率、低功耗、32/64 位 RISC-V 處理器核的領先供貨商和 RISC-V 國際協會創始首席成員Andes晶心科技,宣布全面推出高性能AndesCore AX65--亂序執行、超純量、多核處理器IP。
    的頭像 發表于 01-17 13:48 ?1258次閱讀

    IAR Embedded Workbench中計算多個地址區間的Checksum

    在前面的文章“使用IAR Embedded Workbench和MCU的CRC模塊來檢查代碼的完整性”中介紹了如何在IAR Embedded
    的頭像 發表于 01-05 12:33 ?1457次閱讀
    在<b class='flag-5'>IAR</b> <b class='flag-5'>Embedded</b> <b class='flag-5'>Workbench</b>中計算多個地址區間的Checksum

    Andes、TASKING與MachineWare合作推動RISC-V ASIL車用芯片開發

    TASKING的系統級驗證和調試工具目前已可支持通過ISO26262認證的Andes晶心科技RISC-V處理器IP并由MachineWare提供對應的虛擬仿真器。這項合作為SoC設計團隊提供了車規級
    的頭像 發表于 12-19 15:14 ?861次閱讀

    Andes晶心科技與WITTENSTEIN合作建構RISC-V處理器安全解決方案

    高效能、低功耗32/64位RISC-V處理器核心領導供貨商暨RISC-V國際協會創始首席會員Andes晶心科技(TWSE: 6533)欣然宣布與WITTENSTEIN high integrity
    的頭像 發表于 12-13 10:10 ?726次閱讀