精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片封裝散熱解決方案

濾波器 ? 來源:濾波器 ? 作者:濾波器 ? 2022-12-05 14:45 ? 次閱讀

工程師們正在尋找從復(fù)雜模塊中有效散熱的方法。

將多個芯片并排置于同一封裝中可以緩解熱問題,但隨著公司進(jìn)一步深入研究芯片堆疊和更密集的封裝,以提高性能和降低功率,他們正在與一系列與熱有關(guān)的新問題作斗爭。

先進(jìn)封裝芯片不僅能滿足高性能計算、人工智能、功率密度增長等的需求,同時先進(jìn)封裝的散熱問題也變得復(fù)雜。因為一個芯片上的熱點會影響到鄰近芯片的熱量分布。芯片之間的互連速度在模塊中也比在SoC中要慢。

西門子數(shù)字工業(yè)軟件公司電子半導(dǎo)體行業(yè)負(fù)責(zé)人John Parry說:"在世界進(jìn)入多核等領(lǐng)域之前,你面對的是一個芯片,其最大功率約為每平方厘米150瓦,這是一個單點熱源。你可以在所有三個方向上散熱,所以你可以達(dá)到一些相當(dāng)高的功率密度。但是,當(dāng)你有一個芯片,把另一個芯片放在它旁邊,然后再把另一個芯片放在它旁邊,它們會相互加熱。這意味著你不能容忍每塊芯片有相同的功率水平,這使得熱能挑戰(zhàn)變得更加困難"。

這是3D-IC堆疊在市場上進(jìn)展緩慢的主要原因之一。雖然從電源效率和集成的角度來看,這個概念是有意義的——-在3D NAND和HBM中運行良好——但當(dāng)邏輯被包括在內(nèi)時,就是另一回事了。邏輯芯片產(chǎn)生熱量,邏輯越密集,處理元件的利用率越高,熱量就越大。這使得邏輯堆疊變得罕見,這解釋了2.5D倒裝芯片BGA和扇出設(shè)計的流行(見圖1)。

f180b82a-7456-11ed-8abf-dac502259ad0.png

圖1:為了滿足功率密度、帶寬和熱耗散的要求,高密度VIPack平臺包括六種架構(gòu)中基于RDL和TSV的互連。資料來源:ASE。

01選擇正確的封裝

對于芯片設(shè)計者而言,封裝方式多種多樣。但芯片集成的性能至關(guān)重要。硅、TSV、銅柱等組件都有不同的熱膨脹系數(shù)(TCE),這影響了組裝產(chǎn)量和長期可靠性。

若你要以更高頻率進(jìn)行開啟和閉合,那么有可能遇到熱循環(huán)的問題。印刷電路板、焊球和硅都會以不同的速度膨脹和收縮。因此,在封裝的角落里看到熱循環(huán)故障是很正常的,那里的焊球可能會開裂。因此,人們可能會在那里安置額外的地線或額外的電源。

目前流行的帶有CPU和HBM的倒裝BGA封裝面積約為2500 平方毫米。Onto Innovation軟件產(chǎn)品管理主管Mike McIntyre說:“我們看到一個大芯片可能會變成四個或五個小芯片。所以必須擁有更多的I/O,才能使得這些芯片相互通信。因此你可以分配熱量。

最終,散熱是一個在系統(tǒng)層面才能處理的問題,它伴隨著一系列的權(quán)衡。

事實上,有些器件非常復(fù)雜,以至于很難輕易更換元件,以便為特定領(lǐng)域的應(yīng)用定制這些設(shè)備。這就是為什么許多先進(jìn)的封裝產(chǎn)品是用于非常大批量或價格彈性的元件,如服務(wù)器芯片。

02芯片模塊模擬和測試的進(jìn)展

盡管如此,工程師們正在尋找新的方法,在封裝模塊制造之前進(jìn)行封裝可靠性的熱分析。例如,西門子提供了一個基于雙ASIC的模塊的例子,該模塊在BGA封裝的多層有機(jī)基材上安裝了一個扇出式再分布層(RDL)。它使用了兩個模型,一個用于基于RDL的WLP,另一個用于多層有機(jī)襯底的BGA。這些封裝模型是參數(shù)化的,包括在引入EDA信息之前的襯底層堆疊和BGA,并能實現(xiàn)早期材料評估和芯片放置選擇。接下來,EDA數(shù)據(jù)被導(dǎo)入,對于每個模型,材料圖能夠?qū)λ袑又械你~分布進(jìn)行詳細(xì)的熱描述。最終的熱耗散模擬(見圖2)考慮了所有的材料,除了金屬蓋、TIM和底部填充材料。

f19512c0-7456-11ed-8abf-dac502259ad0.png

圖2:兩個ASIC的熱力模型,采用RDL扇出式WLP和有機(jī)BGA的單獨熱力模型,顯示了熱量通過基板和互連并向金屬蓋上升的頂部和橫截面圖。資料來源。西門子

JCET技術(shù)營銷總監(jiān)Eric Ouyang與JCET和Meta的工程師一起,比較了單片芯片、多芯片模塊、2.5D插板和3D堆疊芯片與一個ASIC和兩個SRAM的熱性能。蘋果對蘋果的比較使服務(wù)器環(huán)境、帶真空室的散熱器和TIM保持不變。在熱方面,2.5D和MCM比3D或單片芯片表現(xiàn)更好。Ouyang和JCET的同事設(shè)計了一個電阻矩陣和功率包絡(luò)圖(見圖3),可以在早期模塊設(shè)計中使用,以確定在耗時的熱模擬之前,不同芯片的輸入功率水平和設(shè)定的結(jié)溫是否可以可靠地結(jié)合。如圖所示,一個安全區(qū)域突出了每個芯片上滿足可靠性標(biāo)準(zhǔn)的功率范圍。

Ouyang解釋說,在設(shè)計過程中,電路設(shè)計師可能對放置在模塊中的各種芯片的功率水平有一個概念,但可能不知道這些功率水平是否在可靠性范圍內(nèi)。該圖確定了一個小芯片模塊中最多三個芯片的安全功率區(qū)域。該團(tuán)隊已經(jīng)為更多的芯片開發(fā)了一個自動功率計算器。

f1aa095a-7456-11ed-8abf-dac502259ad0.png

圖3:在一個2.5D內(nèi)襯布局中,紅色區(qū)域代表了一個ASIC和兩個SRAM芯片的安全功率水平,保持Tj-Ta<95℃。資料來源。JCET

03量化熱阻

我們能夠理解熱量是如何通過硅芯片、電路板、膠水、TIM或封裝蓋進(jìn)行傳導(dǎo),同時采用溫差和功率函數(shù)這種標(biāo)準(zhǔn)方法,來跟蹤溫度和電阻值。

"JCET的Ouyang說:"熱路徑由三個關(guān)鍵值來量化--從器件結(jié)點到環(huán)境的熱阻,從結(jié)點到外殼[在封裝頂部]的熱阻,以及從結(jié)點到電路板的熱阻。他指出,至少,JCET的客戶需要θja、θjc和θjb,然后他們在系統(tǒng)設(shè)計中使用。他們可能會要求一個給定的熱阻不超過一個特定的值,并要求封裝設(shè)計提供該性能。(詳見JEDEC的JESD51-12,報告和使用封裝熱信息的指南)。

f1ba2f92-7456-11ed-8abf-dac502259ad0.png

圖4:從芯片到封裝到電路板的熱阻可量化封裝的散熱能力。資料來源。JCET

熱模擬是探索選擇和搭配材料的最經(jīng)濟(jì)的方法。通過對工作狀態(tài)下的芯片進(jìn)行模擬,我們通常會發(fā)現(xiàn)一個或多個熱點,因此我們可以在熱點下方的基材中加入銅,以利散熱;或改變封裝材料,增加散熱器。系統(tǒng)集成商可能會指定熱阻θja、θjc和θjb不得超過某些數(shù)值。通常情況下,硅結(jié)點溫度要保持在125℃以下。

在模擬完成之后,封裝廠進(jìn)行實驗設(shè)計(DOE),以得出最終的封裝方案。

04選擇TIM

在封裝中,90%以上的熱量通過封裝從芯片的頂部散發(fā)到散熱器,通常是以陽極氧化鋁為基礎(chǔ)的垂直鰭片。具有高導(dǎo)熱性的熱界面材料(TIM)被放置在芯片和封裝之間,以幫助傳遞熱量。用于CPU的下一代TIM包括金屬片合金(如銦和錫),以及銀燒結(jié)錫,其傳導(dǎo)率分別為60W/m-K和50W/m-K。

隨著廠商將SoC向chiplet工藝過渡,所以需要有更多不同性質(zhì)和厚度的TIM。

Amkor公司的高級研發(fā)總監(jiān)YoungDo Kweon表示,對于高密度系統(tǒng)來說,芯片和封裝之間的TIM的熱阻對封裝模塊的整體熱阻影響更大。功率趨勢正在急劇增加,特別是對于邏輯,所以我們關(guān)注保持低結(jié)溫以確保半導(dǎo)體可靠運行。雖然TIM供應(yīng)商為其材料提供熱阻值,但實際上,從芯片到封裝的熱阻(θjc),受組裝過程本身的影響,包括芯片和TIM之間的結(jié)合質(zhì)量和接觸面積。他指出,在受控環(huán)境中用實際的組裝工具和粘合材料進(jìn)行測試,對于了解實際的熱性能和選擇最佳的TIM供客戶鑒定至關(guān)重要。

空隙是一個特別的問題。西門子公司Parry說“封裝中的材料的運用,是一個大挑戰(zhàn),我們已經(jīng)知道了粘合劑或膠水的材料屬性,以及材料潤濕表面的方式,會影響材料呈現(xiàn)的整體熱阻,即接觸電阻。這在很大程度上取決于材料如何流入表面,而不產(chǎn)生缺陷。如果有遺漏的地方?jīng)]有被膠水填充,就會對熱流造成額外的阻力?!?/p>

05以不同方式處理熱問題

芯片制造商正在想方設(shè)法解決散熱問題。Keysight Technologies的內(nèi)存解決方案項目經(jīng)理Randy White說:“封裝方式不變,如果你將芯片尺寸面積縮小四分之一,速度就會加快。這可能會出現(xiàn)一些信號完整性差異。因為外部封裝的鍵合線會進(jìn)入芯片,線越長電感越大,所以存在電氣性能這一部分。那么,如何在一個足夠小的空間里消耗那么多能量的?這是另一個需要研究的關(guān)鍵參數(shù)。”

這導(dǎo)致了對前沿的鍵合研究的大量投資,似乎關(guān)注在混合鍵合上。但是混合鍵合的成本很高,它仍然局限于高性能處理器類型的應(yīng)用,臺積電是目前唯一提供這種技術(shù)的公司之一。不過,在CMOS芯片或硅基氮化鎵上結(jié)合光子的前景很廣闊。

06結(jié)論

先進(jìn)封裝的初始理念是,它將像樂高積木一樣工作--在不同工藝節(jié)點上開發(fā)的芯片可以組裝在一起,熱問題將得到緩解。但這是有代價的。從性能和功率的角度來看,信號需要傳播的距離是很重要的,而電路總是開著,或者需要保持部分開著,都會影響熱性能。為了提高產(chǎn)量和靈活性而將芯片分成多個部分,并不像看起來那么簡單。封裝中的每一個互連必須被優(yōu)化,熱點不再局限于單個芯片。

早期的建模工具可用于排除芯片的不同組合,為復(fù)雜模塊的設(shè)計者提供了很大的推動力。在這個功率密度不斷提高的時代,熱模擬和新TIM的引入仍將必不可少。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17605

    瀏覽量

    249560
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1195

    瀏覽量

    120347
  • 封裝芯片
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    8569

原文標(biāo)題:***** 芯片封裝散熱解決方案

文章出處:【微信號:Filter_CN,微信公眾號:濾波器】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    塑封、切筋打彎及封裝散熱工藝設(shè)計

    本文介紹塑封及切筋打彎工藝設(shè)計重點,除此之外,封裝散熱設(shè)計是確保功率器件穩(wěn)定運行和延長使用壽命的重要環(huán)節(jié)。通過優(yōu)化散熱通道、選擇合適的材料和結(jié)構(gòu)以及精確測量熱阻等步驟,可以設(shè)計出具有優(yōu)異散熱
    的頭像 發(fā)表于 11-26 10:46 ?219次閱讀
    塑封、切筋打彎及<b class='flag-5'>封裝</b><b class='flag-5'>散熱</b>工藝設(shè)計

    BGA封裝散熱性能的影響

    。 BGA封裝散熱特點 高密度連接 :BGA封裝通過底部的球形焊點與電路板連接,這些焊點數(shù)量多,分布均勻,有助于熱量的分散。 熱阻 :BGA封裝的熱阻相對較低,因為它減少了
    的頭像 發(fā)表于 11-20 09:30 ?198次閱讀

    電子產(chǎn)品結(jié)構(gòu)與導(dǎo)熱材料解決方案

    解決方案,旨在幫助電子產(chǎn)品設(shè)計師們更好地解決熱設(shè)計難題。一、導(dǎo)熱硅膠片在電源中的應(yīng)用在電源適配器中,PCB板上的MOS管、變壓器等電子元器件是主要的發(fā)熱源。為了提高電源內(nèi)部的散熱效率,傲琪電子推出了導(dǎo)熱
    發(fā)表于 11-11 16:25

    芯片封裝曝光-芯片底部填充膠 #芯片封裝 #電路保護(hù)

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年10月15日 16:25:32

    芯片封裝是什么?芯片封裝芯片環(huán)氧膠的應(yīng)用有哪些?

    通過導(dǎo)線連接芯片與外部電路,實現(xiàn)信號傳輸,并幫助散熱。封裝層次:零級封裝芯片互連,連接芯片焊區(qū)
    的頭像 發(fā)表于 09-20 10:15 ?365次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>是什么?<b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>中<b class='flag-5'>芯片</b>環(huán)氧膠的應(yīng)用有哪些?

    長電科技深耕5G通信領(lǐng)域,提供芯片封裝解決方案

    5G時代,高頻、高速、低時延、多通路等特性給集成電路封裝帶來新的技術(shù)挑戰(zhàn)。長電科技推出的芯片封裝解決方案有效應(yīng)對這一挑戰(zhàn),公司在5G通信領(lǐng)域打造了完善的專利技術(shù)布局,配套產(chǎn)能支持和持續(xù)
    的頭像 發(fā)表于 09-11 15:07 ?501次閱讀

    芯片封裝曝光-芯片填充膠 #芯片封裝 #芯片膠 #PCB點膠 #芯片點膠

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月29日 15:17:19

    大功率晶閘管模塊的熱管理與散熱解決方案

    大功率晶閘管模塊的熱管理與散熱解決方案是確保電力電子設(shè)備穩(wěn)定運行和延長使用壽命的關(guān)鍵技術(shù)之一。以下將從散熱原理、傳統(tǒng)散熱方式、現(xiàn)代高效散熱
    的頭像 發(fā)表于 08-27 11:07 ?606次閱讀

    芯片封裝曝光-芯片包封膠#芯片膠#

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月15日 14:46:06

    芯片點膠加工#芯片封裝 #芯片

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年04月17日 10:54:20

    有行鯊魚芯片封裝解決方案

    提供必要的熱管理。因此,芯片封裝材料需要具有耐高低溫,介電強(qiáng)度高,絕緣性好,低應(yīng)力等特點。有行鯊魚芯片封裝解決方案有行鯊魚提供0級,1級,2
    的頭像 發(fā)表于 03-29 12:44 ?419次閱讀
    有行鯊魚<b class='flag-5'>芯片</b><b class='flag-5'>封裝</b><b class='flag-5'>解決方案</b>

    基于飛騰CPU的散熱解決方案

    飛騰服務(wù)器 CPU 也對散熱方案提出了更高的要求。首先,散熱器需要具備更大的表面積、更高的熱導(dǎo)率和更好的散熱性能來應(yīng)對高功率密度產(chǎn)生的大量熱量。其次,
    發(fā)表于 12-26 11:35 ?620次閱讀
    基于飛騰CPU的<b class='flag-5'>散熱</b><b class='flag-5'>解決方案</b>

    機(jī)電1-Wire接觸封裝解決方案及其安裝方法介紹

    本文介紹已獲專利的適用于機(jī)電接觸應(yīng)用的1-Wire接觸封裝解決方案,并對比傳統(tǒng)的封裝解決方案以展示1-Wire接觸封裝
    的頭像 發(fā)表于 12-18 18:23 ?1330次閱讀
    機(jī)電1-Wire接觸<b class='flag-5'>封裝</b><b class='flag-5'>解決方案</b>及其安裝方法介紹

    同一個芯片不同封裝的原因

    同一個芯片的不同封裝可能是為了滿足不同的應(yīng)用需求和設(shè)計要求。不同的封裝可以影響芯片的功耗、散熱性能、引腳數(shù)量和布局等方面。
    的頭像 發(fā)表于 12-18 18:15 ?1116次閱讀

    HRP晶圓級先進(jìn)封裝替代傳統(tǒng)封裝技術(shù)研究(HRP晶圓級先進(jìn)封裝芯片

    工藝技術(shù)的研究,由深圳市華芯邦科技有限公司(Hotchip)提出,可解決元器件散熱、可靠性、成本、器件尺寸等問題,是替代傳統(tǒng)封裝技術(shù)解決方案之一。本文總結(jié)了HRP工藝的封裝特點和優(yōu)勢,
    的頭像 發(fā)表于 11-30 09:23 ?2077次閱讀
    HRP晶圓級先進(jìn)<b class='flag-5'>封裝</b>替代傳統(tǒng)<b class='flag-5'>封裝</b>技術(shù)研究(HRP晶圓級先進(jìn)<b class='flag-5'>封裝</b><b class='flag-5'>芯片</b>)