在verilog中絕大多數使用的都是邊沿敏感事件,例如@(posedge event)和@(negedgeevent)。
在SystemVerilog中使用電平敏感事件控制的語法關鍵詞是“wait”。
“wait”不是去檢測一個邊沿事件的發生,而是去等待一個條件的滿足,否則會一直仿真進程阻塞。
module level; int a; initial begin # 10; wait (a == 1); $display($stime,,, "wait complete"); end initial begin a = 1; end endmodule
仿真log:
wait complete V C S S i m u l a t i o n R e p o r t
在這個例子中,我們使用“wait”等待a的值為1,只要在語句“wait (a == 1);” 后面時間滿足條件才會仿真繼續執行。
因為在時間0,a賦值為1,所有在時間10就打印了“wait complete”。
但是,如果我們使用的是@(posedge a),實際上在這個例子當中是永遠等待不到的。
審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
Verilog
+關注
關注
28文章
1343瀏覽量
109986 -
System
+關注
關注
0文章
165瀏覽量
36885
原文標題:SystemVerilog中的電平敏感事件控制
文章出處:【微信號:芯片驗證工程師,微信公眾號:芯片驗證工程師】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
SystemVerilog中的“const”類屬性
SystemVerilog中可以將類屬性聲明為常量,即“只讀”。目的就是希望,別人可以讀但是不能修改它的值。
發表于 11-29 10:25
?2096次閱讀
組合邏輯中的always后面的敏感事件表是高電平觸發還是電平發生翻轉的時候觸發?
如題,組合邏輯中的always后面的敏感事件表是高電平觸發還是電平發生翻轉的時候觸發?感覺兩者說法都過的去,求正確的說法。
發表于 06-08 11:00
SystemVerilog的斷言手冊
SystemVerilog Assertion Handbook1 ROLE OF SYSTEMVERILOG ASSERTIONSIN A VERIFICATION METHODOLOGY
發表于 07-22 14:12
?20次下載
SystemVerilog中對于process的多種控制方式
Block,也就是語句塊,SystemVerilog提供了兩種類型的語句塊,分別是begin…end為代表的順序語句塊,還有以fork…join為代表的并發語句塊。
SystemVerilog中$cast的應用
SystemVerilog casting意味著將一種數據類型轉換為另一種數據類型。在將一個變量賦值給另一個變量時,SystemVerilog要求這兩個變量具有相同的數據類型。
SystemVerilog中的package
SystemVerilog packages提供了對于許多不同數據類型的封裝,包括變量、task、function、assertion等等,以至于可以在多個module中共享。
SystemVerilog中的Semaphores
SystemVerilog中Semaphore(旗語)是一個多個進程之間同步的機制之一,這里需要同步的原因是這多個進程共享某些資源。
Systemverilog中的Driving Strength講解
在systemverilog中,net用于對電路中連線進行建模,driving strength(驅動強度)可以讓net變量值的建模更加精確。
評論