精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門

安芯教育科技 ? 來源:人工智能科學(xué)與技術(shù) ? 作者:人工智能科學(xué)與技 ? 2022-12-13 11:46 ? 次閱讀

電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹PCB設(shè)計(jì)中降低噪聲與電磁干擾的一些小竅門。

下面是經(jīng)過多年設(shè)計(jì)總結(jié)出來的,在PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門:

(1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2) 可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。

(3) 盡量為繼電器等提供某種形式的阻尼。

(4) 使用滿足系統(tǒng)要求的最低頻率時(shí)鐘

(5) 時(shí)鐘產(chǎn)生器盡量近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。

(6) 用地線將時(shí)鐘區(qū)圈起來,時(shí)鐘線盡量短。

(7) I/O 驅(qū)動(dòng)電路盡量近印刷板邊,讓其盡快離開印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來的信號(hào)

也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。

(8) MCD 無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。

(10) 印制板盡量,使用45 折線而不用90 折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合

(11) 印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。

(12) 單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,

地的容生電感。

(13) 時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O 線和接插件。

(14) 模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘。

(15) 對(duì)A/D 類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16) 時(shí)鐘線垂直于I/O 線比平行I/O 線干擾小,時(shí)鐘元件引腳遠(yuǎn)離I/O 電纜。

(17) 元件引腳盡量短,去耦電容引腳盡量短。

(18) 關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。

(19) 對(duì)噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20) 石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。

(21) 弱信號(hào)電路,低頻電路周圍不要形成電流環(huán)路。

(22) 信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23) 每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。

(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4670

    瀏覽量

    85287
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2287

    瀏覽量

    105312
  • 模擬電壓
    +關(guān)注

    關(guān)注

    6

    文章

    64

    瀏覽量

    18286

原文標(biāo)題:學(xué)習(xí)分享 | PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個(gè)竅門

文章出處:【微信號(hào):Ithingedu,微信公眾號(hào):安芯教育科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)怎么降低EMC

    PCB(印刷電路板)設(shè)計(jì)降低電磁兼容性(EMC)問題是一個(gè)至關(guān)重要的環(huán)節(jié)。EMC問題主要涉及電磁
    的頭像 發(fā)表于 10-09 11:47 ?283次閱讀

    PCB GND設(shè)計(jì)原則和注意事項(xiàng)

    PCB設(shè)計(jì)過程,應(yīng)盡可能遵循單點(diǎn)接地的原則。單點(diǎn)接地意味著將所有地線連接到一個(gè)公共位置,避免在多個(gè)位置形成地線,以減少干擾和返回路徑的不對(duì)稱。這種設(shè)計(jì)有助于減少地線之間的電位差,從
    的頭像 發(fā)表于 10-09 10:28 ?493次閱讀

    儲(chǔ)能PCB設(shè)計(jì)與制造思考 探討儲(chǔ)能PCB設(shè)計(jì)與制造的關(guān)鍵要素

    建議采用多層PCB設(shè)計(jì),以提供更多的布線層和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲(chǔ)能系統(tǒng)
    發(fā)表于 05-14 11:25 ?1021次閱讀
    儲(chǔ)能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造思考 探討儲(chǔ)能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造<b class='flag-5'>中</b>的關(guān)鍵要素

    這幾招教你解決PCB設(shè)計(jì)電磁干擾(EMI)問題

    作為電子設(shè)計(jì)重要組成部分,在PCB設(shè)計(jì)中出現(xiàn)電磁問題時(shí)如何解決呢?本文將從多方面細(xì)節(jié)探討問題要點(diǎn),可以采取以下解決辦法來降低或消除電磁
    發(fā)表于 05-08 14:39 ?2855次閱讀

    上海5月24-25日《PCB電磁兼容設(shè)計(jì)與評(píng)審方法》公開課報(bào)名

    課程名稱:《PCB電磁兼容設(shè)計(jì)與評(píng)審方法》講師:石老師時(shí)間地點(diǎn):上海5月24-25日主辦單位:賽盛技術(shù)課程背景PCB板是電子產(chǎn)品的噪聲源,也
    的頭像 發(fā)表于 05-08 08:16 ?298次閱讀
    上海5月<b class='flag-5'>24</b>-25日《<b class='flag-5'>PCB</b><b class='flag-5'>電磁</b>兼容設(shè)計(jì)與評(píng)審方法》公開課報(bào)名<b class='flag-5'>中</b>

    PCB混合信號(hào)干擾難題:如何精準(zhǔn)挑選EMI濾波器實(shí)現(xiàn)優(yōu)化?

    在電子設(shè)備的PCB設(shè)計(jì),數(shù)字信號(hào)與模擬信號(hào)之間的干擾問題一直是工程師們需要面對(duì)的挑戰(zhàn)。數(shù)字信號(hào)具有陡峭的邊沿和快速的切換速率,容易引發(fā)電磁干擾
    的頭像 發(fā)表于 04-16 10:57 ?327次閱讀

    多層pcb設(shè)計(jì)如何過孔的原理

    更好的阻抗控制和電磁兼容性。然而,對(duì)于多層PCB設(shè)計(jì)來說,過孔是一個(gè)不可忽視的關(guān)鍵步驟。過孔的質(zhì)量和設(shè)計(jì)的合理性對(duì)于PCB的整體性能和可靠性至關(guān)重要。接下來深圳PCBA公司將為大家介紹
    的頭像 發(fā)表于 04-15 11:14 ?871次閱讀

    采用電容器來降低噪聲的方法

    )、電容(C)和電阻(R)組成的濾波網(wǎng)絡(luò)來降低噪聲水平。通過合理設(shè)計(jì)這些無源元件的參數(shù),可以有效地抑制轉(zhuǎn)換器產(chǎn)生的高頻噪聲,從而改善整個(gè)系統(tǒng)的電磁兼容性能和穩(wěn)定性。 去耦和旁路 電容器用于去耦和旁路是其最常見的應(yīng)用之一。去
    的頭像 發(fā)表于 02-05 10:12 ?844次閱讀

    PCB設(shè)計(jì),如何避免串?dāng)_?

    PCB設(shè)計(jì),如何避免串?dāng)_? 在PCB設(shè)計(jì),避免串?dāng)_是至關(guān)重要的,因?yàn)榇當(dāng)_可能導(dǎo)致信號(hào)失真、噪聲干擾
    的頭像 發(fā)表于 02-02 15:40 ?1702次閱讀

    如何降低低噪聲放大器的工作電流

    降低低噪聲放大器的工作電流,可以采取以下幾種方法
    的頭像 發(fā)表于 01-05 18:13 ?636次閱讀

    EMC之PCB設(shè)計(jì)技巧

    信號(hào)兼容且不會(huì)相互干擾。另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計(jì)人員必須確保減少電磁能的
    發(fā)表于 12-19 09:53

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設(shè)計(jì)過程實(shí)例詳解

    PCB設(shè)計(jì),EMC/EMI主要分析布線網(wǎng)絡(luò)本身的信號(hào)完整性,實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射和電磁干擾以及電路板本身抵抗外部
    發(fā)表于 12-15 16:31 ?612次閱讀

    PCB設(shè)計(jì)如何抑制電磁干擾,這里有幾個(gè)準(zhǔn)則及竅門

    PCB設(shè)計(jì)的首要任務(wù)是要適當(dāng)?shù)剡x取電路板的大小,尺寸過大會(huì)因元器件之間的連線過長(zhǎng),導(dǎo)致線路的阻抗值增大,抗干擾能力下降;而尺寸過小會(huì)導(dǎo)致元器件布置密集,不利于散熱,而且連線過細(xì)過密,容易引起串?dāng)_。所以應(yīng)根據(jù)系統(tǒng)所需元件情況,選擇合適尺寸的電路板。
    發(fā)表于 12-15 16:19 ?1446次閱讀

    電源濾波器是怎么降低電源噪聲的?

    電源濾波器是怎么降低電源噪聲的? 電源濾波器是一種電子裝置,用于減少或消除電源噪聲噪聲是電力系統(tǒng)
    的頭像 發(fā)表于 12-15 14:37 ?776次閱讀

    高速PCB設(shè)計(jì)的射頻分析與處理方法

    挑戰(zhàn)性的任務(wù)。本文將介紹高速PCB設(shè)計(jì)中常見的射頻電路類型,以及每一種的處理方法和注意事項(xiàng)。 1. 高速PCB設(shè)計(jì)的射頻類型 高速PCB設(shè)計(jì)
    的頭像 發(fā)表于 11-30 07:45 ?855次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的射頻分析與處理方法