精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence Allegro在PCB中手動或者自動添加差分對屬性

凡億PCB ? 來源:未知 ? 2022-12-16 08:00 ? 次閱讀

Cadence AllegroPCB中手動或者自動添加差分對屬性

設計PCB過程中,若設計中有差分對信號,則需要將是差分的2個信號設置為差分對,設置差分對有2種方式:手動添加及自動添加

一、手動添加差分對:

1、點擊Setup-Constraints-Constraint Manager調出CM規則管理器,然后到Physical規則管理器下點擊Net-All Layers,然后在右側欄中選中2根需要設置為差分對的信號,按Ctrl鍵全選中后右擊,選擇Create-Differential Pair,如圖1所示;

94eebade-7cd1-11ed-8abf-dac502259ad0.png

圖1 創建差分對圖示

2、在彈出的對話框中設置好差分對的名稱,點擊Create,即可創建差分對規則,如圖2所示;

950239f6-7cd1-11ed-8abf-dac502259ad0.png

圖2 Create Differential Pair選項卡

3、創建后即可在此管理器中生成差分對,如圖3所示。

9512a534-7cd1-11ed-8abf-dac502259ad0.png

圖3 手動創建的差分對圖示

二、自動生成差分對:

1、可以從上述步驟中的Create Differential Pair選項卡中點擊Auto Setup選項,如圖4所示;

95249582-7cd1-11ed-8abf-dac502259ad0.png

圖4Create Differential Pair選項卡

2、在彈出的對話框中,在Filter的2個對話框中輸入差分對的后綴(一般是“+、-”或者“P、N”),如圖5所示;

953412b4-7cd1-11ed-8abf-dac502259ad0.png

圖5Differential Pair Automatic Setup選項卡

3、輸入后,在Prefix的框中點擊一下,軟件會自動將識別出來的差分信號列在其下的方框內,如圖6所示;

95475b80-7cd1-11ed-8abf-dac502259ad0.png

圖6Differential Pair Automatic Setup選項卡

4、然后點擊Create,即可自動將設計中的差分對自動創建好并且會生成Log結果列表,如圖7所示。

955ae65a-7cd1-11ed-8abf-dac502259ad0.png

圖7Diff Pairs Automatic Setup Log File圖示

聲明: 本文凡億教育原創文章,轉載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:1323741820795745ed2-7cd1-11ed-8abf-dac502259ad0.png ? ?分享點贊在看“三連”支持! 點擊“閱讀原文”查看更多干貨文章


原文標題:Cadence Allegro在PCB中手動或者自動添加差分對屬性

文章出處:【微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4317

    文章

    23006

    瀏覽量

    396278

原文標題:Cadence Allegro在PCB中手動或者自動添加差分對屬性

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    cadence allegro orcad各版本軟件下載鏈接分享

    851825 Cadence Allegro and OrCAD 2022 https://pan.quark.cn/s/923a58670d69 cadence 16.6補丁 https
    發表于 10-18 13:51

    Cadence Allegro 17.4PCB阻抗分析功能操作說

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評估每根走線上的阻抗變化情況,對工程師衡量信號的質量起著關鍵性的作用。
    發表于 09-23 17:11 ?1次下載

    pcb怎么改變焊盤大小

    Cadence Allegro和Protel99se等具體軟件的操作步驟: 通用流程 打開PCB設計文件 :首先,使用PCB設計軟件打開需要修改的P
    的頭像 發表于 09-02 15:01 ?1049次閱讀

    Cadence快板PCB培訓

    Allegro環境介紹Allegro環境設定 焊盤制作 元件封裝制作 電路板創建PCB疊層設置和網表導入 約束規則管理布局 布線 覆銅PCB設計后處理
    發表于 07-02 17:22 ?0次下載

    分對內等長多串

    分對內等長會出現其中一根線多串其他數據的情況,都是一樣創建的模型。如何避免這種問題 !
    發表于 05-13 10:09

    Cadence Allegro16.5教程

    電子發燒友網站提供《Cadence Allegro16.5教程.pdf》資料免費下載
    發表于 04-17 09:22 ?5次下載

    如何對PCB進行分對的走線操作呢?

    PCB設計,分對的走線操作是一項關鍵任務,它直接影響到信號的完整性和電路的性能。分信號通
    的頭像 發表于 04-10 16:34 ?2457次閱讀

    利用Sigrity Aurora進行PCB布線后的仿真分析-阻抗及寄生參數析

    Cadence 17.4后 將ORCAD與ALLEGRO的聯系更加緊密,同時PCB仿真功能有明顯的提升,以前PCB的后仿真基本是
    的頭像 發表于 02-26 09:12 ?4103次閱讀
    利用Sigrity Aurora進行<b class='flag-5'>PCB</b>布線后的仿真分析-阻抗及寄生參數析

    PCB設計淚滴的作用和添加方式

    我們 PCB 設計中經常會看到淚滴這個概念,但是很多同學都表示不太理解這個詞的意思,更不知道該如何在 PCB 設計添加淚滴,下面一起來了
    的頭像 發表于 01-11 10:19 ?9107次閱讀
    <b class='flag-5'>PCB</b>設計<b class='flag-5'>中</b>淚滴的作用和<b class='flag-5'>添加</b>方式

    PCB設計布線Cadence 20問

    Cadence Allegro現在幾乎成為高速板設計實際上的工業標準,版本是2011年5月發布的Allegro 16.5。和它前端產品 Capture 的結合,可完成高速、高密度、多
    發表于 01-05 15:34 ?557次閱讀

    如何快速為DB塊變量添加屬性

    有些情況需要為PLC DB塊變量添加一些屬性,常規的做法是DB塊中選中這個變量,然后打開變量屬性輸入屬性名稱和
    的頭像 發表于 01-02 14:18 ?1996次閱讀
    如何快速為DB塊變量<b class='flag-5'>添加</b><b class='flag-5'>屬性</b>

    AD9446 LVDS信號線的PCB走線的分對間等長有沒有要求?

    我的AD9446的工作LVDS模式下,請問對于AD9446(100MHz),LVDS信號線的PCB走線的分對間等長有沒有要求?(PS:16對
    發表于 12-18 06:26

    分對緊耦合真的比松耦合好嗎?

    分對緊耦合真的比松耦合好嗎?
    的頭像 發表于 11-30 15:24 ?924次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分對</b>緊耦合真的比松耦合好嗎?

    input的placeholder屬性

    input的placeholder屬性是HTML5添加的一項新屬性,它用于輸入框顯示提示文
    的頭像 發表于 11-30 10:16 ?2402次閱讀

    高效分對布線指南:提高 PCB 布線速度

    高效分對布線指南:提高 PCB 布線速度
    的頭像 發表于 11-29 16:00 ?3981次閱讀
    高效<b class='flag-5'>差</b><b class='flag-5'>分對</b>布線指南:提高 <b class='flag-5'>PCB</b> 布線速度