精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Uart的接收采樣率為什么是發送速率的16倍?

ruikundianzi ? 來源:IP與SoC設計 ? 2023-01-12 10:12 ? 次閱讀

我是一名ASIC設計工程師,我遇到了很大困擾,幾乎都影響了我的生活,因為我頭發太多了,常常很難融入身邊的同事,沒有共同語言,顯得格格不入,老板也以為我不夠努力工作。

Hello大家好,今天給大家帶來的是一些IC相關的冷知識,也可以說是一些奇怪的知識。好,廢話不多說,我們開始吧。

什么是tape-out holiday?

對于ASIC設計前端工程師而言,流片前前端工程師代碼凍結后(freeze)后,有段時間下一個項目還沒有立即確定下來,所以這段時間基本沒什么工作,每天可以準點下班,周末雙休,上班踩點打卡,基本是被老板或主管默許的。當然也不排除項目之間無縫銜接的情況,甚至重疊著來,hh!

Uart的接收采樣率為什么是發送速率的16倍?

學過串口通信的朋友都知道這個設計,這個來源在最早要追溯到8086處理器芯片中,為了兼顧速度和穩定性,采樣倍數就采取了16倍。所以就一直流傳下來了。實際上最佳采樣位置為N/2處,N為樣點的個數,其實8倍,4倍,2倍都可以,只要保證在數據中間位置采樣都可以。當然頻率越高信號抗干擾能力就越強!

Intel PSG是啥?

中文為Intel可編程邏輯事業部(Programmable Solutions Group),前身就是我們熟知的Altera,當時我們老師教我們叫奧爾特啦,這家公司在2015年被Intel收購,成為了intel的一個部門,現在就叫做intel PSG,但是很多老工程師還習慣叫Altera,旗下的開發工具就是Quartus II,現在應該更新到20.0了吧,而我還用的是13.0。

7nm和28nm芯片設計對于ASIC前端設計工程師來說有什么區別?

基本沒區別,工藝的制程高端與否,對于前端工程師來說,感知并不強。而且因為工藝的提升,芯片的工作頻率可以做到更高,留給工程師設計的組合邏輯延遲余量可能還會更寬裕。可見工藝越高對單個模塊單純的RTL設計其實是更友好了。換句話說,工藝越高,對你的設計時序要求還越低。

什么是first chip manufacture?

傳統的芯片廠商引以為豪的就是first chip manufacture,可以理解為第一版量產,所以在IC設計工程上,通常是80%采用現有成熟的設計和IP方案,做20%的更新,萬物基于”二八定律“(除了第一版肯定是從無到有的全新。所以說芯片設計就是一種模式設計,從功能規則制定到最終流片及驗證,若完全遵循一整套業內公認的設計方法學,芯片必然能夠成功。)

什么是小黃鴨調試法?

傳說中有一個內力深厚的程序員,總是帶一個小黃鴨在身邊,每當遇到bug,他就掏出小黃鴨,耐心的向小黃鴨解釋每一行程序的作用,以激發靈感發現bug。在Verilog系統設計中,debug也可以嘗試類似的調試方法,強迫自己解釋每一行代碼的功能理清楚思路,bug自然會顯露出來。另外經常進行代碼和設計文檔的review也是新手有效的學習方法,能收到老手的建議和反饋,自己會發現不少筆誤、優化和改進的地方。

什么是sign off?

在ASIC設計中所提到的sign off,一般是有兩次,在代碼仿真完成、覆蓋率收集100%完成,后續代碼就不允許再進行修改,稱為第一次sign off,也有叫做freeze,即代碼凍結。等到芯片后端布局布線通過后,時序沒有問題,下一步就可以直接進入foundry也就是工藝廠進行流片了,這稱為第二次sign off。

什么是MPW?

MPW全稱為Muti Project Wafer意思是多項目晶圓,可以理解為拼多多的形式,大家一起拼單流片(不僅晶圓廠有專人負責這類業務,還有專業的中介公司,組織設計公司一起流片,前提是在同一種工藝下)。大家來分攤Mask的成本。而full mask就是土豪公司獨享的moment,流片主要是貴在Mask,也就是掩模板,這個東西的原材料不值錢,但制造它的機器特別貴,所以到手的Mask十分貴,所以就產生了這種新模式來幫一些小公司或學術機構分攤成本。Mask的貴,號稱幾片石英玻璃=魔都一套房,不是開玩笑的。

什么是cost down?

芯片產品中為了對應中低端市場,會對當前的旗艦產品進行cost down,也就是削減成本,比如CPU部分砍去兩個大核,基帶部分砍去一半的帶寬。往往會帶來芯片面積的降低,從而成本更低,面向中低端市場,來獲取更大的出貨量。所以cost down非常重要。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    454

    文章

    50460

    瀏覽量

    421971
  • asic
    +關注

    關注

    34

    文章

    1195

    瀏覽量

    120347
  • uart
    +關注

    關注

    22

    文章

    1228

    瀏覽量

    101198

原文標題:什么是小黃鴨調試法?

文章出處:【微信號:IP與SoC設計,微信公眾號:IP與SoC設計】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    ADS1255 data rate是指采樣率還是ADC輸出數據的速率(output rate)?

    我在ADS1255的datasheet中看到如下的表格 請問這個data rate是指采樣率還是ADC輸出數據的速率(output rate)?
    發表于 11-22 07:43

    ADS1299 8K、16K采樣率無法采集到波形&4K采樣率頻響帶寬很窄,怎么解決?

    你好,如圖分別是8K,16K采樣率下對1299一個通道的測試情況,UART波特為2M,SPI波特為8M,結果未能顯示出正弦波,請問出
    發表于 11-15 08:09

    請問PPS如何設置采樣率

    默認情況下,pps設置的采樣率為44.1KHz,我想改變它的采樣率,但是在屬性欄里沒有找到可以修改采樣率的地方,請問是否可以在pps里直接修改采樣率?另外,是否可以直接在pps里配置
    發表于 11-01 06:32

    如何優化adc的采樣率

    重要參數,它決定了信號數字化的頻率。根據奈奎斯特定理,為了避免混疊效應,采樣率至少應為信號中最高頻率成分的兩。然而,實際應用中,為了獲得更好的信號質量,采樣率通常會更高。 采樣率優化
    的頭像 發表于 10-31 11:04 ?334次閱讀

    TAS5731采樣率改為16k的時候,就沒有聲音了,為什么?

    音響上面使用ti的TAS5731功放芯片,48k采樣率是可以正常工作的,改為16k采樣率的時候,就沒有聲音,麻煩幫忙分析 i2s master 配置: mclk=12.288M bclk=1.024M 采集
    發表于 10-17 07:28

    為什么采用30.72MHz作為最小采樣率

    本文介紹了為什么采用30.72MHz作為最小采樣率
    的頭像 發表于 08-07 17:35 ?448次閱讀
    為什么采用30.72MHz作為最小<b class='flag-5'>采樣率</b>

    示波器帶寬與采樣率的關系

    示波器作為電子測試領域的重要工具,其主要功能是捕獲和顯示信號波形。在示波器的設計和使用中,帶寬和采樣率是兩個至關重要的參數。帶寬決定了示波器能夠準確顯示的信號頻率范圍,而采樣率則決定了示波器在單位時間內對信號進行采樣的次數。本文
    的頭像 發表于 05-17 16:52 ?3835次閱讀

    示波器的采樣率和存儲深度詳解

    示波器,作為電子測量領域的核心工具,其性能直接決定了電子信號分析的準確性和效率。在示波器的眾多參數中,采樣率和存儲深度是兩個至關重要的參數,它們共同決定了示波器捕獲和顯示信號的能力。本文將對示波器的采樣率和存儲深度進行深入的探討,以期為讀者提供全面的理解和認識。
    的頭像 發表于 05-13 16:09 ?2291次閱讀

    UART串口通信使用16采樣數據的原因

    標準UART可以選16采樣,也可以選64采樣,個人覺得應該是方便分頻設計。
    的頭像 發表于 02-21 13:38 ?1816次閱讀
    <b class='flag-5'>UART</b>串口通信使用<b class='flag-5'>16</b><b class='flag-5'>倍</b>過<b class='flag-5'>采樣</b>數據的原因

    GD32 MCU ADC采樣率如何計算?

    大家在使用ADC采樣的時候是否計算過ADC的采樣率,這個問題非常關鍵!
    的頭像 發表于 01-23 09:29 ?2502次閱讀
    GD32 MCU ADC<b class='flag-5'>采樣率</b>如何計算?

    ADuCM361的ADC采樣率和更新速率的區別?

    想問下ADuCM361的ADC采樣率和更新速率的區別?看硬件手冊和例程里都沒找到adc的采樣率,光看到設置更新速率,ADC采樣率是固定的嗎?
    發表于 01-11 06:40

    如何修改ADXL362的采樣率

    你好!在使用ADXL362三軸加速度計的過程中,無論我如何根據用戶手冊的說明修改ODR值(我不確定這個值是不是指采樣率),我發現采樣率無法提高。如此低的采樣率不能滿足我的需求。我想知道如何提高ADXL362的
    發表于 12-27 06:35

    波形實測,采樣率越高噪聲越大??

    ADC采樣率指的是模擬到數字轉換器(ADC)對模擬信號進行采樣速率。在數字信號處理系統中,模擬信號首先通過ADC轉換為數字形式,以便計算機或其他數字設備能夠處理它們。 ADC采樣率
    的頭像 發表于 12-08 10:29 ?867次閱讀
    波形實測,<b class='flag-5'>采樣率</b>越高噪聲越大??

    錄放音語音芯片與采樣率:揭秘WT588F02A-16S錄音芯片支持的錄音采樣率

    在數字音頻領域,錄音芯片和錄音采樣率是決定音頻質量的關鍵因素。本文將以WT588F02A-16S錄音芯片為例,探討錄音芯片和錄音采樣率之間的關系,并著重介紹該芯片最大支持的16Khz錄
    的頭像 發表于 11-30 09:44 ?478次閱讀
    錄放音語音芯片與<b class='flag-5'>采樣率</b>:揭秘WT588F02A-<b class='flag-5'>16</b>S錄音芯片支持的錄音<b class='flag-5'>采樣率</b>

    AD7609采樣率的疑問求解

    你好,通過看AD7609數據手冊,AD7609是一款18位、8通道、真差分、同步采樣模數數據采集系統(DAS),有如下幾個問題 1、手冊里說吞吐速率為200KSPS是不是就是ADC芯片采樣率
    發表于 11-30 08:24