1. SVA支持多時鐘域(clock domain crossing (CDC))邏輯,例如異步FIFO。
2. SVA是一種描述語言,可讀性比較強。
3. 可以方便描述可執行的設計規格,而不是一些模棱兩可的自然語言。
4. 可用來檢查設計不允許的異常場景,或者設計必須滿足的規格等等
5. 支持開發參數化的check ,在不同模塊或者不同項目之間復用,甚至在Formal工具和EDA仿真工具之間復用。
6. 可以通過“bind”方式加載到RTL上,不需要修改RTL。
7. 相比黑盒用例,SVA更容易定位。
8. “assert”可用于Formal屬性證明。
9. “assume”可用于Formal輸入場景約束
10. “cover”可用于Formal覆蓋率
最后,驗證環境中每一個約束都應該是一個assert,需要在集成驗證環境或者周邊模塊驗證環境中檢查。
審核編輯:劉清
-
fifo
+關注
關注
3文章
382瀏覽量
43399 -
CDC
+關注
關注
0文章
56瀏覽量
17718 -
SVM
+關注
關注
0文章
154瀏覽量
32337
原文標題:使用SVA的幾個好處/特性/優勢
文章出處:【微信號:芯片驗證工程師,微信公眾號:芯片驗證工程師】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論