精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何避免PCB設計時出現電磁問題

jf_iZR6mdqV ? 來源:電子設計聯盟 ? 2023-02-06 14:07 ? 次閱讀

電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來都需要系統設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下,這兩大問題尤其令PCB布局和設計工程師頭痛。

EMC與電磁能的產生、傳播和接收密切相關,PCB設計中不希望出現EMC。電磁能來自多個源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過孔和PCB材料協同工作時,各種信號兼容且不會相互干擾。


另一方面,EMI是由EMC或不想要的電磁能產生的一種破壞性影響。在這種電磁環境下,PCB設計人員必須確保減少電磁能的產生,使干擾最小。

避免在PCB設計中出現電磁問題的7個技巧

技巧1:PCB接地

降低EMI的一個重要途徑是設計PCB接地層。第一步是使PCB電路板總面積內的接地面積盡可能大,這樣可以減少發射、串擾和噪聲。將每個元器件連接到接地點或接地層時必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個特別復雜的PCB設計有幾個穩定的電壓。理想情況下,每個參考電壓都有自己對應的接地層。但是,如果接地層太多會增加PCB的制造成本,使價格過高。折衷的辦法是在三到五個不同的位置分別使用接地層,每一個接地層可包含多個接地部分。這樣不僅控制了電路板的制造成本,同時也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統十分重要。在多層PCB中,最好有一個可靠的接地層,而不是一個銅平衡塊(copper thieving)或散亂的接地層,因為它具有低阻抗,可提供電流通路,是最佳的反向信號源。

信號返回地面的時長也非常重要。信號往返于信號源的時間必須相當,否則會產生類似天線的現象,使輻射的能量成為EMI的一部分。同樣,向/從信號源傳輸電流的走線應盡可能短,如果源路徑和返回路徑的長度不相等,則會產生接地反彈,這也會產生EMI。

5fac509a-a556-11ed-bfe3-dac502259ad0.png

如果信號進出信號源的時間不同步,則會產生類似天線的現象,從而輻射能量,引起EMI

技巧2:區分EMI

由于EMI不同,一個很好的EMC設計規則是將模擬電路和數字電路分開。模擬電路的安培數較高或者說電流較大,應遠離高速走線或開關信號。如果可能的話,應使用接地信號保護它們。在多層PCB上,模擬走線的布線應在一個接地層上,而開關走線或高速走線應在另一個接地層。因此,不同特性的信號就分開了。

有時可以用一個低通濾波器來消除與周圍走線耦合的高頻噪聲。濾波器可以抑制噪聲,返回穩定的電流。將模擬信號和數字信號的接地層分開很重要。由于模擬電路和數字電路有各自獨特的特性,將它們分開至關重要。數字信號應該有數字接地,模擬信號應該終止于模擬接地。

在數字電路設計中,有經驗的PCB布局和設計工程師會特別注意高速信號和時鐘。在高速情況下,信號和時鐘應盡可能短并鄰近接地層,因為如前所述,接地層可使串擾、噪聲和輻射保持在可控制的范圍。

數字信號也應遠離電源平面。如果距離很近,就會產生噪聲或感應,從而削弱信號。

技巧3:串擾走線是重點

走線對確保電流的正常流動特別重要。如果電流來自振蕩器或其它類似設備,那么讓電流與接地層分開,或者不讓電流與另一條走線并行,尤其重要。兩個并行的高速信號會產生EMC和EMI,特別是串擾。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長度應與發送走線的長度相同。

對于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會因為電磁場的存在而影響“受害”走線,從而在“受害走線”上產生正向和反向電流。這樣的話,在信號的發送長度和接收長度幾乎相等的穩定環境中就會產生紋波。

在一個平衡良好、走線穩定的環境中,感應電流應相互抵消,從而消除串擾。但是,我們身處不完美的世界,這樣的事不會發生。因此,我們的目標是必須將所有走線的串擾保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串擾的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應為10密耳或更大。

隨著新材料和新的元器件不斷出現,PCB設計人員還必須繼續應對電磁兼容性和干擾問題。

技巧4:去耦電容

去耦電容可減少串擾的不良影響,它們應位于設備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串擾。為了在寬頻率范圍內實現低阻抗,應使用多個去耦電容。

放置去耦電容的一個重要原則是,電容值最小的電容器要盡可能靠近設備,以減少對走線產生電感影響。這一特定的電容器盡可能靠近設備的電源引腳或電源走線,并將電容器的焊盤直接連到過孔或接地層。如果走線較長,請使用多個過孔,使接地阻抗最小。

技巧5:避免90°角

為降低EMI,應避免走線、過孔及其它元器件形成90°角,因為直角會產生輻射。在該角處電容會增加,特性阻抗也會發生變化,導致反射,繼而引起EMI。要避免90°角,走線應至少以兩個45°角布線到拐角處。

技巧6:謹慎使用過孔

在幾乎所有PCB布局中,都必須使用過孔在不同層之間提供導電連接。PCB布局工程師需特別小心,因為過孔會產生電感和電容。在某些情況下,它們還會產生反射,因為在走線中制作過孔時,特性阻抗會發生變化。

同樣要記住的是,過孔會增加走線長度,需要進行匹配。如果是差分走線,應盡可能避免過孔。如果不能避免,則應在兩條走線中都使用過孔,以補償信號和返回路徑中的延遲。

技巧7:電纜/物理屏蔽

承載數字電路和模擬電流的電纜會產生寄生電容和電感,引起很多EMC相關問題。如果使用雙絞線電纜,則會保持較低的耦合水平,消除產生的磁場。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個或部分系統,防止EMI進入PCB電路。這種屏蔽就像是封閉的接地導電容器,可減小天線環路尺寸并吸收EMI。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 信號
    +關注

    關注

    11

    文章

    2780

    瀏覽量

    76632
  • PCB設計
    +關注

    關注

    394

    文章

    4670

    瀏覽量

    85294
  • emc
    emc
    +關注

    關注

    169

    文章

    3877

    瀏覽量

    182876

原文標題:如何避免PCB設計時出現電磁問題

文章出處:【微信號:電子設計聯盟,微信公眾號:電子設計聯盟】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    經典PCB設計評審規范

    避免PCB設計時出現問題,由PCB設計評審規范制作的檢查表。
    發表于 12-11 11:06

    如何在PCB設計避免出現電磁問題

    PCB設計中,電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下。本文給大家分享如何在PC
    發表于 02-01 07:42

    如何避免PCB設計出現電磁問題

    。另一方面,EMI是由EMC或不想要的電磁能產生的一種破壞性影響。在這種電磁環境下,PCB設計人員必須確保減少電磁能的產生,使干擾最小。避免
    發表于 06-07 15:46

    射頻電路PCB設計

    介紹采用Protel99 SE進行射頻電路PCB設計的流程。為保證電路性能,在進行射頻電路PCB設計時應考慮電磁
    發表于 04-16 22:17 ?1453次閱讀

    PCB設計時應該遵循的規則

    PCB設計時應該遵循的規則 1) 地線回路規則: 環路最小
    發表于 12-12 14:48 ?1169次閱讀
    <b class='flag-5'>PCB設計時</b>應該遵循的規則

    PCB設計時應該注意檢查什么

    PCB設計時記住148個檢查項目,提升你的效率!
    的頭像 發表于 08-20 08:42 ?3430次閱讀

    如何避免PCB設計時出現不必要的錯誤

    1.在流程上接收到的資料是否齊全(包括:原理圖、*.brd文件、料單、PCB設計說明以及PCB設計或更改要求、標準化要求說明、工藝設計說明文件) 2.確認PCB模板是最新的 3. 確認模板的定位器件位置無誤 4
    發表于 09-12 14:48 ?1262次閱讀

    如何避免PCB設計時出現電磁問題

    電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來都需要系統設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下,這兩大問題尤其令PCB布局和設計工程師頭痛。
    發表于 10-10 09:51 ?1098次閱讀
    如何<b class='flag-5'>避免</b><b class='flag-5'>PCB設計時</b><b class='flag-5'>出現</b><b class='flag-5'>電磁</b>問題

    如何避免PCB設計時出現各種錯誤

    在流程上接收到的資料是否齊全(包括:原理圖、*.brd文件、料單、PCB設計說明以及PCB設計或更改要求、標準化要求說明、工藝設計說明文件)
    發表于 01-22 17:03 ?1382次閱讀

    PCB設計中如何避免出現電磁問題

    PCB設計中,電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下。本文給大家分享如何在PC
    的頭像 發表于 01-20 14:38 ?572次閱讀

    PCB設計中如何避免出現電磁問題?

    PCB設計中,電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下。本文給大家分享如何在PC
    發表于 01-22 09:54 ?20次下載
    <b class='flag-5'>PCB設計</b>中如何<b class='flag-5'>避免</b><b class='flag-5'>出現</b><b class='flag-5'>電磁</b>問題?

    避免PCB設計出現電磁問題的7個技巧

    EMC與電磁能的產生、傳播和接收密切相關,PCB設計中不希望出現EMC。電磁能來自多個源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過孔和
    的頭像 發表于 07-01 10:16 ?1095次閱讀

    避免PCB設計出現電磁問題的7個技巧

    PCB設計中,經常出現電磁問題,如何有效避免呢,有以下七個小技巧。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。
    的頭像 發表于 03-31 17:37 ?764次閱讀
    <b class='flag-5'>避免</b>在<b class='flag-5'>PCB設計</b>中<b class='flag-5'>出現</b><b class='flag-5'>電磁</b>問題的7個技巧

    大神教你30條PCB設計時提升降噪與抗電磁干擾能力的技巧,必看!

    大神教你30條PCB設計時提升降噪與抗電磁干擾能力的技巧,必看!
    的頭像 發表于 10-17 15:16 ?704次閱讀

    PCB設計中,如何避免串擾?

    PCB設計中,如何避免串擾? 在PCB設計中,避免串擾是至關重要的,因為串擾可能導致信號失真、噪聲干擾及功能故障等問題。 一、了解串擾及其原因 在開始討論
    的頭像 發表于 02-02 15:40 ?1702次閱讀