Codasip協作引領RISC-V的廣泛采用
Codasip最近剛剛宣布與英特爾合作,作為英特爾Pathfinder for RISC-V計劃的一部分,使領先的RISC-V技術更容易用于使用英特爾FPGA的原型設計、生產設計或研究目的。
Intel Pathfinder for RISC-V計劃允許在FPGA平臺上實例化各種RISC-V核和其它IP,并能夠在統一的IDE中運行業界領先的操作系統和工具鏈。通過提供訪問RISC-V和外圍IP的通用環境,英特爾能夠使SoC架構師和系統設計師能夠在單一環境中組裝和測試不同的IP組合。
Intel Pathfinder for RISC-V項目的啟動證明了世界領先的半導體制造商對RISC-V的承諾,它也是行業預期的具體證據:RISC-V生態系統正在迅速成熟,而Codasip則被業界認為是該生態系統的關鍵參與者。
共同躍進RISC-V生態新階段
當然圍繞RISC-V的生態系統還很年輕,在某些方面被認為太分散,太不成熟。但到目前為止,在2022年該生態系統已經取得了一些巨大的飛躍。例如,英特爾在年初發布了一系列聲明,越來越多的半導體公司也加入了RISC-V國際基金會。在2022年嵌入式世界大會上,來自EE Journal(電子工程)的資深記者Maxfield先生對RISC-V生態系統產生的活動量印象深刻,他在《RISC-V掀起2022年嵌入式世界風暴》一文中解釋了具體原因。如果您對該文章感興趣請移步鏈接:https://www.eejournal.com/article/risc-v-takes-embedded-world-2022-by-storm/
即使對RISC-V感興趣,也沒有那么多直接的解決方案可用于評估和獲得完整系統的實踐經驗,包括豐富的RISC-V生態系統中不同供應商的IP核和外圍設備。通過英特爾RISC-V項目的供應商之間的合作,SoC設計者和系統開發者現在可以在一個單一的環境中輕松探索不同的配置和IP組合,包括Codasip的L31處理器核。
勇敢迎接全新行業挑戰
在業界屢獲獎項的Codasip L31是一個小型、高效的32位嵌入式RISC-V處理器核,針對低功耗的AI/ML應用,如物聯網邊緣設備等。憑借3級流水線、32個通用寄存器以及對谷歌TensorFlowLite 微控制器的支持,該處理器核旨在支持如神經網絡等具有挑戰性的任務,即使是在最小的、電力有限的應用中也適用。
Codasip的L31處理器核與英特爾Pathfinder for RISC-V計劃一起協助您啟動下一個RISC-V項目并開始探索各種選擇。一旦為設計找到了一個好的設置,就可以通過從Codasip獲得與通過該計劃評估的相同的現成的L31許可而進入生產。這個高品質的標準處理器可以完美地滿足客戶的需求,同時支持定制,以適應客戶獨特的、特定的應用需求。我們知道物聯網邊緣設備通常是資源受限的,而通過針對特定應用需求定制內核有很多優勢。同時我們可以使用 Codasip Studio以非常簡單的方式管理定制,這是一個用于自動設計或修改處理器的獨特處理器設計工具集。
RISC-V的開放性為創新和定制提供了獨特的潛力。英特爾與Codasip等領先的RISC-V供應商共同開發的評估平臺,必將提高RISC-V的采用率。作為RISC-V國際基金會的創始成員,Codasip為這一舉措喝彩。一個由異構計算和領域專用加速器組成的新世界已經開放并任由我們來探索。更多關于Intel的RISC-V計劃請參考官網:pathfinder.intel.com,即刻起開啟您自己的探索之旅!
關于Codasip
Codasip提供領先的RISC-V處理器IP和高級處理器設計工具,為IC設計者提供RISC-V開放ISA的所有優勢,以及定制處理器IP的獨特能力。作為RISC-V國際組織的創始成員和基于LLVM和GNU的處理器解決方案的長期供應商,Codasip致力于為嵌入式和應用處理器提供開放標準。Codasip成立于2014年,總部位于德國慕尼黑,目前在歐洲設有多個研發中心,銷售代表遍布全球。
審核編輯 :李倩
-
生態系統
+關注
關注
0文章
701瀏覽量
20709 -
RISC-V
+關注
關注
44文章
2229瀏覽量
46026 -
codasip
+關注
關注
0文章
37瀏覽量
6224
原文標題:Codasip-協作引領RISC-V的廣泛采用!
文章出處:【微信號:Codasip 科達希普,微信公眾號:Codasip 科達希普】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論