系統性的掌握技術開發以及相關要求,對個人就業以及職業發展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,使用Vivado開發軟件下板驗證教程。話不多說,上貨。
Vivado 開發軟件下板驗證教程
作者:李西銳校對:陸輝
在之前的學習當中,我們已經學習了Vivado的基本操作,接下來我們將繼續學習軟件的下板驗證過程。
本次試驗我們仍然使用上一節中使用的實驗內容,用二輸入與門來進行此次下板驗證。
我們打開與門工程,先編譯一下。
編譯成功后,點擊open synthesized design打開,然后選擇最后一個選項schematic打開原理圖。
然后在界面右上角點擊打開I/O planning。
打開后,在界面下方打開I/O Ports。
在這個界面,我們需要分配引腳以及電平標準才能下板,此次實驗,我們以SANXIN-B04為基礎進行下板。管腳約束如下表:
分配好之后,如下圖:
分配好之后點擊保存,會生成一個XDC文件。然后點擊生成bit流。
這個文件是我們下板的文件,生成之后點擊open hardware manager打開下板界面,連接開發板。點擊自動連接。
然后選中芯片,如圖。鼠標右鍵點擊,選擇program device,就會有提示框提示要下載的文件以及邏輯分析儀文件。在所選框中會默認選擇此工程生成的下板文件,在下一行為邏輯分析儀的下載文件,我們暫時用不到,在此我們先不做過多講述。確認沒有問題之后點擊program。
下板成功之后觀察開發板現象,我們會看到led0是一直亮的狀態。
當我們按下按鍵,燈會熄滅。按鍵按下為0,led為1時點亮。那么按照我們與門的邏輯,驗證結果正確。
由于開發板種類各有不同,大家可以根據自己使用的開發板去操作下板驗證。
持續更新,歡迎各位關注。
審核編輯:湯梓紅
-
文件
+關注
關注
1文章
561瀏覽量
24703 -
引腳
+關注
關注
16文章
1184瀏覽量
50293 -
驗證
+關注
關注
0文章
59瀏覽量
15170 -
開發軟件
+關注
關注
1文章
25瀏覽量
12918 -
Vivado
+關注
關注
19文章
808瀏覽量
66349
原文標題:?Vivado 開發軟件下板驗證教程
文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論