創建盡可能靈活的小芯片已經吸引了半導體生態系統的想象力,但來自不同代工廠的小芯片的異構集成將如何發揮作用仍不清楚。
半導體生態系統中的許多公司仍在弄清楚他們將如何適應這個異構的小芯片世界以及他們需要解決哪些問題。雖然幾乎每個人都同意小芯片是未來設計的重要組成部分,但仍有許多障礙需要克服。
Rambus產品管理高級總監 Frank Ferro 表示:“大公司一直在使用自己的定制解決方案在內部開展此類技術。” “他們早期意識到的一些優勢現在正在引起其他沒有資源自己做的公司的興趣。”
小芯片的優勢之一是能夠將使用不同制造工藝開發的技術融合在一起。“例如,一個 I/O 芯片可以由一個代工廠制造,核心處理器可以由另一個代工廠制造,然后這些可以放在一個小芯片中,”Ferro 說。“所以從這個意義上說,混合和匹配技術具有潛力。你可以說,‘我從 Foundry A 那里得到了一個很好的價格,我必須與 Foundry B 打交道,但現在我可以將它們混合在一起,’因為小芯片幾乎可以被認為是獨立的芯片。”
然而,今天,它并不是那么簡單。如果多個芯片來自多個地方,第一步是確定每個芯片的引腳間距。
Cadence的 IC 封裝和跨平臺解決方案產品管理組總監 John Park 表示:“標準封裝有一個選項,它具有倒裝芯片 125 微米或 130 微米的引腳間距,而不是內插器上的東西。” . “這可能低至 35 微米間距。這是挑戰之一。如果引腳間距降至 40 微米或 50 微米,我必須使用硅中介層或某種互連橋來做到這一點。這會增加成本,這也是為什么有標準封裝版本的原因,因為如果你把所有東西都放在 125 微米左右的倒裝芯片間距上,你可以在傳統的層壓封裝上做到這一點,這比去硅中介層或嵌入式橋接技術。”
Park 說,一旦互連被整理出來,并且封裝類型已經確定,放下互連就不是很有挑戰性了,因為它類似于需要 45o 角的 PCB 和層壓型布線的封裝風格。“在某些情況下,需要所有角度。在金屬進入焊盤的地方需要圓角。在 [相位] 控制中,差分對必須相互匹配。還需要屏蔽。這些都是 PCB 工具已經完成的事情,而不是做這些巨大的金屬片,我們要縮小到一兩微米。PCB 工具可以對其進行擴展,因此布線的最大挑戰就是所需的時間。在封裝中,我們習慣于處理幾千個信號連接,盡管電源和地線連接的數量要多得多。
混合晶圓chiplet 生態系統
Synopsys科學家 Mike Borza認為,從長遠來看,將會有一個 mixed-foundry chiplet 生態系統。“在那之前,大部分集成系統將由一家供應商提供,而該供應商既是小芯片的制造商,也是整個封裝的集成商。”
可能有一些來自外部供應商的具有小功能甚至大功能的特定小芯片。“如果外部小芯片供應商之間存在競爭,則需要對接口進行標準化,或者集成商需要能夠處理提供相同接口的不同封裝。人們這樣做,但這并不方便。為標準功能提供標準引腳輸出要方便得多,而且您可以為每個供應商使用相同的節點,”Borza 說。
這就是為什么如此關注 UCIe 標準的原因。“無論您是 Foundry A 還是 Foundry B,都必須遵守封裝技術要求,”Synopsys IP 產品線高級組總監 Mick Posner 說。“假設您正在進行基于中介層的高級設計。中介層是連接兩個芯片的基板,通常定義特定的引腳間距。如果它們要跨恰好在上面的基板進行封裝,那么兩個芯片都必須從根本上遵守這一點。也就是說,從理論上講,沒有什么能阻止客戶在臺積電開發芯片并在另一家代工廠開發芯片,從另一家代工廠拉貨并將所有這些封裝在一起。這是多管芯系統的主要優勢之一。雖然今天大部分工作都是由單一供應商完成的,
Chiplet 封裝技術要求
Posner 說,另外一個 chiplet 要求來自封裝技術。“有一種有機基質,是的。另一端是中介層。然后中間有一大堆新的封裝技術,包括 InFO(TSMC 的集成扇出)、RDL(再分布層)扇出等,所有這些都有自己的路徑要求。”
正在開發多線程路由器來應對這些更大的挑戰,Cadence 的 Park 指出,進行此類設計的工程團隊通常使用 PCB 式路由器進行信號路由。“然后,在許多情況下,如果設計具有復雜的電源結構,就像您在 IC 工具中看到的那樣,他們實際上會將這些結構混合在一起,從 IC 工具中獲取電源和接地布線,并將其與信號合并路由。因此,這實際上是系統世界和 IC 的融合——它們融合在一起,其中包括您需要的工具和專業知識。但總的來說,布局是由習慣于進行這種樣式路由的系統人員完成的。只是現在連接多了很多。這意味著路由方面存在更多瓶頸。”
小芯片還有其他好處。Imperas Software的 CEO Simon Davidmann 說:“如果這些芯片又大又貴,它就可以消除其中一些芯片的風險。”. “說處理器搞砸了。把它取下來,再裝一個。這真是一個好處。如果您有 SoC,則無法更改處理器。如果你有一個小芯片,你可以用所有其他塊構建一個新的小芯片,它就像印刷電路板一樣。如果印刷電路板上有 1,000 個元件,其中一個壞了,你松開它,插入另一個,它就可以工作了。即使在現場出現故障,更換小芯片中的一個芯片仍然比扔掉電路板并重新設計一塊新電路板更便宜,如果我所做的只是重新設計那一點點的話。由于小芯片基本上是硬 IP 的大塊,所以發生的情況是,如果我正在構建芯片,而不是獲得處理器的版本 3,獲得芯片,然后必須等待一年并在版本 4 出現時制作新芯片出來,我可以改變小芯片,當一個新塊出現時,我可以使用我仍然擁有的所有其余部分。我只是將 chiplet 處理器從 3 更改為 4,然后繼續前進。”
至于物理問題,除了需要進行更多模擬和驗證之外,Davidmann 認為沒有任何實際影響。
新的小芯片挑戰
目前,AMD 和英特爾等大公司使用內部設計的小芯片,基本上將 SoC 或 ASIC 分解為不同的功能。
西門子高級封裝解決方案總監 Tony Mastroianni 表示:“要做到這一點,由于沒有小芯片生態系統,他們需要同時進行多個芯片設計,因為所有這些芯片都需要設計為協同工作以構建一個完整的系統。”數字產業軟件. “如果它是一個大型 ASIC,你將它分解成分層塊。可重復使用的 IP 主要用于您的模擬和高速 I/O。使用 chiplet,現在您可以將“超級 ASIC”分解為更小的 chiplet,但您不一定必須使用相同的過程,您可以利用它來發揮自己的優勢。如果你有一個大處理器,你可以使用 5nm 或 3nm 工藝。如果你有模擬/混合信號,你可以使用一個更便宜的過程,在這方面效果更好。也可能有專門的 IP 只能在非常昂貴的節點中使用。如果你只需要一個接口,為什么不把它構建到一個小芯片中呢?”
圖 1:chiplet 生態系統中的 IP
但當涉及到由不同代工廠開發的小芯片時,情況就大不相同了。“你必須考慮這些標準,并確保獲得所有正確的電壓,”Mastroianni 說。“即使它來自同一個代工廠,你也必須擔心這一點,因為它們的批次不同,所以根據定義,它們是兩種不同的芯片。這意味著有不同的角落,無論如何你都必須處理它。如果它們是在不同的工藝上制造的,那將使其更具挑戰性。其中很多是通過 die-to-die 接口處理的——幾乎就像一個 SerDes 接口——將它解耦,這些接口被設計成那樣。它更多的是其他信號的問題,比如可能需要一些連接的低速 I/O,所以你必須擔心它。但通常,這些接口并不那么重要。這些標準協議涵蓋了高速 I/O。”
雖然 3D 設計有很多進展,但尚不清楚這對商業小芯片是否有意義。“在 3D 中,布局布線工具將能夠支持不同的技術,”他說。“他們將處理這個問題,這是一個非常 IC、以布局布線為中心的流程。無論您是否甚至需要為將要放在一起的每個小芯片建立模型,它們實際上都將作為一個整體設計在一起。你可能有一個可以作為小芯片出售的標準,但那將是個例外。”
今天,今天大多數小芯片活動都在2.5D中。“你可能在中介層和其他 ASIC 上有多個 3D 芯片,因為同樣,即使你有 3D,由于熱限制,你可以堆疊的數量也有實際限制,”Mastroianni 說。“當你把它們疊起來時,你不得不擔心熱量。這是更大的挑戰之一,同時受制于十字線尺寸。然而,您可以使用中介層或有機基板超越這一點。”
芯片/小芯片/系統架構師如何與封裝技術團隊和 ASIC 設計團隊合作,以確定不同技術中可用的 IP 是小芯片設計的另一個重要方面。
“與 ASIC 設計相比,需要更多的架構規劃,一旦你有了 ASIC 和規格,你只需轉動曲柄,就可以做你的芯片了。小芯片不同。那里還涉及其他步驟。盡管如此,一旦你設計了 3D 芯片,它仍然可以作為小芯片重新使用。它只是一個三高或四高的小芯片,就像在 HBM 中一樣。在那里,您將需要將所有內容集成到一個封裝中,”他說。
Chiplet 通信
一個 chiplet 究竟如何與另一個 chiplet 通信是另一個需要解決的挑戰,尤其是對于由多個代工廠開發的 chiplet。這是許多標準工作的重點所在。
Intrinsic ID 的首席執行官 Pim Tuyls 說:“如果你不能與來自其他地方的小芯片進行通信,你就無法對它做任何事情。”“然后你需要另一個芯片,將一種類型的通信轉換為另一種通信,這只會讓它變得更加復雜。它并沒有因此變得不那么復雜。與此相關的是安全。如果沒有鉤子和角,就無法保證安全。例如,如果小芯片沒有公鑰加密機制,您將無能為力。有時您可以使用軟件進行修復,但您必須為此做好準備。小芯片的通信和安全級別的標準化將變得非常非常重要。”
是德科技首席應用開發工程師兼科學家 Matthew Ozalas表示,理想情況下,每個小芯片都被視為對物理封裝不敏感的獨立塊。然而,這并不總是一種選擇。
“例如,彼此靠近的小芯片可能會以熱、電磁或其他物理方式相互作用,”Ozalas 解釋道。“要對此類交互進行建模,您需要對小芯片內部的布局結構進行分析。代工廠已經在創建復雜的封裝模型,但這些封裝流程目前基于所有 IP 都包含在代工廠的“保護傘”中的假設。如果有來自多個代工廠的小芯片,更高級別的組裝和分析可能成為主要的絆腳石。電路、布局和基板的復雜模型都被認為是敏感的。因此,標準化需要在小芯片內實現低層結構的協同仿真,同時通過適當的加密保護每個代工廠的個人 IP。除了這些 IP 和多物理問題之外,還有更傳統的基于布局的組裝挑戰,例如不同的堆疊、連接和跨小芯片的驗證,這些問題也必須以標準化的方式處理。”
但多代工廠方法的開發速度還有待觀察。Flex Logix首席執行官 Geoff Tate對生態系統充滿信心,但表示最初的實施將主要來自同一代工廠。“他們將采用不同的KGD方法,機械規格將不同,如果多小芯片設備上有一個,誰愿意自己弄清楚問題是什么,”他說。“很可能小芯片目前只會在一個代工廠的生態系統中使用。臺積電可能愿意混合來自多個工藝節點的自己設計/工藝的小芯片,因為他們了解即將到來的元素并希望最終客戶的業務。”
Tate補充說,這一切都不會在一夜之間發生。“沒有一套標準的小芯片可用于標準化接口,”他說。沒有標準化的方法來測試和保證 chiplet 的制造可靠性(高溫和低溫測試已在芯片中得到驗證,但正在為 chiplet 開發)。沒有一套經過驗證的自動化設計工具可以將小芯片集成到基板上。沒有一個供應商生態系統可以集成來自多個供應商的小芯片。一個供應商不信任另一個供應商的流程。來自不同工藝的小芯片將具有不同的熱膨脹系數,從而導致機械可靠性問題/擔憂。如果組裝好的基板不起作用,誰擁有問題?在經過驗證的生態系統發展起來并且基板成本下降之前,小芯片對于主流來說是不實用的,”Tate 補充道。
結論
小芯片即將到來。問題是小芯片的采購速度有多快、范圍有多廣,以及理想的應用是什么。
可以肯定的是,設計和制造的各種過程中并沒有解決所有問題,使公司能夠從選項菜單中進行選擇,將這些設備集成到系統中,并確信它會按預期工作。這需要時間。但這個方向已經牢牢確立——并被一些最大的芯片制造商證明是行之有效的——即使尚不清楚半導體行業的其他公司何時或如何到達那里,以及在此過程中會遇到什么樣的問題。
審核編輯 :李倩
-
封裝技術
+關注
關注
12文章
545瀏覽量
67961 -
生態系統
+關注
關注
0文章
701瀏覽量
20709 -
chiplet
+關注
關注
6文章
417瀏覽量
12559
原文標題:Chiplet的新競賽
文章出處:【微信號:光刻人的世界,微信公眾號:光刻人的世界】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論