精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence詮釋EDA發展新引擎,打造智能系統設計基石

Cadence楷登 ? 來源:Cadence楷登 ? 2023-04-04 14:36 ? 次閱讀

前言

2023 國際集成電路展覽會暨研討會(IIC Shanghai)在上海國際會議中心成功舉行,本次會議以“創新求變 堅定向前”為主題,聚焦“碳中和暨綠色能源”電子產業發展、中國 IC 設計成就、EDA/IP、MCU 技術與應用、高效電源管理及寬禁帶半導體技術、射頻無線通信技術等領域。

在中國 IC 領袖峰會和 EDA/IP 與 IC 設計論壇上,Cadence EDA軟件技術銷售總監耿曉杰、Cadence 產品技術銷售經理萬理,分別發表了主題為《Computational Software——智能系統設計之基石》和《大數據+AI 分析,Cadence JedAI 平臺啟動 EDA 發展新引擎》的精彩演講。

耿曉杰:

“Computational Software”

是智能系統設計之基石

在 IIC Shanghai 的中國 IC 領袖峰會上,耿曉杰分享了智能系統時代智能系統設計的復雜性,介紹了Cadence 通過卓越的計算軟件(Computational Software)技術為智能系統設計甚至更廣闊的領域提供的解決方案。

智能系統設計越來越復雜

耿曉杰表示,智能化正在改變我們的日常生活和工作,強大的智能系統有許多芯片,如集成 CPUGPU 的 SoC、無線芯片、存儲器、ISP 芯片、電源管理芯片等等。

系統越來越復雜,尺寸越來越小,軟件堆棧也更加復雜。不同設備對系統層有不同的要求,如智能汽車要考慮空氣動力學、空氣聲學、熱管理、EMC/EMI 等,需要做很多仿真進行優化。

智能系統運行時,硅和系統層上的智能層會生成大量數據,需要用 AI/ML 算法進行數據分析和學習來提供智能用戶體驗。這項工作可以在邊緣或云上完成。

設計智能系統復雜性取決于應用要求、智能水平、所用技術和集成水平。在硅層芯片設計階段需要做很多決定,高級節點有許多新的挑戰,3D-IC 或系統封裝也會增加復雜性。

系統層需要運行大量仿真來優化性能,并考慮軟硬件的交互,以確保功能實現。所有這些會使設計智能系統的難度成倍增加。

超越傳統 EDA 的智能系統設計

耿曉杰說,Cadence Intelligent System Design 戰略推動了公司核心 EDA 和 IP 業務的增長,其基礎是通過核心 EDA 和 IP 業務提供卓越的半導體器件設計。

Cadence 將計算軟件核心能力擴展到兩個新領域——系統創新和普遍智能,將 AI 和算法應用到核心業務和特定垂直領域。

數據爆炸、成本、機械和硅設計復雜性使AI計算需求不斷增加,Moore、CPU 和軟件性能擴展遇到了挑戰。Cadence 的戰略可以實現 EDA、系統設計、AI 的融合,貫穿設計跨越多個系統域應用。

人工智能為智能系統設計賦能

耿曉杰認為,AI 可為設計智能系統賦能,探索設計空間并提高工具自動化程度,用計算機能力更快做出最佳選擇,獲得更高質量。

傳統上,設計一個 PCB 要滿足 SI/PI 和熱剖面等要求,需要 10 個設計參數和更多可能值,要運行 10到 100 億次方仿真,耗時很長。之前只能憑經驗設置并進行仿真,不斷迭代,直到最佳設計或時間耗盡。

AI/ML 算法可根據以前的仿真和設計做出明智決策,實現更好的生產力。隨著迭代不斷驗證模型準確性,并細化模型,快速收斂,得到滿意的結果。

系統設計的未來

耿曉杰解釋說,EDA 數據涵蓋各種異構、結構化和非結構化信息,使存儲和處理 EDA 數據遇到了挑戰。

AI 驅動的流程是在開放、企業級、AI 驅動、大規模、云支持的數據分析環境中,對大量 EDA 數據進行優化,可以大幅提高設計師生產潛力,讓 AI 同時處理 10 個設計,而不是一次處理一個。

他最后強調,芯片設計已進入高度集成、復雜、智能化階段,技術挑戰層出不窮。Computational Software 的強大能力將在更多行業中找到適用場景,在大幅提升生產力的同時,讓設計更具潛力。

萬理:

Cadence JedAI 平臺啟動 EDA 發展新引擎

在 EDA/IP 與 IC 設計論壇上,萬理分享了數據發展趨勢和挑戰,介紹了Cadence Joint Enterprise Data and AI(JedAI)平臺的架構、特點和優勢。

數據爆炸推動 AI-Driven 設計和驗證工具

分析表明,到 2025 年,數據將增長至 180ZB,過去 10 年數據交互增加了 5000%;被分析的數據減少了 2%,而非結構化數據增加了 80%。趨勢是數據處理需要高性能、低功耗計算;數據分析則需要信息驅動決策;數據傳輸更需要高帶寬、低延遲連接;數據存儲要有高密度、成本有效的存儲。

萬理指出,在大規模 SoC 設計和驗證流程中,每天都會產生海量數據。Cadence JedAI 平臺可以幫助工程師從大量芯片設計和驗證數據中收集有用的智能化信息,為新一代 AI-Driven 設計和驗證工具打開了大門,從而極大地提高生產力,實現功耗、性能和面積(PPA)的最佳結果。

Cadence JedAI 平臺統一了旗下各種AI平臺的大數據分析,包括 Verisium 驗證、Cerebrus 實現和 Optimality 系統優化,以及第三方硅生命周期管理系統。該平臺可以幫助用戶輕松管理設計復雜性越來越高的新興消費、超大規模計算、5G 通信汽車電子和移動等應用。在使用 Cadence 模擬/數字/PCB 實現、驗證和分析軟件時,都可以通過這個平臺統一部署所有的大數據分析任務。

Cadence JedAI 為智能系統設計賦能

萬理認為,AI 正將生產力提升到新的水平,從手動設計到晶體管級設計,再到基于單元的設計和 IP 復用,基于 AI 的 EDA,每一步都有 10 倍生產力提升。

Cadence JedAI 平臺包括 AI 驅動的驗證、實施和系統分析三個部分,這一跨域大數據 EDA 平臺架構擁有高度可擴展、分布式、安全的基礎設施,以及針對 Cadence 工具優化的開放行業標準用戶界面和腳本環境,有助于促進 AI 和分析部署,實現生產力倍增。

智能芯片設計的未來

據萬理介紹,利用新的基于機器 ML 的工具 Cadence Cerebrus 可以自動化擴展數字芯片設計,實現生產力和功耗、性能和面積的革命;獨特的強化 ML 能提供高達10倍的生產力和 20% 的 PPA 改進。

他最后表示,Cadence 的戰略是利用 AI 和數據分析、系統設計和分析,特別是核心 EDA 和 IP 推動跨多個領域創新,為實現普適智能、系統創新和卓越設計賦能。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5381

    文章

    11381

    瀏覽量

    360850
  • 半導體
    +關注

    關注

    334

    文章

    27003

    瀏覽量

    216268
  • Cadence
    +關注

    關注

    64

    文章

    915

    瀏覽量

    141862
  • eda
    eda
    +關注

    關注

    71

    文章

    2708

    瀏覽量

    172868

原文標題:IIC 2023 | Cadence 詮釋 EDA 發展新引擎,打造智能系統設計基石

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    傳感器技術為什么號稱“智能制造的基石

    在當今科技飛速發展的時代,智能制造已成為工業轉型升級的重要方向。作為智能制造的關鍵組成部分,傳感器技術扮演著至關重要的角色,被譽為“智能制造的基石
    的頭像 發表于 11-14 18:27 ?218次閱讀

    Cadence榮獲2024全球電子成就獎之年度EDA/IP/軟件產品獎

    近日,在備受矚目的全球電子成就獎頒獎典禮上,Cadence 楷登電子旗下 Virtuoso Studio 平臺憑借其在定制模擬設計方面的持續創新和獨特優勢,榮獲 2024 年度全球電子成就獎之“年度 EDA / IP / 軟件產品”獎。
    的頭像 發表于 11-09 10:35 ?339次閱讀

    EDA行業發展趨勢

    電子設計自動化(EDA)是電子系統設計和制造過程中不可或缺的一部分。隨著技術的不斷進步和市場需求的日益增長,EDA行業也在不斷發展和演變。 1. 集成化和平臺化 隨著集成電路(IC)設
    的頭像 發表于 11-08 13:45 ?190次閱讀

    華秋商城器件做EDA封裝

    供應商。 1:建議器件做EDA封裝(AD/ Cadence/PADS任一格式的器件原理圖和PCB封裝,可參考立創的器件封裝模板,) 2: 建立華秋作個調查,有多少研發工程師首選立創選件,原因就是有
    發表于 10-26 09:59

    擺脫自建庫的繁瑣,EDA元件庫轉cadence原理圖封裝庫實戰技巧

    擺脫自建庫的繁瑣,EDA元件庫轉cadence原理圖封裝庫實戰技巧
    的頭像 發表于 08-24 12:29 ?2236次閱讀
    擺脫自建庫的繁瑣,<b class='flag-5'>EDA</b>元件庫轉<b class='flag-5'>cadence</b>原理圖封裝庫實戰技巧

    如何將Cadence capture原理圖轉換?#原理圖設計#Cadence轉換#EDA

    Cadenceeda
    上海弘快科技有限公司
    發布于 :2024年08月15日 11:56:20

    Samsung 和Cadence在3D-IC熱管理方面展開突破性合作

    ? 企業若想保持領先地位,往往需要在快速發展的技術領域中培養戰略合作伙伴關系并開展前沿創新。Samsung 和 Cadence 在 3D-IC 熱管理方面的突破性合作就完美詮釋了這一策略。此舉不僅
    的頭像 發表于 07-16 16:56 ?797次閱讀

    Cadence擴充系統IP產品組合,推出NoC以優化電子系統連接性

    利用 Cadence Janus NoC,設計團隊可更快獲得更好的 PPA 結果,降低設計風險,節約寶貴的工程資源,傾力打造 SoC 的差異化功能。 中國上海,2024 年 7 月 1 日——楷登
    發表于 07-01 12:01 ?342次閱讀

    利用 Cadence Optimality 智能引擎突破人工仿真瓶頸

    高昂的錯誤?而若想要實現一次就成功的設計,精確的電磁(EM)仿真是關鍵步驟──這也是最耗費時間的步驟,因此Cadence打造了Clarity3DSolver工具,具備
    的頭像 發表于 05-11 08:12 ?779次閱讀
    利用 <b class='flag-5'>Cadence</b> Optimality <b class='flag-5'>智能</b><b class='flag-5'>引擎</b>突破人工仿真瓶頸

    為昕科技Jupiter 1.0 EDA試用

    我一直使用AD設計原理圖和PCB,對Cadence工具也十分熟悉。這一次申請上海為昕科技Jupiter 1.0 EDA原理圖工具試用是看一看國產原理圖設計工具情況。我會拿出來自己設計經驗幫助
    發表于 04-29 18:23

    恩智浦亮相2024國際嵌入式大會,展示智能邊緣技術

    4月9日至11日,在德國紐倫堡舉辦的2024國際嵌入式大會(Embedded World)上,恩智浦盛裝亮相,展示最新技術成果如何為創新方案打造堅實的基石詮釋恩智浦智能邊緣技術創新如
    的頭像 發表于 04-15 09:26 ?973次閱讀

    Cadence與NVIDIA聯合推出利用加速計算和生成式AI重塑設計

    中國上海,2024 年 3 月 25 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,公司將深化與 NVIDIA 在 EDA系統設計與分析、數字生物學和人工智能
    的頭像 發表于 03-25 14:36 ?566次閱讀

    Cadence收購BETA CAE Systems,加速智能系統設計戰略

    近日,楷登電子(Cadence)宣布與BETA CAE Systems International AG達成收購協議。BETA CAE作為全球領先的多領域工程仿真解決方案供應商,其卓越的系統分析平臺將助力Cadence加速推進
    的頭像 發表于 03-08 13:44 ?667次閱讀

    芯片設計及使用的EDA工具介紹

    機遇總是與挑戰并存,目前國內在高端EDA工具研發方面,面臨著如Synopsys、Cadence和Mentor等國際EDA供應商的巨大挑戰,即使是作為本土最大的EDA公司,華大九天目前也
    發表于 01-18 15:19 ?1226次閱讀
    芯片設計及使用的<b class='flag-5'>EDA</b>工具介紹

    國產EDA如何發展?思爾芯這樣看!

    歷經多年的發展,全球EDA市場基本上被Synopsys、Cadence和西門子EDA這三大巨頭所壟斷,這對有著國產替代迫切需求的本土EDA
    的頭像 發表于 12-08 15:51 ?1085次閱讀
    國產<b class='flag-5'>EDA</b>如何<b class='flag-5'>發展</b>?思爾芯這樣看!