精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

改善分數分頻鎖相環合成器中的整數邊界雜散狀況

星星科技指導員 ? 來源:TI ? 作者:TI ? 2023-04-18 09:29 ? 次閱讀

您曾設計過具有分數頻率合成器的鎖相環(PLL)嗎?這種合成器在整數通道上看起來很棒,但在只稍微偏離這些整數通道的頻率點上雜散就會變得高很多,是吧?如果是這樣的話,您就已經遇到過整數邊界雜散現象了 —— 該現象發生在載波的偏移距離等于到最近整數通道的距離時。

例如,若是鑒相器頻率為100MHz,輸出頻率為2001MHz,那么整數邊界雜散將為1MHz的偏移量。在這種情況下,1MHz還是可以容忍的。但當偏移量變得過小,卻仍為非零值時,分數雜散情況會更加嚴重。

采用可編程輸入倍頻法來減少整數邊界雜散

可編程倍頻器的理念是讓鑒相器頻率發生位移,這樣壓控振蕩器(VCO)頻率就能遠離整數邊界。考慮一下用20MHz的輸入頻率生成540.01MHz的輸出頻率,如圖1所示。該器件具有一個輸出分頻器(在VCO之后),但輸出頻率和VCO頻率都接近20MHz的整數倍。這種設置將迫使任何PLL產生分數雜散。

pYYBAGQ98pOABENzAABdvW7e-84519.jpg

圖1:整數邊界雜散示例

如果該器件具有一個可編程輸入倍頻器,那么圖2中所示的配置就是可行的。

poYBAGQ98pOAbLV2AAA0SYc3BkM736.jpg

圖2:用可編程倍頻器來避開整數邊界

圖3展示了內部倍頻器的神奇效果。當然,整數邊界雜散有多種發生機制,很難完全消除它們。但這種方法可減少整數邊界雜散及其產生的其它雜散。

圖3中的“雜散消失”路徑展示了使用該可編程倍頻器的效果。100kHz頻率下的整數邊界雜散大約減少了9dB,同時還大大減少了50kHz和10kHz頻率下的其它雜散。

pYYBAGQ98pSAJpbwAACPV6OrnWA440.jpg

圖3:使用和不用可編程倍頻器時的雜散比較

本文中列舉的示例都采用了TI的LMX2571合成器 —— 該器件包含一個無需外部組件的可編程倍頻器。此外,這款合成器還具有39mA的電流消耗、-231dBc/Hz的PLL相位噪聲優值以及10-1344MHz的連續輸出頻率范圍。它能支持陸地移動無線電、軟件定義無線電和無線麥克風等應用。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 振蕩器
    +關注

    關注

    28

    文章

    3812

    瀏覽量

    138869
  • 頻率合成器
    +關注

    關注

    5

    文章

    218

    瀏覽量

    32331
  • pll
    pll
    +關注

    關注

    6

    文章

    774

    瀏覽量

    135046
收藏 人收藏

    評論

    相關推薦

    問題如何解決?

    考慮由于采用了補償電路,所以該電路會增加環內的相位噪聲。從性能上看,在較小的信道間隔(1MHz)上,小數分頻
    發表于 04-27 15:58

    時序至關重要:具有分數頻率合成器鎖相環邊界怎么減少

    您曾設計過具有分數頻率合成器鎖相環(PLL)嗎?這種合成器整數通道上看起來很棒,但在只稍微偏離這些
    發表于 09-06 15:11

    相關問題解答

    性能也會比整數分頻鎖相環好。在中等的信道間隔(10kHz,1MHz)上,二者表現出差不多的性能。一個通用的規則是,在200kHz的信道間隔以下,小
    發表于 01-16 12:27

    詳解頻率合成器高性能架構的實現

    )可以極大地促進高性能架構的實現。大部分高頻系統都使用傳統的基于整數分頻器的設計(圖1)或基于分數N分頻器的設計。不管是使用哪種設計,聯合使用單個通用頻率合成器IC和一個外部壓控振蕩器
    發表于 07-08 06:10

    鎖相環頻率合成器是什么原理?

    頻率合成器的主要性能指標鎖相環頻率合成器原理鎖相環頻率合成器捕捉過程的分析與仿真
    發表于 04-22 06:27

    改善分數分頻鎖相環合成器整數邊界狀況

    例如,若是鑒相器頻率為100MHz,輸出頻率為2001MHz,那么整數邊界將為1MHz的偏移量。在這種情況下,1MHz還是可以容忍的。但當偏移量變得過小,卻仍為非零值時,
    發表于 11-18 07:51

    ΣΔ技術在鎖相環頻率合成器的應用

    文章分析了小數分頻頻率合成器存在的相位的問題,介紹了采用Σ — Δ 調 制技術的小數頻率
    發表于 08-19 11:00 ?12次下載

    數分頻鎖相環的工作原理

    議程PLL介紹及小數分頻鎖相環的優點小數分頻鎖相環的錯誤使用小數分頻鎖相環詳解參考
    發表于 05-28 14:58 ?0次下載

    集成鎖相環頻率合成器,什么是集成鎖相環頻率合成器

    集成鎖相環頻率合成器,什么是集成鎖相環頻率合成器 頻率合成的歷史 頻率合成器被人們喻為眾多
    發表于 03-23 11:45 ?813次閱讀

    分數頻率合成器鎖相環(PLL)偏離整數通道的頻率點問題

    您曾設計過具有分數頻率合成器鎖相環(PLL)嗎?這種合成器整數通道上看起來很棒,但在只稍微偏離這些
    發表于 04-08 03:56 ?4556次閱讀
    <b class='flag-5'>分數</b>頻率<b class='flag-5'>合成器</b>的<b class='flag-5'>鎖相環</b>(PLL)偏離<b class='flag-5'>整數</b>通道的頻率點<b class='flag-5'>雜</b><b class='flag-5'>散</b>問題

    探討鎖相環合成器的噪音產生及如何抑制

    EngineerIt-鎖相環合成器的噪音探討
    的頭像 發表于 08-23 01:21 ?4270次閱讀
    探討<b class='flag-5'>鎖相環合成器</b>的噪音產生及如何抑制

    鎖相環合成器

    鎖相環合成器
    發表于 04-12 21:15 ?9次下載
    <b class='flag-5'>鎖相環合成器</b>

    鎖相環合成器

    鎖相環合成器
    發表于 06-16 19:30 ?11次下載
    <b class='flag-5'>鎖相環合成器</b>

    可編程輸入倍頻法如何減少整數邊界

    您曾設計過具有分數頻率合成器鎖相環(PLL)嗎?這種合成器整數通道上看起來很棒,但在只稍微偏離這些
    的頭像 發表于 02-06 09:29 ?3637次閱讀
    可編程輸入倍頻法如何減少<b class='flag-5'>整數</b><b class='flag-5'>邊界</b><b class='flag-5'>雜</b><b class='flag-5'>散</b>

    時序至關重要:改善分數分頻鎖相環合成器整數邊界狀況

    時序至關重要:改善分數分頻鎖相環合成器整數邊界
    發表于 11-04 09:50 ?1次下載
    時序至關重要:<b class='flag-5'>改善</b><b class='flag-5'>分數分頻</b><b class='flag-5'>鎖相環合成器</b><b class='flag-5'>中</b>的<b class='flag-5'>整數</b><b class='flag-5'>邊界</b><b class='flag-5'>雜</b><b class='flag-5'>散</b><b class='flag-5'>狀況</b>