原文來自微信公眾號:工程師看海
我們經常聽說PCB走線間距大于等于3倍線寬時可以抑制70%的信號間干擾,這就是3W原則,信號線之間的干擾被稱為串擾,串擾是怎么形成的呢?
當兩條走線很近時,一條信號線上的信號可能會在另一條信號線上產生噪聲,產生干擾的走線叫做攻擊線,收到干擾的走線叫做受害線。
PCB上走線與走線之間、走線與地之間會形成電容,其中一條走線有信號經過時,會產生變化的電場,這個電場通過電容,作用于另一條走線,在受害線上產生噪聲,進而產生串擾,這就是通常所說的電場耦合產生容性耦合電流。
同樣的道理,PCB上走線與走線之間、走線與地之間會形成互感,其中一條走線有信號經過時,會產生變化多的磁場,這個磁場通過互感,作用于另一條走線,在受害線上產生噪聲,進而產生串擾,這就是通常所說的磁場耦合產生感性耦合電流。
等長走線不一定等時!
為了控制群組走線等時性的要求,比如手機MIPI信號、USB或DDR信號,通常的做法是對PCB走線進行繞等長處理,在初步調整走線后,選一根最長的走線為目標長度走線,其余走線通過繞線的方式增加走線長度,最終達到所有走線長度一致,俗稱蛇行走線,如上圖所示。
等長走線確保等延遲是依據信號在相同走線環境下的傳播速度是一樣的,走線長度一樣,信號傳播速度一樣,那么信號傳播的時間就一樣了。
實際上及時走線長度一樣,信號傳播的時間也不一定一樣,比如高瘦和矮胖這兩種繞等長的方法,高瘦走線中,有大量相鄰走線,會增加串擾;而矮胖走線,相鄰走線長度小,串擾也小。
當串擾發生在信號的邊沿時,其作用效果類似于影響了信號的傳播時間,比如下圖所示,有3根信號線,前兩根等時傳播,第三根信號線在邊沿時收到了串擾,看起來信號傳播的時間被改變了
容性耦合電流和感性耦合電流共同構成了串擾,如何抑制串擾呢?
增加走線之間間距,這是非常有效的手段。
減小平行信號走線的長度,盡量做的垂直走線,避免下圖邊沿耦合和寬邊耦合的走線方式。
做好阻抗控制或做好端接電阻。
避免阻抗不連續使得串擾被反射,而加劇串擾的影響。
使用地線隔離。
在相鄰信號之間添加一條地線進行隔離,并且地線上打地孔,孔的間距小于λ/10(λ是波長,隔離地孔的使用場景比較復雜,這里只提供個經驗參考)。
在滿足datasheet需求條件下,延緩信號上升沿時間。
感謝點贊、分享、在看,讓知識變得更簡單
原文來自微信公眾號:工程師看海
限時免費掃碼進群,交流更多行業技術
推薦閱讀▼
電池、電源
硬件文章精選
-
pcb
+關注
關注
4318文章
23022瀏覽量
396423 -
耦合
+關注
關注
13文章
580瀏覽量
100799 -
信號完整性
+關注
關注
68文章
1398瀏覽量
95392 -
串擾
+關注
關注
4文章
189瀏覽量
26932 -
走線
+關注
關注
3文章
113瀏覽量
23864
發布評論請先 登錄
相關推薦
評論