精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用虛擬實驗設計加速半導體工藝發展

半導體芯科技SiSC ? 來源:半導體芯科技SiSC ? 作者:半導體芯科技SiS ? 2023-04-18 16:28 ? 次閱讀

作者:

Coventor(泛林集團旗下公司半導體工藝與整合(SPI)高級工程師王青鵬博士

摘要:虛擬DOE能夠降低硅晶圓測試成本,并成功降低DED鎢填充工藝中的空隙體積

實驗設計(DOE)是半導體工程研發中一個強大的概念,它是研究實驗變量敏感性及其對器件性能影響的利器。如果DOE經過精心設計,工程師就可以使用有限的實驗晶圓及試驗成本實現半導體器件的目標性能。然而,在半導體設計和制造領域,DOE(或實驗)空間通常并未得到充分探索。相反,人們經常使用非常傳統的試錯方案來挖掘有限的實驗空間。這是因為在半導體制造工藝中存在著太多變量,如果要充分探索所有變量的可能情況,需要極大的晶圓數量和試驗成本。在這種情況下,虛擬工藝模型和虛擬DOE可謂是探索巨大潛在解空間、加速工藝發展的同時減少硅實驗成本的重要工具。本文將說明我們在高深寬比通孔鎢填充工藝中,利用虛擬DOE實現了對空隙的有效控制和消除。示例中,我們使用原位沉積-刻蝕-沉積 (DED) 法進行鎢填充工藝。

基于硅的掃描電鏡圖像和每個填充步驟的基本行為,使用SEMulator3D?虛擬工藝建模,重建了通孔鎢填充工藝。

建模工藝包括:

1. 前置溝槽刻蝕(初刻蝕、初刻蝕過刻蝕、主刻蝕、過刻蝕)

2. DED工藝(第一次沉積、第一次深度相關刻蝕、第二次沉積工藝)

3. 空隙定位和空隙體積的虛擬測量

為了匹配實際的硅剖面,工藝模型中的每個步驟都經過校準。

使用SEMulator3D生成的模擬3D輸出結構與硅的圖像進行對比,它們具有相似的空隙位置和空隙體積(見圖1)。圖1顯示了SEMulator3D和實際硅晶圓中的相應工藝步驟。使用新校準的模型,完成了3次虛擬DOE和500多次模擬運行,以了解不同工藝變量對空隙體積和彎曲關鍵尺寸的影響。

poYBAGQ-VKCAVBvQAAIwnwmAFt8167.jpg

圖1:DED工藝校準

l第一次DOE

在第一次DOE中,我們使用DED工藝步驟進行了沉積和刻蝕量的實驗。在我們的測試條件下,空隙體積可以減小但永遠不能化零,并且沉積層不應超過頂部關鍵尺寸的45%(見圖 2)。

poYBAGQ-VKKAHozwAATv8NRovHw268.jpg

pYYBAGQ-VKOAWPxQAAKOTae2bO0057.jpg

圖2:DED等高線圖、杠桿圖、DOE1的輸出結構

l第二次DOE

在第二次DOE中,我們給校準模型(DEDED工藝流程的順序)加入了新的沉積/刻蝕工藝步驟。這些新的沉積和刻蝕步驟被設置了與第一次 DOE相同的沉積和刻蝕范圍(沉積1和刻蝕1)。沉積1(D1)/刻蝕1(E1)實驗表明,在D1和E1值分別為47nm和52nm時可以獲得無空隙結構(見圖 3)。需要注意,與第一次DOE相比,DEDED工藝流程中加入了新的沉積和刻蝕步驟。與之前使用的簡單DED工藝相比,這意味著工藝時間的增加和生產量的降低。

poYBAGQ-VKWAEKg3AAT0q2FS9rQ768.jpg

poYBAGQ-VKaAe5ZNAAKOs_mXqjo327.jpg

圖3:DEDED等高線圖、杠桿圖、DOE2的輸出結構

l第三次DOE

在第三次DOE中,我們通過調整BT(初刻蝕)刻蝕行為參數進行了一項前置通孔剖面的實驗。在BT刻蝕實驗中,使用SEMulator3D的可視性刻蝕功能進行了工藝建模。我們在虛擬實驗中修改的是等離子體入射角度分布(BTA)和過刻蝕因子(Fact)這兩個輸入參數。完成虛擬通孔刻蝕后,使用虛擬測量來估測每次模擬運行的最大彎曲關鍵尺寸和位置。這個方法使用BTA(初刻蝕等離子體入射角度分布)和Fact(過刻蝕量)實驗實驗生成了虛擬結構,同時測量和繪制了彎曲關鍵尺寸和位置。第三次DOE的結果表明,當彎曲關鍵尺寸足夠小時,可以獲得無空隙的結構;當彎曲關鍵尺寸大于150nm時,空隙體積將急劇增加(見圖4)。因此,可以利用最佳的第三次DOE結果來選擇我們的制造參數并進行硅驗證。

poYBAGQ-VKeAbCQ4AADl7Ozt-mI335.jpg

pYYBAGQ-VKiADzz9AAErxx2m2cc375.jpg

poYBAGQ-VKqADcIeAAIua10KEqM841.jpg

pYYBAGQ-VKuAfsvYAAMSHI4UmgM027.jpg

pYYBAGQ-VKuACxvsAAFtLfhS-wA322.jpg

pYYBAGQ-VKyAPQkcAADT2CEBL38413.jpg

圖4:前置通孔剖面實驗等高線圖、杠桿圖、DOE3的輸出結構

通過將前置通孔彎曲規格設置在150nm以下(圖5中的145nm),我們在最終的硅工藝中獲得了無空隙結構。此次,硅結果與模型預測相符,空隙問題得到解決。

poYBAGQ-VK2Ab8rUAAJAVfUQ4Ig196.jpg

圖5:當彎曲關鍵尺寸小于150nm時,SEMulator3D預測的結果與實際的硅結果

此次演示中,我們進行了SEMulator3D建模和虛擬DOE來優化DED鎢填充,并生成無空隙結構,3次DOE都得到了空隙減小或無空隙的結構。我們用DOE3的結果進行了硅驗證,并證明我們解決了空隙問題。硅結果與模型預測相匹配,且所用時間比試錯驗證可能會花費的短很多。該實驗表明,虛擬DOE在加速工藝發展并降低硅晶圓測試成本的同時,也能成功降低DED鎢填充工藝中的空隙體積。

審核編輯黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    26305

    瀏覽量

    209906
  • 虛擬實驗
    +關注

    關注

    0

    文章

    14

    瀏覽量

    7859
  • DOE
    DOE
    +關注

    關注

    0

    文章

    38

    瀏覽量

    12929
收藏 人收藏

    評論

    相關推薦

    走進半導體重點實驗室,感受科技前沿的震撼

    半導體科技作為現代信息技術的基石,其研究與發展對于國家科技實力和產業競爭力的提升具有舉足輕重的意義。在全球范圍內,為了推動半導體科技的進步,各國紛紛建立了與半導體相關的重點
    的頭像 發表于 06-25 10:04 ?499次閱讀
    走進<b class='flag-5'>半導體</b>重點<b class='flag-5'>實驗</b>室,感受科技前沿的震撼

    半導體發展的四個時代

    的那樣,半導體行業第四個時代的主旨就是合作。讓我們來仔細看看這個演講的內容。 半導體的第一個時代——IDM 最初,晶體管是在貝爾實驗室發明的,緊接著,德州儀器 (TI)做出了第一個集成電路。當仙童
    發表于 03-27 16:17

    半導體發展的四個時代

    的那樣,半導體行業第四個時代的主旨就是合作。讓我們來仔細看看這個演講的內容。 半導體的第一個時代——IDM 最初,晶體管是在貝爾實驗室發明的,緊接著,德州儀器 (TI)做出了第一個集成電路。當仙童
    發表于 03-13 16:52

    半導體封裝工藝面臨的挑戰

    半導體工藝主要是應用微細加工技術、膜技術,把芯片及其他要素在各個區域中充分連接,如:基板、框架等區域中,有利于引出接線端子,通過可塑性絕緣介質后灌封固定,使其形成一個整體,以立體結構方式呈現,最終形成半導體封裝
    發表于 03-01 10:30 ?549次閱讀
    <b class='flag-5'>半導體</b>封裝<b class='flag-5'>工藝</b>面臨的挑戰

    半導體封裝工藝的研究分析

    控,能采用精細化管理模式,在細節上規避常規問題發生;再從新時代發展背景下提出半導體封裝工藝面臨的挑戰,建議把工作重心放在半導體封裝工藝質量控
    的頭像 發表于 02-25 11:58 ?827次閱讀
    <b class='flag-5'>半導體</b>封裝<b class='flag-5'>工藝</b>的研究分析

    納微半導體與欣銳科技聯合實驗室揭牌

    納微半導體,作為全球唯一全面專注于下一代功率半導體公司,氮化鎵和碳化硅功率芯片的行業領導者,近日宣布與深圳欣銳科技股份有限公司聯合打造的新型研發實驗室正式揭牌。這一合作旨在加速全球新能
    的頭像 發表于 01-30 11:08 ?615次閱讀

    半導體工藝發展

    半導體工藝的歷史可以追溯到20世紀40年代末至50年代初,當時的科學家們開始使用鍺(Ge)和硅(Si)這類半導體材料來制造晶體管。1947年,貝爾實驗室的威廉·肖克利、約翰·巴丁和沃爾
    的頭像 發表于 01-15 14:02 ?760次閱讀

    半導體清洗工藝介紹

    根據清洗介質的不同,目前半導體清洗技術主要分為濕法清洗和干法清洗兩種工藝路線
    的頭像 發表于 01-12 23:14 ?2381次閱讀
    <b class='flag-5'>半導體</b>清洗<b class='flag-5'>工藝</b>介紹

    國調基金助力潤鵬半導體半導體特色工藝升級

    據悉,潤鵬半導體是華潤微電子與深圳市合力推出的精于半導體特色工藝的12英寸晶圓制造項目。主要研發方向包括CMOS、BCD、e-Flash等工藝
    的頭像 發表于 12-20 14:13 ?531次閱讀

    [半導體前端工藝:第二篇] 半導體制程工藝概覽與氧化

    [半導體前端工藝:第二篇] 半導體制程工藝概覽與氧化
    的頭像 發表于 11-29 15:14 ?1137次閱讀
    [<b class='flag-5'>半導體</b>前端<b class='flag-5'>工藝</b>:第二篇] <b class='flag-5'>半導體</b>制程<b class='flag-5'>工藝</b>概覽與氧化

    [半導體前端工藝:第三篇] 光刻——半導體電路的繪制

    [半導體前端工藝:第三篇] 光刻——半導體電路的繪制
    的頭像 發表于 11-29 11:25 ?482次閱讀
    [<b class='flag-5'>半導體</b>前端<b class='flag-5'>工藝</b>:第三篇] 光刻——<b class='flag-5'>半導體</b>電路的繪制

    半導體后端工藝:】第一篇了解半導體測試

    半導體后端工藝:】第一篇了解半導體測試
    的頭像 發表于 11-24 16:11 ?992次閱讀
    【<b class='flag-5'>半導體</b>后端<b class='flag-5'>工藝</b>:】第一篇了解<b class='flag-5'>半導體</b>測試

    基于Dynamips GUI的網絡服務質量實驗設計

    電子發燒友網站提供《基于Dynamips GUI的網絡服務質量實驗設計.pdf》資料免費下載
    發表于 11-08 14:56 ?0次下載
    基于Dynamips GUI的網絡服務質量<b class='flag-5'>實驗設計</b>

    高端電子半導體封裝膠水介紹

    關鍵詞:半導體芯片,電子封裝,膠粘劑(膠水,粘接劑),膠接工藝,膠粘技術引言:近幾年,5G、人工智能、智能手機、新能源汽車、物聯網等新興產業迅猛發展,拉動了我國半導體
    的頭像 發表于 10-27 08:10 ?2710次閱讀
    高端電子<b class='flag-5'>半導體</b>封裝膠水介紹

    基于CC1100和MSP430的無線UART實驗設計

    電子發燒友網站提供《基于CC1100和MSP430的無線UART實驗設計.pdf》資料免費下載
    發表于 10-24 09:31 ?0次下載
    基于CC1100和MSP430的無線UART<b class='flag-5'>實驗設計</b>