精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

HCSL與LP-HCSL的比較分析

CHANBAEK ? 來源:好奇拆解師 ? 作者:好奇拆解師 ? 2023-04-20 11:39 ? 次閱讀

HCSL(HCSL--High?speed Current Steering Logic)一般用于PCIE參考時鐘的電平類型,根據規范需要下拉電路,如下圖HCSL之間的DC耦合。HCSL為電流輸出驅動,輸出結構由通常通過50Ω電阻器接地的15 mA開關電流源驅動。 標稱信號擺幅為750 mV。

pYYBAGRAs_aAcaXcAAEg1FHquL8731.jpg

HCSL規范

poYBAGRAs_eARZWCAABMDm4AbM8044.jpg

HCSL輸入輸出拓撲

1-HCSL端接匹配

HCSL接口通常以50Ω負載源極端接,其中Rs大小一般為33Ω,匹配50Ω阻抗。 一般在輸出端位置。驅動器本身具有17歐姆的輸出阻抗,所以,需要串聯一個33歐姆的電阻,以獲得與50歐姆傳輸線的匹配。對于傳統的HCSL,為了避免出現過度的振鈴,串聯電阻RS是必須要的。

pYYBAGRAs_iAD0sMAAHFMVuPuCw104.jpg

2-LP-HCSL比較

LPHCSL(Low-Power HCSL)是為了降低傳統的HCSL驅動器的功耗而開發的。采用推-拉(push-pull)電壓驅動,電流消耗大約4到5mA。

poYBAGRAs_iAZcQmAADXufQHNGU317.jpg

pYYBAGRAs_qAWVxgAAFB4jM_th0091.jpg

LP-HCSL輸出功能與幅值對比

HCSL與LP-HCSL端接方式:

LP-HCSL直連即可,少了四個電阻效率高,速度快,支持AC耦合。

poYBAGRAs_qAdeiXAACJstCLj4w239.jpg

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 驅動器
    +關注

    關注

    52

    文章

    8156

    瀏覽量

    146011
  • 電阻器
    +關注

    關注

    21

    文章

    3760

    瀏覽量

    62042
  • 耦合
    +關注

    關注

    13

    文章

    578

    瀏覽量

    100797
  • 接口
    +關注

    關注

    33

    文章

    8497

    瀏覽量

    150835
  • 時鐘
    +關注

    關注

    10

    文章

    1720

    瀏覽量

    131364
收藏 人收藏

    評論

    相關推薦

    SiTime差分晶振的LVDS、LVPECL、HCSL、CML模式相互轉換過程介紹

    差分晶振一般用在高速數據傳輸場合,常見的有LVDS、LVPECL、HCSL、CML等多種模式。這些差分技術都有差分信號抗干擾性及抑制EMI的優點,但在性能、功耗和應用場景上有很大的區別。下圖
    發表于 10-27 15:59 ?7935次閱讀

    替代PI6C557-05B,RS2CG5705B支持PCIe3.0之4HCSL輸出的時鐘生成器

    RS2CG5705B是一款符合PCI Express 3.0和以太網要求的擴頻時鐘發生器。該電路用于PC或嵌入式系統,以顯著減少電磁干擾(EMI)。RS2CG5705B提供4對差分(HCSL)或
    發表于 01-24 17:31

    LMK03328使用Code Loader 4,輸入25M晶振請問如何配置輸出HCSL電平?

    我使用Code Loader 4,芯片是LMK03328,輸入25M晶振請問如何配置輸出HCSL電平。 我自己配了一下,發現輸出的電平幅度值不對。
    發表于 10-21 06:23

    CDCDB400 HCSL時鐘作為輸入是否支持?緩沖器的輸出是否支持HCSL的設備?

    我正在使用CDCDB400作為PCIE時鐘擴展,但是我的輸入時鐘信號是HCSL,默認要連接的設備也是HCSL的,在這種情況下應該怎樣設計電路?
    發表于 11-11 07:29

    差分邏輯電平,LVDS、xECL、CML、HCSL/LPHCSL、TMDS等

    本篇主要介紹常用的差分邏輯電平,包括LVDS、xECL、CML、HCSL/LPHCSL、TMDS等。
    發表于 07-17 19:37

    求助LVDS電平轉HCSL的轉換電路

    初步設想是LVDS輸出端AC耦合,HCSL輸入端用端接電阻加偏置。目前HSCL的供電端是0.8V。想問一下這個電平轉換電路具體怎么實現呢,還有LVDS的差分峰峰值是能夠滿足HCSL的輸入要求的吧?
    發表于 08-19 14:50

    求分享符合LS1028A要求的任何HCSL部件

    中的圖 10 顯示了部件內部的終端(末端終止)。LS1028A 參考設計板在驅動時鐘發生器處實現了端接(源端接)。在我的研究中,HCSL 要么是源終止的,要么是末端終止的,但不應兩者都是。原理圖中是否
    發表于 03-27 06:53

    I/O接口標準解析系列教程(3):HCSL和LPHCSL

    LPHCSL(Low-Power HCSL)是為了降低傳統的HCSL驅動器的功耗而開發的。LPHCSL的主要優點包括更好的驅動長線的性能,易于AC耦合,減少PCB板子面積,易于布線,降低材料成本,本文將討論這些優點,重要的是要注意HCS
    發表于 11-10 14:49 ?8877次閱讀
    I/O接口標準解析系列教程(3):<b class='flag-5'>HCSL</b>和LPHCSL

    核芯互聯推出符合DB2000QL及PCIe Gen5和Gen 6標準的低抖動時鐘緩沖器CLB2000

    高性能的時鐘器件是高帶寬、高速率、高算力、大模型的基礎。核芯互聯近日推出面向下一代數據中心應用的超低抖動全新20路LP-HCSL差分時鐘緩沖器CLB2000,其業界領先的附加抖動性能遠超PCIe Gen 5和PCIe Gen 6的標準。
    的頭像 發表于 06-08 15:29 ?1572次閱讀
    核芯互聯推出符合DB2000QL及PCIe Gen5和Gen 6標準的低抖動時鐘緩沖器CLB2000

    核芯互聯推出全新20路LP-HCSL差分時鐘緩沖器CLB2000

    高性能的時鐘器件是高帶寬、高速率、高算力、大模型的基礎。核芯互聯近日推出面向下一代數據中心應用的超低抖動全新20路LP-HCSL差分時鐘緩沖器CLB2000,其業界領先的附加抖動性能遠超PCIe Gen 5和PCIe Gen 6的標準。
    發表于 06-08 15:30 ?1028次閱讀
    核芯互聯推出全新20路<b class='flag-5'>LP-HCSL</b>差分時鐘緩沖器CLB2000

    HCSL基本電路結構及其相互轉換

    HCSL:高速電流控制邏輯(High-speed Current Steering Logic)是Intel為PCIe參考時鐘定義的差分時鐘,用于PCIe2.0電氣規范中定義對RefClk時鐘所定義
    的頭像 發表于 09-15 14:39 ?8147次閱讀
    <b class='flag-5'>HCSL</b>基本電路結構及其相互轉換

    矽力杰高性能20路PCIe時鐘緩沖器

    集成越來越多的PCIe終端,矽力杰新一代高性能PCIe時鐘緩沖器SQ82100可以為系統提供20路超低附加抖動的LP-HCSL參考時鐘,能夠簡化系統布局,進一步提高
    的頭像 發表于 12-20 08:19 ?1005次閱讀
    矽力杰高性能20路PCIe時鐘緩沖器

    MG7050HAN 基于聲表的差分多輸出 晶體振蕩器(HCSL)

    基于MG7050 HAN的聲表差分多輸出晶體振蕩器(HCSL),采用兩路或四路差分HCSL(高速電流驅動邏輯)輸出,可以減少外部扇出緩沖區,特別適用于需要超低抖動、高頻率范圍內穩定工作的應用場合。其
    發表于 01-29 15:37 ?0次下載

    愛普生6G路由器晶振MG7050HAN,HCSL輸出有源晶振,X1M0004310007

    愛普生6G路由器晶振,MG7050HAN,HCSL輸出有源晶振,X1M0004310007,日本進口晶振,EPSON愛普生晶振,型號:MG7050HAN,編碼為:X1M0004310007,頻率
    發表于 07-02 17:24 ?0次下載

    LMKDB1120和LMKDB1108超低抖動PCIe第1代到第6代LP-HCSL時鐘緩沖器數據表

    電子發燒友網站提供《LMKDB1120和LMKDB1108超低抖動PCIe第1代到第6代LP-HCSL時鐘緩沖器數據表.pdf》資料免費下載
    發表于 08-20 10:51 ?0次下載
    LMKDB1120和LMKDB1108超低抖動PCIe第1代到第6代<b class='flag-5'>LP-HCSL</b>時鐘緩沖器數據表