精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何在通道中添加Retimer進行信號完整性仿真分析?

信號完整性 ? 來源:信號完整性 ? 2023-05-04 09:20 ? 次閱讀

下面是Retimer的結構框圖,其中包含了均衡、CDR等模塊。

ba64a5a8-e8b5-11ed-ab56-dac502259ad0.png

從框圖中可以看到Retimer就類似于一顆PHY芯片信號在經過Retimer的之后,通過內部均衡之后再通過CDR重構信號,使信號傳輸能力增加,再進行下一階段的傳遞。所以信號經過了Retimer之后,降低了信號的抖動、恢復了驅動力能力,這樣就傳遞的更遠。以達到更好的信號完整性。但是,復雜的ReTimer會增加更多的潛伏時間。對于一些低傳輸延時的系統,要慎重使用。

下面我們來看看如何在ADS中添加Retimer進行仿真分析。在ADS中有一個專門的Retimer模型元件ReTimer_AMI,如下圖所示:

ba73957c-e8b5-11ed-ab56-dac502259ad0.png

本文以PCIe3.0的仿真為例,由于在PCIe3.0的通道中損耗比較大,且有串擾的影響,所以導致信號不能滿足信號完整性的要求,所以在鏈路中間添加了Retimer。建立帶有Retimer元件的仿真原理圖如下圖所示(紅色圈中為Retimer模型),在Retimer前后分別放置了兩個Eye_Probe。

ba835192-e8b5-11ed-ab56-dac502259ad0.png

雙擊ReTimer_AMI導入Retimer的IBIS-AMI模型。在設置Retimer模型時,需要配置好AMI模型,如下圖所示:

ba8d085e-e8b5-11ed-ab56-dac502259ad0.png

仿真后,分別觀察Retimer前后的眼圖,眼圖如下圖所示:

ba94f564-e8b5-11ed-ab56-dac502259ad0.png

分別讀取眼圖的眼高和眼寬,如下圖所示:

baa058dc-e8b5-11ed-ab56-dac502259ad0.png

從結果上可以看到,在Retimer前后的眼圖差異非常大,眼高和眼寬都改善了很多。





審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 信號完整性
    +關注

    關注

    68

    文章

    1397

    瀏覽量

    95383
  • PHY
    PHY
    +關注

    關注

    2

    文章

    301

    瀏覽量

    51695
  • cdr
    cdr
    +關注

    關注

    1

    文章

    50

    瀏覽量

    18081
  • Retimer
    +關注

    關注

    2

    文章

    9

    瀏覽量

    7332

原文標題:如何在ADS中使用Retimer

文章出處:【微信號:SI_PI_EMC,微信公眾號:信號完整性】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    信號完整性仿真應用

    、課程提綱:課程大綱依據學員建議開課時會有所調整。一. 信號完整性分析概論二. 傳輸線與反射三. 有損線、上升邊退化和材料特性四. Hyperlynx和ADS進行
    發表于 11-25 10:13

    信號完整性與電源完整性仿真分析與設計

    完整性分析,電路設計者需要考慮這些控制的實際實現方式,因為它們會影響到電路的負載特性以及波形性能。另外,還需考慮芯片上解耦電容的實現。 如圖3所示的電路仿真圖中包括了芯片、封裝及P
    發表于 01-07 11:33

    Altium Designer中進行信號完整性分析

    Designer的信號完整性分析工具可以支持包括差分對信號在內的高速電路信號完整性
    發表于 12-28 22:25

    高速電路信號完整性分析與設計—信號完整性仿真

    高速電路信號完整性分析與設計—信號完整性仿真:仿真
    發表于 10-06 11:19 ?0次下載

    信號完整性原理分析

    信號完整性原理分析 什么是“信號完整性”?在傳統的定義
    發表于 11-04 12:07 ?211次下載

    信號完整性仿真分析

    介紹引起信號完整性問題的主要因素, 利用。進行信號仿真的步驟, 給出了的信號
    發表于 11-30 11:09 ?0次下載
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的<b class='flag-5'>仿真</b><b class='flag-5'>分析</b>

    信號完整性與電源完整性仿真分析

    為了使設計人員對信號完整性與電源完整性有個全面的了解,文中對信號完整性與電源完整性的問題
    發表于 11-30 11:12 ?0次下載
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b><b class='flag-5'>仿真</b><b class='flag-5'>分析</b>

    信號完整性分析

    本專題詳細介紹了信號完整性各部分知識,包括信號完整性的基礎概述,信號完整性設計
    發表于 11-30 11:44
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>

    信號完整性與電源完整性仿真分析與設計

    10129@52RD_信號完整性與電源完整性仿真分析與設計
    發表于 12-14 21:27 ?0次下載

    高速 PCB 信號完整性仿真分析.pdf

    高速 PCB 信號完整性仿真分析.pdf
    發表于 05-07 14:52 ?51次下載

    何在考慮信號完整性的情況下進行高速的PCB設計

    借助功能強大的Cadence公司SPEECTRAQuest仿真軟件,利用IBIS模型,對高速信號進行信號完整性
    發表于 01-21 15:13 ?1160次閱讀
    如<b class='flag-5'>何在</b>考慮<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的情況下<b class='flag-5'>進行</b>高速的PCB設計

    Hyperlynx信號完整性仿真

    Hyperlynx信號完整性仿真分析
    發表于 04-07 13:59 ?129次下載
    Hyperlynx<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>仿真</b>

    信號完整性與電源完整性仿真

    信號完整性與電源完整性仿真(5V40A開關電源技術參數)-信號完整性與電源
    發表于 09-29 12:11 ?91次下載
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>的<b class='flag-5'>仿真</b>

    高速電路信號完整性分析與設計—信號完整性仿真

    高速電路信號完整性分析與設計—信號完整性仿真
    發表于 02-10 17:29 ?0次下載

    信號完整性分析科普

    何為信號完整性分析信號完整性包含:波形完整性(Waveformintegrity)時序
    的頭像 發表于 08-17 09:29 ?5898次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>科普