當今的數字無線電架構嚴重依賴先進的數字信號處理技術,例如用于同相和正交(I/Q)信號檢測的數字下變頻(DDC)和用于改善信噪比(SNR)的數字抽取濾波。DDC和許多其他數字處理功能通常由數字構建模塊實現,這些構建模塊需要使用現場可編程門陣列(FPGA)進行廣泛的固件操作。圖1顯示了采用超外差雙級轉換架構的軟件定義無線電接收器示例,這在射頻(RF)通信系統和高速數據采集系統中非常常見。
對于大多數系統開發人員來說,數字信號處理(DSP)構建模塊的固件開發是一項非常耗時的任務。FPGA也往往是許多系統中成本最高的組件。為了降低整體系統硬件要求、復雜性、開發時間和成本,內置數字信號后處理(DSPP)選項的數字增強型模數轉換器(ADC)是滿足當今嚴格設計要求的絕佳解決方案。
如圖1所示,傳統的ADC和DDC模塊可以用數字增強型ADC代替,后者可以輸出I/Q信號或上變頻實數信號。MCP37Dx1-200/80 是數字增強型 16/14/12 位低功耗、8 通道多路復用器、200/80 Msps ADC,具有 SPI 串行接口,能夠執行各種 DSPP 功能。使用數字增強型ADC,無需在低功耗無線應用中使用大量基于FPGA的邏輯。
Microchip的MCP37D1-200/80 ADC還具有內置抽取濾波器,用于改善各個通道的SNR、分數延遲恢復(FDR)、相位/失調和增益調整。此外,它們還具有內置的ADC線性度校準算法,如諧波失真校正(HDC)、DAC噪聲消除(DNC)和動態元件匹配(DEM)。該系列流水線ADC提供12位、14位和16位版本,還提供業界功耗最低的器件。在200 Msps時的功耗在CMOS數字I/O時為436 mW,使用LVDS數字I/O時為490 mW,不使用數字I/O時為390 mW。
Microchip的高速流水線ADC系列非常適合各種應用,包括低功耗便攜式儀器、蜂窩基站、超聲和聲納成像等。
審核編輯:郭婷
-
FPGA
+關注
關注
1626文章
21678瀏覽量
602040 -
無線電
+關注
關注
59文章
2132瀏覽量
116330 -
DDC
+關注
關注
2文章
87瀏覽量
37072
發布評論請先 登錄
相關推薦
評論