精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB層設計具體原則

jf_QSw6BD7f ? 來源:EMC電磁兼容 ? 2023-05-30 09:28 ? 次閱讀

PCBEMC設計考慮中,首先涉及的便是層的設置;單板的層數由電源、地的層數和信號層數組成;在產品的EMC設計中,除了元器件的選擇和電路設計之外,良好的PCB設計也是一個非常重要的因素。

409e1282-fe80-11ed-90ce-dac502259ad0.jpg40bab4d2-fe80-11ed-90ce-dac502259ad0.png

PCB的EMC設計的關鍵,是盡可能減小回流面積,讓回流路徑按照我們設計的方向流動。而層的設計是PCB的基礎,如何做好PCB層設計才能讓PCB的EMC效果最優呢?

一、PCB層的設計思路

PCB疊層EMC規劃與設計思路的核心就是合理規劃信號回流路徑,盡可能減小信號從單板鏡像層的回流面積,使得磁通對消或最小化。

單板鏡像層

鏡像層是PCB內部臨近信號層的一層完整的敷銅平面層(電源層、接地層)。主要有以下作用:

(1)降低回流噪聲:鏡像層可以為信號層回流提供低阻抗路徑,尤其在電源分布系統中有大電流流動時,鏡像層的作用更加明顯。

(2)降低EMI:鏡像層的存在減少了信號和回流形成的閉合環的面積,降低了EMI;

(3)降低串擾:有助于控制高速數字電路中信號走線之間的串擾問題,改變信號線距鏡像層的高度,就可以控制信號線間串擾,高度越小,串擾越小;

(4)阻抗控制,防止信號反射。

鏡像層的選擇

(1)電源、地平面都能用作參考平面,且對內部走線有一定的屏蔽作用;

(2)相對而言,電源平面具有較高的特性阻抗,與參考電平存在較大的電勢差,同時電源平面上的高頻干擾相對比較大;

(3)從屏蔽的角度,地平面一般均作了接地的處理,并作為基準電平參考點,其屏蔽效果遠遠優于電源平面;

(4)選擇參考平面時,應優選地平面,次選電源平面

二、磁通對消原理

根據麥克斯韋方程,分立的帶電體或電流,它們之間的一切電及磁作用都是通過它們之間的中間區域傳遞的,不論中間區域是真空還是實體物質。在PCB中磁通總是在傳輸線中傳播的,如果射頻回流路徑平行靠近其相應的信號路徑,則回流路徑上的磁通與信號路徑上的磁通是方向相反的,這時它們相互疊加,則得到了通量對消的效果。

三、磁通對消的本質

磁通對消的本質就是信號回流路徑的控制,具體示意圖如下:

41096be0-fe80-11ed-90ce-dac502259ad0.png

四、右手定則解釋磁通對消效果

如何用右手定則來解釋信號層與地層相鄰時磁通對消效果,解釋如下:

(1)當導線上有電流流過時,導線周圍便會產生磁場,磁場的方向以右手定則來確定。

(2)當有兩條彼此靠近且平行的導線,如下圖所示,其中一個導體的電流向外流出,另一個導體的電流向內流入,如果流過這兩根導線的電流分別是信號電流和它的回流電流,那么這兩個電流是大小相等方向相反的,所以它們的磁場也是大小相等,而方向是相反的,因此能相互抵消。

41262924-fe80-11ed-90ce-dac502259ad0.png4148cd4e-fe80-11ed-90ce-dac502259ad0.png

五、六層板設計實例

4163d6c0-fe80-11ed-90ce-dac502259ad0.jpg

對于六層板,優先考慮方案3

418aa7aa-fe80-11ed-90ce-dac502259ad0.jpg

分析:

(1)由于信號層與回流參考平面相鄰,S1、S2、S3相鄰地平面,有最佳的磁通抵消效果,優選布線層S2,其次S3、S1。

(2)電源平面與GND平面相鄰,平面間距離很小,有最佳的磁通抵消效果和低的電源平面阻抗。

(3)主電源及其對應的地布在4、5層,層厚設置時,增大S2-P之間的間距,縮小P-G2之間的間(相應縮小G1-S2層之間的間距),以減小電源平面的阻抗,減少電源對S2的影響。

41f4eaf2-fe80-11ed-90ce-dac502259ad0.jpg

對于六層板,備選方案4

424e024a-fe80-11ed-90ce-dac502259ad0.jpg

分析:

對于局部、少量信號要求較高的場合,方案4比方案3更適合,它能提供極佳的布線層S2。

最差EMC效果,方案2

42b52eac-fe80-11ed-90ce-dac502259ad0.jpg

分析:

此種結構,S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。

總結

PCB層設計具體原則:

(1)元件面、焊接面下面為完整的地平面(屏蔽);

(2)盡量避免兩信號層直接相鄰;

(3)所有信號層盡可能與地平面相鄰;

(4)高頻、高速、時鐘等關鍵信號布線層要有一相鄰地平面。

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17573

    瀏覽量

    249482
  • pcb
    pcb
    +關注

    關注

    4317

    文章

    23002

    瀏覽量

    396232
  • 焊接
    +關注

    關注

    38

    文章

    3057

    瀏覽量

    59587

原文標題:PCB層如何設計,EMC效果才能最優?

文章出處:【微信號:EMC電磁兼容,微信公眾號:EMC電磁兼容】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCB設計中的疊原則

    在進行多層PCB的設計時,PCB的層疊是其中一個非常重要的環節,層疊的好壞對于產品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號與地層
    的頭像 發表于 11-13 07:50 ?1640次閱讀
    <b class='flag-5'>PCB</b>設計中的疊<b class='flag-5'>層</b><b class='flag-5'>原則</b>

    轉: PCB設計的排布原則和常用層疊結構

    原則:元件面、焊接面為完整的地平面(屏蔽);無相鄰平行布線;所有信號盡可能與地平面相鄰;關鍵信號與地層相鄰,不跨分割區。  注:具體PCB
    發表于 08-23 10:02

    PCB設計的排布原則和常用層疊結構

    的地平面(屏蔽);無相鄰平行布線;所有信號盡可能與地平面相鄰;關鍵信號與地層相鄰,不跨分割區。注:具體PCB的設置時,要對以上
    發表于 08-24 17:28

    原創|詳解PCB層疊設計基本原則

    PCB設計中,考慮到信號質量控制因素,PCB層疊設置的一般原則如下:1、元件面相鄰的第二為地平面,提供器件屏蔽以及頂層布線提供參考平面。
    發表于 03-22 14:34

    PCB的EMC設計

    、最差EMC效果,方案2分析:  此種結構,S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。   總結   PCB設計具體原則:  (1)元件面、焊接面
    發表于 07-27 13:05

    PCB設計怎么讓EMC設計效果最優

    、最差EMC效果,方案2分析:  此種結構,S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。   總結  PCB設計具體原則:  (1)元件面、焊接面下
    發表于 08-08 17:18

    PCB設計的排布原則和常用層疊結構

    面為完整的地平面(屏蔽); 無相鄰平行布線; 所有信號盡可能與地平面相鄰; 關鍵信號與地層相鄰,不跨分割區。 注:具體PCB的設置時
    發表于 09-17 17:41

    PCB設計的原則和結構

    完整的地平面(屏蔽); 無相鄰平行布線; 所有信號盡可能與地平面相鄰; 關鍵信號與地層相鄰,不跨分割區。 注:具體PCB的設置時,要
    發表于 09-18 15:12

    怎么才能讓PCB的EMC效果最優?

    的布線S2。  4、最差EMC效果,方案2  分析:  此種結構,S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。  6總結  PCB設計具體
    發表于 09-21 11:53

    告別困擾,教你如何讓PCB的EMC效果最優

    PCB設計具體原則:(1)元件面、焊接面下面為完整的地平面(屏蔽);(2)盡量避免兩信號直接相鄰;(3)所有信號
    發表于 06-05 08:30

    如何讓PCB的EMC效果最優?

    要求較高的場合,方案4比方案3更適合,它能提供極佳的布線S2。最差EMC效果,方案2分析:此種結構,S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。總結PCB設計
    發表于 03-27 15:47

    如何讓PCB的EMC效果最優

    更適合,它能提供極佳的布線S2。最差EMC效果,方案2 分析:此種結構,S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。06總結PCB設計具體
    發表于 07-22 07:30

    PCB設計之“疊設計原則

    隨著芯片集成度的增加,PCB板的設計也越來越復雜,PCB的層數也越來越多,在多層PCB中,通常包含有信號(S)、電源(PWR)和地層(G
    發表于 02-09 09:51 ?38次下載
    <b class='flag-5'>PCB</b>設計之“疊<b class='flag-5'>層</b>設計<b class='flag-5'>原則</b>”

    PCB設計原則

    在設計PCB(印制電路板)時,需要考慮的一個最基本的問題就是實現電路要求的功能需要多少個布線、接地平面和電源平面。而印制電路板的布線、接地平面和電源平面的層數的確定與電路功能、信號完整性、EMI、EMC、制造成本等要求有關。
    的頭像 發表于 06-28 14:27 ?1143次閱讀
    <b class='flag-5'>PCB</b>疊<b class='flag-5'>層</b>設計<b class='flag-5'>原則</b>

    pcb設計原則 如何設計PCB

    在設計2PCB時,實際上不需要考慮PCB在工廠的結構問題。但是,當電路板上的層數為四或更多時,PCB的堆疊是一個重要因素。
    發表于 07-19 16:19 ?2648次閱讀
    <b class='flag-5'>pcb</b>疊<b class='flag-5'>層</b>設計<b class='flag-5'>原則</b> 如何設計<b class='flag-5'>PCB</b>疊<b class='flag-5'>層</b>?