精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解讀高速數/模轉換器(DAC)的建立和保持時間

星星科技指導員 ? 來源:ADI ? 作者:ADI ? 2023-06-10 09:18 ? 次閱讀

本應用筆記定義了高速數/模轉換器(DAC)的建立和保持時間,并給出了相應的圖例。高速DAC的這兩個參數通常定義為“正、負”值,了解它們與數據瞬態特性之間的關系是一個難點,為了解決這些難題,本文提供了一些圖例。

介紹

為了達到高速數/模轉換器(DAC)的最佳性能,需要嚴格滿足數字信號的時序要求。隨著時鐘頻率的提高,數字接口的建立和保持時間成為系統設計人員需要重點關注的參數。本應用筆記對建立和保持時間進行詳盡說明,因為這些參數與Maxim的高性能數據轉換方案密切相關。

定義建立和保持時間

建立時間(tS)是相對于DAC時鐘跳變,數據必須達到有效的邏輯電平的時間。保持時間(tH)則定義了器件捕獲/采樣數據后允許數據發生變化的時間。圖1給出了相對于時鐘上升沿的建立和保持時間。特定器件的時鐘信號有效邊沿可能是上升/下降沿,或由用戶選擇,例如MAX5895 16位、500Msps、插值和調制雙通道DAC,CMOS輸入。

wKgaomSDz3qAcUieAAALMTpif7Y770.gif


圖1. 相對于時鐘信號上升沿的建立和保持時間

采用CMOS技術設計的數字電路通常將電源擺幅的中間值作為切換點。因此,時間參考點定在信號邊沿的中點。圖1波形標明了器件在典型條件下的建立和保持時間。注意此時定義的這兩個參數均為正值,但在建立或保持時間出現負值時將會令人迷惑不解。

MAX5891 600Msps、16位DAC為這一中間值狀態提供了很好的學習實例。該器件的建立時間為-1.5ns,而保持時間為2.6ns。圖2給出MAX5891的最小建立時間。注意,實際應用中,數據通常在采樣時鐘跳變后發生變化。圖3給出了相同器件的最小保持時間。

wKgZomSDz3uAI7rJAAAMjm4-quk556.gif


圖2. MAX5891的最小建立時間

wKgaomSDz32AUAOxAAAMgPAZcKc620.gif


圖3. MAX5891的最小保持時間

為滿足這些是需要求,用戶需要分析數據源的傳輸延遲和抖動。傳輸延遲決定了時鐘的標稱定時要求,而抖動指標則決定了所允許的容限。為了解釋這一關系,我們以具有1.5ns傳輸延遲的邏輯門電路為例。如果在邏輯門電路作用相同的時鐘信號,MAX5891將剛好滿足如圖2所示的建立時間。這種情況下,對于溫度漂移、時鐘或數據抖動以及器件之間存在的差異都不具備任何設計裕量。

可以采用兩種方法對建立和保持時間進行優化,包括增加時鐘延遲、保持一致的引線長度等。在數據源和DAC之間增加時鐘延遲有助于解決上述例子中的傳輸延遲問題。保持一致的數據源與DAC輸入引腳之間的引線長度可以確保抖動、漂移不會使某一位進入下一個時鐘周期。需要注意的是,我們現在處理的是包含多條數據線的高速數據總線,任何時刻所有位都必須滿足時序要求。

結論

處理高頻數據的定時面臨諸多挑戰,解決這些難題需要設計人員或系統設計工程師充分理解具體信號鏈路中所有器件的規格。如果鏈路中任一器件的規格要求得不到滿足,系統性能將會降低。性能的降低表現為DAC輸出精度的下降或限制時鐘頻率。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5689

    瀏覽量

    235171
  • 轉換器
    +關注

    關注

    27

    文章

    8639

    瀏覽量

    146895
  • dac
    dac
    +關注

    關注

    43

    文章

    2272

    瀏覽量

    190854
收藏 人收藏

    評論

    相關推薦

    請問現在的高速-轉換器速度有多快?

    請問現在的高速-轉換器速度有多快?高速ADC的速度和分辨率之間是一個怎樣的折衷關系?高速AD
    發表于 04-12 06:40

    高速/轉換器AD10242的功能特點與應用有哪些?

    高速/轉換器AD10242的功能特點與應用有哪些?如何實現AD10242與DSP進行接口連接?
    發表于 04-14 06:36

    //轉換器接口

    //轉換器接口:擴展I/O電路的功能:1、速度協調;2、輸出數據鎖存;3、輸入數據三態;4、數據
    發表于 10-25 11:27 ?35次下載

    解讀高速/轉換器(DAC)的建立保持時間

    解讀高速/轉換器(DAC)的建立
    發表于 09-11 21:07 ?926次閱讀
    <b class='flag-5'>解讀</b><b class='flag-5'>高速</b><b class='flag-5'>數</b>/<b class='flag-5'>模</b><b class='flag-5'>轉換器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>

    解讀高速/轉換器(DAC)的建立保持時間

    摘要:本應用筆記定義了高速/轉換器(DAC)的建立保持
    發表于 05-01 11:03 ?422次閱讀
    <b class='flag-5'>解讀</b><b class='flag-5'>高速</b><b class='flag-5'>數</b>/<b class='flag-5'>模</b><b class='flag-5'>轉換器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>

    基于18位/轉換芯片DAC9881的原理與設計應用

    基于18位/轉換芯片DAC9881的原理與設計應用 /
    發表于 03-25 15:22 ?1415次閱讀
    基于18位<b class='flag-5'>數</b>/<b class='flag-5'>模</b><b class='flag-5'>轉換</b>芯片<b class='flag-5'>DAC</b>9881的原理與設計應用

    高速CMOS輸入DAC中的建立保持時間測量

    為實現高速DAC的最佳性能,必須滿足一定的建立保持時間要求。在200 MSPS至250 MSPS的時鐘速率下,FPGA/ASIC/
    發表于 11-24 14:20 ?33次下載
    <b class='flag-5'>高速</b>CMOS輸入<b class='flag-5'>DAC</b>中的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>測量

    _轉換器設計指南

    _轉換器設計指南 第十六版、_轉換器設計指南 第十八版。
    發表于 03-04 16:03 ?0次下載

    多片高速ADC和DAC的作用

      本文討論閉環系統的關鍵要素,重點關注/轉換器(ADC)和數/轉換器DAC)的關鍵角色
    發表于 09-15 10:52 ?11次下載
    多片<b class='flag-5'>高速</b>ADC和<b class='flag-5'>DAC</b>的作用

    高速/轉換器的指標選擇之建立保持時間

    來源:羅姆半導體社區 (https://rohm.eefocus.com) 高速度的DAC運用的非常多,為了達到高速/
    的頭像 發表于 11-17 10:40 ?614次閱讀

    AN-748: 高速CMOS輸入DAC中的建立保持時間測量

    AN-748: 高速CMOS輸入DAC中的建立保持時間測量
    發表于 03-21 17:13 ?1次下載
    AN-748: <b class='flag-5'>高速</b>CMOS輸入<b class='flag-5'>DAC</b>中的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>測量

    /轉換器和數/轉換的技術術語

    本文匯總和定義/轉換器(ADC)和數/轉換器(DAC)領域常用的技術術語。
    的頭像 發表于 04-15 12:59 ?3055次閱讀

    揭開高速數模轉換器建立保持時間的神秘面紗

    滿足高速數模轉換器DAC)的數字定時要求對于實現最高性能至關重要。隨著時鐘頻率的增加,數據接口的建立保持
    發表于 02-27 14:06 ?619次閱讀
    揭開<b class='flag-5'>高速</b>數模<b class='flag-5'>轉換器</b>的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>的神秘面紗

    高速轉換器組表征高速數模轉換器(DAC)的性能測試方法

    電子發燒友網站提供《高速轉換器組表征高速數模轉換器(DAC)的性能測試方法.pdf》資料免費下載
    發表于 11-27 09:45 ?3次下載
    <b class='flag-5'>高速</b><b class='flag-5'>轉換器</b>組表征<b class='flag-5'>高速</b>數模<b class='flag-5'>轉換器</b>(<b class='flag-5'>DAC</b>)的性能測試方法

    高速數模轉換器DAC)的建立保持時間

    采用CMOS技術設計的數字電路通常將電源擺幅的中間值作為切換點。因此,時間參考點定在信號邊沿的中點。圖1波形標明了器件在典型條件下的建立保持時間。注意此時定義的這兩個參數均為正值,但
    發表于 02-15 16:57 ?829次閱讀
    <b class='flag-5'>高速</b>數模<b class='flag-5'>轉換器</b>(<b class='flag-5'>DAC</b>)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>