精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

詢問應用工程師:建立時間

星星科技指導員 ? 來源:ADI ? 作者:Peter Checkovich ? 2023-06-17 10:37 ? 次閱讀

問:為什么建立時間很重要?

A:運算放大器建立時間是保證數據采集系統性能的關鍵參數。為了實現精確的數據采集,運算放大器輸出必須在A/D轉換器能夠準確數字化數據之前建立。然而,建立時間通常不是一個容易測量的參數。

多年來,用于測量運算放大器建立時間的技術和設備幾乎無法跟上器件本身的性能。隨著每一代新一代運算放大器在更短的時間內達到更高的精度,對測試設備、其設計人員和用戶提出了更高的要求。一個主要難題,通常會導致工程師之間的分歧,是技術和設備的某種組合實際測量被測設備(DUT),還是只是測試設置的某些限制屬性。因此,不斷開發新的測試設備和技術,以努力指定這個要求越來越高的參數。

在數據采集系統中,運算放大器的輸出應穩定在1 LSB [即2 LSB-nFS]在系統采樣率決定的時間段內驅動 A/D 的最終值。在滿量程的 1 LSB 以內建立意味著 A/D 的建立精度為 ±1/2 LSB。因此,10位系統要求運算放大器穩定到1024分之一的一半,或大約0.05%。12 位系統需要建立到 4096 中一個部分的一半 (0.01%)。對 14 位及更高要求更加苛刻。建立時間值(如 0.1% 和 0.01%)是最廣泛的指定值。

雖然較大的滿量程信號范圍會增加LSB的尺寸,從而在一定程度上緩解問題,但對于高頻系統來說,這不是一種可行的方法。大多數高頻A/D的滿量程范圍為1 V或最多2 V。對于具有10 V滿量程信號的1位系統,LSB約為1 mV。對于12位系統,LSB約為250 μV。為了解決滿量程轉換的穩定特性,必須處理接近四個數量級的動態范圍。隨著新運算放大器(例如AD9631和AD9632)的建立時間降至20 ns至10 ns范圍,建立時間的測量提出了相當大的挑戰。

Q. 如何測量建立時間?

A:多年來的一個關鍵要求是需要使用快速、精確的信號源(通常稱為平頂發生器)來驅動運算放大器的輸入。顧名思義,這樣的發生器在兩個已知振幅水平之間會有急劇的過渡,t0,應具有最小的過沖(或下沖),然后在剩余的測量時間內保持平坦。在這種情況下,“平坦”意味著比放大器中要測量的誤差明顯平坦。

需要很高的精度才能確定運算放大器的任何輸出信號完全是由于它的建立響應,而不是它對階躍轉換后輸入端存在的信號的響應。該信號路徑中的任何有源器件都需要比DUT更好的建立特性。

這種發電機在實踐中很難開發。一種相當“低技術”的設備已經使用了相當長的一段時間,作為產生平頂過渡的手段;連接到穩定的低阻抗電壓源的汞潤濕觸點繼電器的觸點開口可用于產生相當干凈(且令人驚訝的快速)平頂脈沖。該圖顯示了執行此功能的簡單電路。對于負向轉換,在繼電器閉合的情況下,將直流電壓VSTEP施加到DUT的輸入端,并將50 Ω電阻施加到地。當繼電器斷開時,輸入節點迅速放電至地,從而產生輸入轉換。開路繼電器觸點確保所有其他元件與放大器輸入完全隔離;只要繼電器保持開路,輸入電平就保持恒定(接地至50 Ω)。

wKgaomSNHH-AQBzrAAAdjDYFfEU998.gif

下一個問題:直接測量輸出需要處理較大的動態范圍。如果將DUT配置為逆變器,則可以創建一個減法器電路,該電路僅查看誤差信號,而不必處理輸出的整個動態范圍。圖中所示電路用于測量AD16的797位建立時間—典型值為800.0%為0015 ns。

wKgZomSNHICAYcTUAABZYtnYnIY902.gif

本電路中的DUTA1的增益配置為-1。從輸入到輸出的分壓器形成第二個“假”求和節點,該節點將在放大器的求和節點上復制信號。100-Ω電位計用于將直流電壓調零。電位計的游標由A2輸入端的二極管箝位,以限制該放大器的飽和效應。輸出也具有類似的箝位功能。

由于A2輸出端的轉換前和轉換后電壓相同(即差值為零),因此由于階躍變化引起的放大器的建立特性對于測量A1并不重要。因此,可以測量A2的輸出以找到A1的建立時間。

該技術要求將DUT配置為反相放大器。該電路可以在其他增益下工作,但電阻值和直流平衡電位計的設置將對測量產生更大的影響。

:還有其他技術嗎?

A:另一種測量建立時間的技術使用數字示波器的計算能力。它計算一個波形,該波形表示建立誤差,表示為DUT的采集輸入和輸出信號之間的瞬時差值,并將其與理想建立器件的值進行比較。由此產生的波形是DUT的誤差。

如果該系統存在增益誤差,它將在誤差波形中顯示為直流失調。該計算可以適用于具有任何增益的DUT,無論是反相還是同相。它還可以補償本身具有低頻穩定尾的信號發生器。DUT對低頻輸入的響應不會受到該建立時間的影響。

由于此類示波器主要針對速度而設計,因此為了確定更高分辨率下的誤差,必須使用平均法。例如,如果示波器中使用的A/D只有8位分辨率,但精度優于8位,則可以對多個周期進行平均,以提高測量的有效分辨率。

:還有嗎?

A:然而,測量建立時間的第三種方法是直接查看輸出。Data Precision Data 6000 可以直接數字化高達 5 V 的信號,具有 16 位精度和 10ps 分辨率。美中不足的是,該儀器依賴于使用比較器探頭進行重復采樣。每個采樣點的波形一次由一位組成。因此,獲得沉降特性可能非常耗時。當使用具有1kHz高頻率的繼電器式平頂發生器時尤其如此。

Q. 為什么數據手冊有時會定義短期和長期穩定特性?

一個。建立時間的傳統定義是從輸入轉換到放大器輸出進入指定誤差區并且不再離開的時間。這個概念相對簡單明了。但是,在某些情況下,初始建立速度很快,然后長時間穩定到最終值。單電源放大器在下軌附近可能表現出這種特性。對于大瞬變,“熱尾”是一種緩慢的漂移,在快速穩定到明顯出色的初始精度后持續相對較長的時間。

當運算放大器內的電壓電平變化由階躍轉換引起時,會產生晶體管之間的溫度梯度。匹配的晶體管在暫時不同的溫度下無法很好地跟蹤。芯片的熱時間常數決定了平衡恢復所需的時間。運算放大器旨在通過仔細放置器件和產生熱對稱的策略來防止或減少這些影響,但對于低電平高精度器件來說,這比為高速設計的器件更容易,因為會發生大而快速的功率擺動。

特別是,新的介電隔離工藝(如XFCB)在提高運算放大器的原始速度方面創造了奇跡,在最大限度地減少熱尾的存在方面可能有一些困難。這是因為該過程為每個晶體管提供了一個單獨的電介質“浴缸”。雖然這種介電隔離降低了寄生電容并大大加快了電氣性能,但它也提供了隔熱,減緩了熱量散發到基板的速度。

長尾的嚴重程度取決于應用。例如,一些系統以與初始短期建立時間兼容的速率采樣,并且不會受到長期漂移的嚴重影響。通信系統和其他系統,其中轉換信號的頻域特性是最重要的,是此類系統的例子。雖然長期建立誤差會導致增益和失調的變化,但長期熱尾對數字化信號失真產物的貢獻最小。對于這些系統,頻域測量(如失真產物)比建立時間等時域測量更重要。

另一方面,視頻和掃描儀等系統可能會產生階躍輸入,然后是恒定值的長期平臺。在此期間,運算放大器輸出信號的重復A/D轉換將跟蹤長期建立特性。對于這些系統,了解運算放大器的長期建立特性非常重要。

下圖顯示了AD8036的長期和短期建立模式,AD0是一款單位增益穩定的高速箝位放大器,非常適合高速系統中的A/D驅動器。左圖顯示,在最初的大轉換之后,輸出仍比其長期最終值高出約09.300%。然而,右圖顯示,在大約16 ns之后,輸出進入局部0.01%短期建立區域,某些系統可以對其進行有效采樣。AD8036的失真極低(負載2 Ω時,二次和三次諧波下降3 dB以上),因此非常適合對這種性能至關重要的系統。

wKgaomSNHIKADaE-AAAdZZWhQ9M168.gif

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 轉換器
    +關注

    關注

    27

    文章

    8625

    瀏覽量

    146869
  • 運算放大器
    +關注

    關注

    215

    文章

    4895

    瀏覽量

    172558
  • 數據采集
    +關注

    關注

    38

    文章

    5905

    瀏覽量

    113514
收藏 人收藏

    評論

    相關推薦

    靜態時序之建立時間和保持時間分析

    靜態時序分析包括建立時間分析和保持時間分析。建立時間設置不正確可以通過降低芯片工作頻率解決,保持時間設置不正確芯片無法正常工作。
    的頭像 發表于 08-22 10:38 ?4185次閱讀

    用工程師

    開關電源行業中的應用工程師的主要職責是什么啊?求高..手解決。。
    發表于 05-20 10:24

    建立時間和保持時間討論

    本帖最后由 虎子哥 于 2015-3-12 21:24 編輯 建立時間(Setup Time):是指在觸發器的時鐘信號上升沿到來以前,數據穩定不變的時間,如果建立時間不夠,數據將不能在這個時鐘
    發表于 03-10 23:19

    儀表放大器應用工程師指南

    儀表放大器應用工程師指南
    發表于 04-12 11:12

    ADC時延和建立時間的區別是什么?

    ADC時延和建立時間的區別是什么?以及ADC時延和建立時間將會如何影響您的應用電路?
    發表于 04-12 07:19

    時延和建立時間在ADC電路中的區別

    時延和建立時間setup在ADC電路中的區別:對于大多數 ADC 用戶來說,“時延”和“建立時間”這兩個術語有時可以互換。但對于 ADC 設計人員而言,他們非常清楚
    發表于 11-22 23:33 ?1590次閱讀

    放大器的建立時間介紹

    本篇仿真介紹放大器的建立時間,也稱為上升時間。它是高速放大電路、或在SARADC驅動電路設計時,需要謹慎評估的參數。
    的頭像 發表于 02-15 16:37 ?6264次閱讀
    放大器的<b class='flag-5'>建立時間</b>介紹

    AN-351: 應用工程師問答——2

    AN-351: 應用工程師問答——2
    發表于 03-21 01:29 ?7次下載
    AN-351: 應<b class='flag-5'>用工程師</b>問答——2

    AN-360:詢問用工程師-6:運算放大器問題

    AN-360:詢問用工程師-6:運算放大器問題
    發表于 04-27 09:16 ?2次下載
    AN-360:<b class='flag-5'>詢問</b>應<b class='flag-5'>用工程師</b>-6:運算放大器問題

    問問應用工程師--9

    問問應用工程師--9
    發表于 04-27 11:41 ?3次下載
    問問應<b class='flag-5'>用工程師</b>--9

    AN-353:詢問用工程師-10

    AN-353:詢問用工程師-10
    發表于 04-27 15:47 ?2次下載
    AN-353:<b class='flag-5'>詢問</b>應<b class='flag-5'>用工程師</b>-10

    AN-359:運算放大器的建立時間

    AN-359:運算放大器的建立時間
    發表于 04-29 15:28 ?4次下載
    AN-359:運算放大器的<b class='flag-5'>建立時間</b>

    數字IC設計中的建立時間和保持時間

    ??本文主要介紹了建立時間和保持時間
    的頭像 發表于 06-21 14:38 ?2536次閱讀
    數字IC設計中的<b class='flag-5'>建立時間</b>和保持<b class='flag-5'>時間</b>

    SOC設計中的建立時間和保持時間

    建立時間和保持時間是SOC設計中的兩個重要概念。它們都與時序分析有關,是確保芯片正常工作的關鍵因素。
    的頭像 發表于 08-23 09:44 ?943次閱讀

    PCB傳輸線建立時間、保持時間建立時間裕量和保持時間裕量

     信號經過傳輸線到達接收端之后,就牽涉到建立時間和保持時間這兩個時序參數,它們表征了時鐘邊沿觸發前后數據需要在鎖存器的輸入持續時間,是接收器本身的特性。簡而言之,時鐘邊沿觸發前,要求數據必須存在一段
    發表于 09-04 15:16 ?818次閱讀
    PCB傳輸線<b class='flag-5'>建立時間</b>、保持<b class='flag-5'>時間</b>、<b class='flag-5'>建立時間</b>裕量和保持<b class='flag-5'>時間</b>裕量