精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

實(shí)例下載 | 如何在Orcad Capture和Allegro PCB軟件中實(shí)現(xiàn)模塊電路設(shè)計以及復(fù)用

深圳(耀創(chuàng))電子科技有限公司 ? 2022-09-06 09:42 ? 次閱讀

使用Orcad Capture軟件和Allegro軟件進(jìn)行PCB設(shè)計的時候,電路圖中有很多電路相同的模塊,使用模塊復(fù)用的操作方法可以提高工作效率、減少工作量,同時也可以使得電路板的設(shè)計整體上顯的整體美觀。

今天我們使用一個小模塊的電源電路作為例子來講解設(shè)計過程和方法。

a471bb08-2aee-11ed-9ade-dac502259ad0.png

1、建立原理圖文件

a4863e52-2aee-11ed-9ade-dac502259ad0.png

2、建立元件庫MP1495元件符號

a4904d98-2aee-11ed-9ade-dac502259ad0.png

3、繪制芯片的原理圖符號庫文件

a49bd78a-2aee-11ed-9ade-dac502259ad0.png

4、建立層次關(guān)系

a4ad0096-2aee-11ed-9ade-dac502259ad0.png

繪制完成后電源電路,如下圖所示。

a4b4883e-2aee-11ed-9ade-dac502259ad0.png

a4bdc656-2aee-11ed-9ade-dac502259ad0.png

a4c8ab0c-2aee-11ed-9ade-dac502259ad0.png?

5、添加封裝

a4d628d6-2aee-11ed-9ade-dac502259ad0.png

6、核對文件編號

勾選PCB Editor Reuse 下的Generate Reuse module,點(diǎn)擊確定。后續(xù)兩個彈窗選擇確定。

a4e22f46-2aee-11ed-9ade-dac502259ad0.png

a4f01d4a-2aee-11ed-9ade-dac502259ad0.png

7、同步導(dǎo)入網(wǎng)絡(luò)

a4f941a4-2aee-11ed-9ade-dac502259ad0.png

加載元件封裝后的情況。

a5036bc0-2aee-11ed-9ade-dac502259ad0.png

a50d3d80-2aee-11ed-9ade-dac502259ad0.png


8、對電路進(jìn)行布局

a51dfdf0-2aee-11ed-9ade-dac502259ad0.png

9、創(chuàng)建模塊電路

a5280e62-2aee-11ed-9ade-dac502259ad0.png

a5323e8c-2aee-11ed-9ade-dac502259ad0.png

10、設(shè)置modulepath

Allegro要調(diào)用mdd文件,去modulepath指定的路徑中搜索,所以要先設(shè)置modulepath,然后將生成的mdd文件放入modulepath指定路徑。

a54207fe-2aee-11ed-9ade-dac502259ad0.png

在原理圖里面放多個BLOCK圖。

a54c1104-2aee-11ed-9ade-dac502259ad0.png

a5563b70-2aee-11ed-9ade-dac502259ad0.png

11、檢查生成的電路

a56088dc-2aee-11ed-9ade-dac502259ad0.png

12、同步原理圖

然后同步原理圖,然后再次導(dǎo)入網(wǎng)絡(luò)表。執(zhí)行模塊復(fù)用后的效果。

a56c6616-2aee-11ed-9ade-dac502259ad0.png

a5323e8c-2aee-11ed-9ade-dac502259ad0.png

a5875584-2aee-11ed-9ade-dac502259ad0.png

總結(jié)

通過上面的學(xué)習(xí)讓我們了解了如何使用Orcad Capture和Allegro進(jìn)行模塊電路設(shè)計與復(fù)用的辦法技巧。運(yùn)用此方法可以幫助大家提高設(shè)計效率,節(jié)省設(shè)計時間。閱讀完這篇文章的小伙伴可以自己去試一試這個新功能,為己所用提高工作效率。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6667

    文章

    2430

    瀏覽量

    203420
收藏 人收藏

    評論

    相關(guān)推薦

    cadence allegro orcad各版本軟件下載鏈接分享

    851825 Cadence Allegro and OrCAD 2022 https://pan.quark.cn/s/923a58670d69 cadence 16.6補(bǔ)丁 https
    發(fā)表于 10-18 13:51

    Orcad怎么批量修改屬性值字體的大小

    OrCAD Capture是一款具有簡單易用、功能特點(diǎn)豐富的電路原理圖輸入工具。由于它簡單直觀的使用模式和易用性使其成為受歡迎的設(shè)計輸入工具。同時具有元件信息管理系統(tǒng)(CIS)可以在線訪問或從中心元件數(shù)據(jù)庫
    的頭像 發(fā)表于 10-09 15:24 ?471次閱讀
    <b class='flag-5'>Orcad</b><b class='flag-5'>中</b>怎么批量修改屬性值字體的大小

    OrCAD Capture 17.2 點(diǎn)擊edit simulation profile沒有反應(yīng)

    請問OrCAD capture 17.2點(diǎn)擊edit simulation profile后沒有反應(yīng)應(yīng)該怎么解決呢,可以正常繪制原理圖,也可以跑仿真,但是沒有simulation setting窗口彈出,無法修改仿真設(shè)置,求助各位!
    發(fā)表于 09-19 22:28

    電源多路復(fù)用電路設(shè)計指南

    電子發(fā)燒友網(wǎng)站提供《電源多路復(fù)用電路設(shè)計指南.pdf》資料免費(fèi)下載
    發(fā)表于 07-13 09:33 ?0次下載

    電路仿真和PCB設(shè)計軟件

    關(guān)鍵要點(diǎn)電路仿真軟件PCB設(shè)計軟件PCB設(shè)計過程中發(fā)揮著互補(bǔ)作用,為工程師提供設(shè)計、仿真、驗(yàn)證和優(yōu)化電子
    的頭像 發(fā)表于 07-13 08:12 ?1818次閱讀
    <b class='flag-5'>電路</b>仿真和<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>軟件</b>

    PCB電路設(shè)計的接地資料基礎(chǔ)

    電子發(fā)燒友網(wǎng)站提供《PCB電路設(shè)計的接地資料基礎(chǔ).docx》資料免費(fèi)下載
    發(fā)表于 07-04 14:06 ?17次下載

    藍(lán)牙模塊的工作原理與電路設(shè)計

    藍(lán)牙技術(shù)是一種短距離無線通信技術(shù),廣泛應(yīng)用于各種智能設(shè)備,如手機(jī)、耳機(jī)、智能手表等。藍(lán)牙模塊作為實(shí)現(xiàn)藍(lán)牙通信的核心部件,其工作原理和電路設(shè)計對于藍(lán)牙設(shè)備的性能和穩(wěn)定性至關(guān)重要。本文將
    的頭像 發(fā)表于 06-14 16:04 ?1431次閱讀

    orcad capture修改元件庫后如何更新原理圖

    OrCAD Capture是一款具有簡單易用、功能特點(diǎn)豐富的電路原理圖輸入工具。
    的頭像 發(fā)表于 05-10 14:19 ?2103次閱讀

    Allegro SPB 16.3 版 PCB 畫板速成教材

    電子發(fā)燒友網(wǎng)站提供《Allegro SPB 16.3 版 PCB 畫板速成教材.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:30 ?14次下載

    快速學(xué)會 OrCAD Capture CIS

    電子發(fā)燒友網(wǎng)站提供《快速學(xué)會 OrCAD Capture CIS .pdf》資料免費(fèi)下載
    發(fā)表于 02-29 09:27 ?19次下載

    OrCAD Capture V16.3 簡易教程

    電子發(fā)燒友網(wǎng)站提供《OrCAD Capture V16.3 簡易教程.zip》資料免費(fèi)下載
    發(fā)表于 02-29 09:16 ?12次下載

    利用Sigrity Aurora進(jìn)行PCB布線后的仿真分析-阻抗及寄生參數(shù)析

    Cadence 17.4后 將ORCADALLEGRO的聯(lián)系更加緊密,同時PCB仿真功能有明顯的提升,以前PCB的后仿真基本是在Cadence Sigrity
    的頭像 發(fā)表于 02-26 09:12 ?4148次閱讀
    利用Sigrity Aurora進(jìn)行<b class='flag-5'>PCB</b>布線后的仿真分析-阻抗及寄生參數(shù)析

    電子電路設(shè)計用什么軟件

    Applicable Graphical Layout Editor)是一款流行的電子電路設(shè)計軟件,由Autodesk公司開發(fā)。它具有友好的界面和豐富的庫,可用于創(chuàng)建復(fù)雜的電路圖和PCB
    的頭像 發(fā)表于 01-23 13:56 ?3451次閱讀

    PCB設(shè)計布線Cadence 20問

    Cadence Allegro現(xiàn)在幾乎成為高速板設(shè)計實(shí)際上的工業(yè)標(biāo)準(zhǔn),版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,可完成高速、高密度、多
    發(fā)表于 01-05 15:34 ?562次閱讀

    orcad修改封裝怎么更新庫

    Orcad是一款專業(yè)的電路設(shè)計軟件,可以用于創(chuàng)建和編輯電路圖和PCB布局。當(dāng)我們需要修改封裝并更新庫時,我們可以按照以下步驟進(jìn)行操作: 打開
    的頭像 發(fā)表于 12-20 09:59 ?3996次閱讀