分享產品試用報告,測試板卡是基于Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗處理器設計的異構多核SoC工業級核心板。
以下為測評內容,歡迎閱讀:
TLZ7x-EasyEVM是廣州創龍基于Xilinx Zynq-7000 SoC設計的高速數據采集處理開發板,采用核心板+底板的設計方式,尺寸為160mm*108mm,它主要幫助開發者快速評估核心板的性能。核心板采用12層板沉金無鉛設計工藝,尺寸為62mm*38mm,引出PL端和PS端全部可用資源信號引腳,降低了開發難度和周期,以便開發者進行快捷的二次開發使用。
底板采用4層無鉛沉金電路板設計。Xilinx Zynq-7000 SoC集成PS端單核/雙核Cortex-A9 ARM + PL端 Artix-7 架構可編程邏輯資源;PS 端最高主頻可達 866MHz;使用 Vivado HLx,兼容 Xilinx 最新的 SDSoc 開發環境,為異構 Zynq 全可編程SoC 部署提供類嵌入式 C/C++應用的開發體驗,可通過 C/C++開發算法,可加快算法開發進程。
上圖:
開發板:做工杠杠滴,工控首選。
地板:
配件:
光盤雖然老,但是比起某云,讀起來那是快得多。
地板資源:
1、USB HOST接口,PHY芯片型號為USB3320C-EZK。
2、千兆以大網接口,PHY芯片型號為KSZ9031RNXIA,這也是很常見的PHY。
3、一個USB轉兩路串口,一路串口連接PS側UART,另外一路串口連接PL側UART。
4、一個2x 7pin的JTAG接口,間距2.0mm。
5、一個2x 17pin的擴展GPIO接口,間距2.54mm。
6、一個GPIO/USB/HDMI擴展接口, 共3x16=48pin的歐式端子。
7、兩個Camera接口,為2x 20pin排母,間距2.54mm。
8、1個VCC0_ADJ電壓配置接口,用于配置FPGA端電壓,1.5V、1.8V和3.3V可選
9、一個軟復位按鍵。
10、一個PL端PROG按鍵。
11、四個用戶按鍵(PS端1個,PL端3個)。
12、一個CAN接口,3pin綠色端子,間距2.54mm,CAN芯片型號為TI的ISO1050DUBIsolated CAN Transceiver。
13、一個TF卡接口。
14、一個1x 6bit撥碼開關用作BOOT SET。
15、一個側按復位按鍵。
-
嵌入式開發
+關注
關注
18文章
1022瀏覽量
47518 -
開發板
+關注
關注
25文章
4959瀏覽量
97214 -
硬件開發
+關注
關注
3文章
156瀏覽量
24141 -
全志科技
+關注
關注
4文章
102瀏覽量
16079
發布評論請先 登錄
相關推薦
評論