精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

【玩轉多核異構】i.MX8M Plus開發板的M核SPI主從模式通訊

飛凌嵌入式 ? 2023-04-07 17:08 ? 次閱讀

為了能夠讓更多工程師朋友了解多核異構處理器,飛凌嵌入式特別推出了【玩轉多核異構】專題,幫助大家解決在多核異構處理器的開發過程中遇到的問題。專題持續更新中,歡迎您的訂閱關注。

SPI(串行外圍設備接口)是一種低成本、易使用的接口協議,具備全雙工、高速、通訊簡單的特點,被廣泛應用于微控制器和外圍設備芯片之間的通訊。當SPI接口作為主模式時可以連接Flash存儲器、AD采樣芯片、實時時鐘RTC、LCD顯示屏、音頻芯片以及各種傳感器。

d1234a56-d4c9-11ed-ad0d-dac502259ad0.png

隨著產品功能的愈加豐富,多處理器使用SPI接口進行通訊的場景開始出現,而多個SPI設備之間通信必須由主設備(Master)來控制從設備(Slave)。小編手上的OKMX8MP-C開發板基于NXPi.MX8MPlus多核異構處理器設計,它的M核有1路SPI,因而為實現SPI的相互通訊,我們就需要兩塊OKMX8MP-C開發板的SPI互作主從設備進行通信。本文小編就將從應用角度為大家講解M核SPI間通訊的實現方式。

d135e684-d4c9-11ed-ad0d-dac502259ad0.jpg

一、SPI主模式

1. SPI初始化

SPI初始化主要包括總線時鐘、管腳和相應寄存器的初始化。具體如下:

(1)SPI總線時鐘:現將SPI總線倍頻到800MHz,再10分頻到80MHz。

CLOCK_SetRootMux(kCLOCK_RootEcspi2,kCLOCK_EcspiRootmuxSysPll1);//SPI2總線時鐘使用PLL1-800MHz

(2)管腳配置:選擇SPI2的四個管腳。

IOMUXC_SetPinMux(IOMUXC_ECSPI2_MISO_ECSPI2_MISO, 0U); // SPI2-MISO IOMUXC_SetPinMux(IOMUXC_ECSPI2_MOSI_ECSPI2_MOSI, 0U); // SPI2-MOSI IOMUXC_SetPinMux(IOMUXC_ECSPI2_SCLK_ECSPI2_SCLK, 0U); // SPI2-SCLK IOMUXC_SetPinMux(IOMUXC_ECSPI2_SS0_ECSPI2_SS0, 0U); // SPI2-SSO

(3)SPI速率:設置速率為500K。

#define TRANSFER_BAUDRATE 500000U // 速率 500K

(4)數據長度選擇:8bit。

config->burstLength=8;//數據長度8bit

(5)四種模式選擇:CPOL和CPHA的四種組合即為SPI的四種模式。

config->clockInactiveState = kECSPI_ClockInactiveStateLow; // 時鐘SCL: 活動時低電平,空閑時高電平 config->dataLineInactiveState = kECSPI_DataLineInactiveStateLow;// 數據MOSI&MISO: 活動時低電平,空閑時高電平 config->chipSlectActiveState = kECSPI_ChipSelectActiveStateLow;// 片選SS: 低電平選中,高電平無效 config->polarity = kECSPI_PolarityActiveHigh; // 時鐘信號極性,即CPOL為0的話 SCLK高電平有效(空閑的時候為低電平),為1的話SCLK低電平有效(空閑的時候為高電平)。 config->phase = kECSPI_ClockPhaseFirstEdge; // 時鐘相位,即CPHA為0的話串行時鐘的第一個跳變沿(上升沿或下降沿)采集數據,為1的話串行時鐘的第二個跳變沿(上升沿或下降沿)采集數據。

(6)主模式選擇:設置SPI為主模式。

config->channelConfig.channelMode = kECSPI_Master; // 主模式

(7)通道選擇:一個SPI有四個硬件片選信號,每個片選信號是一個硬件通道,本程序選擇通道0。

config->channel = kECSPI_Channel0; // 通道0

(8)關閉自回環:如果開啟了自回環,那么SPI數據會在芯片內回環,不會到外部管腳,在程序調試時可以排除外部端子的干擾,但真實應用時,需要關閉自回環,從外部管腳收發數據。

Config->enableLoopBack = false; // 不回環,使用外部管腳

2. SPI收發流程

我們分別將兩塊OKMX8MP-C開發板命名為開發板1和開發板2,并且將開發板1的SPI接口采用主模式,使能收發中斷;將開發板2的SPI接口采用從模式,使能收發中斷。

SPI主發送64字節數據,SPI從接收后,將數據回傳。SPI主接收回傳信息后,比對接收和發送的數據是否一致,輸出比對結果。如一致,本次傳輸結束,等待輸入任何按鍵啟動下一次傳輸。

(1)SPI發送數據:EXAMPLE_ECSPI_MASTER_BASEADDR 表示為SPI2,g_m_handle為SPI實例,包含了發送接收中斷及其回調函數,masterXfer為要發送的64字節數據。

ECSPI_MasterTransferNonBlocking(EXAMPLE_ECSPI_MASTER_BASEADDR, &g_m_handle, &masterXfer); //主模式中斷方式發送數據

(2)SPI接收數據:SPI總線的發送和接收都是主模式控制的,因此接收函數的過程和發送是一致的。

(3)接收和發送數據對比:

for (i = 0U; i < TRANSFER_SIZE; i++) { if (masterTxData[i] != masterRxData[i]) { errorCount++; } }

二、SPI從模式

1. SPI初始化

SPI從模式初始化與主模式要保持一致,除了將工作模式設為從模式,其他設置均一樣。主從模式選擇:設置SPI為從模式。

config->channelConfig.channelMode = kECSPI_Slave; //從模式

2. SPI收發流程

開發板2的SPI接口采用從模式,使能收發中斷。

SPI從進入等待接收狀態,在片選有效后,通過接收中斷獲取數據,并回傳信息,再次進入接收狀態。

(1)SPI接收數據:EXAMPLE_ECSPI_SLAVE_BASEADDR表示為SPI2,g_m_handle為SPI實例,包含了發送接收中斷及其回調函數,slaveXfer存儲接收的數據。

ECSPI_SlaveTransferNonBlocking(EXAMPLE_ECSPI_SLAVE_BASEADDR, &g_s_handle, &slaveXfer); //從模式中斷方式接收數據

(2)SPI發送數據:SPI總線的發送和接收都是主模式控制的,因此接收函數的過程和發送是一致的。

三、A核修改

A核設備樹中若保留SPI2,內核解析設備樹,在/dev下生成設備文件spidev1.0。這樣待M核運行后,A核將重新對SPI2初始化,造成M核SPI功能異常,因此需要去除A核對SPI的控制。

1.修改設備樹

(1)在設備樹OK8MP-C.dts中,刪除SPI2設備節點相關信息。

&ecspi2 { #address-cells = <1>; #size-cells = <0>; fsl,spi-num-chipselects = <1>; pinctrl-names = "default"; pinctrl-0 = <&pinctrl_ecspi2 &pinctrl_ecspi2_cs>; cs-gpios = <&gpio5 13 GPIO_ACTIVE_LOW>; status = "okay"; spidev1: spi@0 { reg = <0>; compatible = "rohm,dh2228fv"; spi-max-frequency = <500000>; }; }; pinctrl_ecspi2: ecspi2grp { fsl,pins = < MX8MP_IOMUXC_ECSPI2_SCLK__ECSPI2_SCLK 0x82 MX8MP_IOMUXC_ECSPI2_MOSI__ECSPI2_MOSI 0x82 MX8MP_IOMUXC_ECSPI2_MISO__ECSPI2_MISO 0x82 >; }; pinctrl_ecspi2_cs: ecspi2cs { fsl,pins = < MX8MP_IOMUXC_ECSPI2_SS0__GPIO5_IO13 0x40000 >; };

(2)編譯生成新的內核鏡像Image及設備樹OK8MP-C.dtb。

(3)將生成的OK8MP-C.dtb和Image拷貝至開發板/run/media/mmcblk2p1/目錄下,輸入sync命令,重啟開發板。

(4)輸ls /dev查看發現沒有SPI2設備文件spidev1.0。

四、程序驗證

1.硬件連接

使用杜邦線將兩塊OKMX8MP-C開發板的SPI一一對應連接,線序如下:

開發板1--SPI主模式

開發板2--SPI從模式

管腳名稱

開發板位置

管腳名稱

開發板位置

MISO

P40-10

MISO

P40-10

MOSI

P40-8

MOSI

P40-8

SCK

P40-1

SCK

P40-1

SS0

P40-3

SS0

P40-3

GND

P40-4/P40-7

GND

P40-4/P40-7

2. M核程序

修改uboot環境變量設置M核自啟動,同時將M核程序forlinx_m7_tcm_firmware.bin

放到/run/media/mmcblk2p1/目錄下。注意,SPI主模式程序須放入開發板1,SPI從模式程序須放入開發板2。

3. 實際測試

(1)開發板2先上電,M核程序啟動,完成SPI初始化后,進入接收等待狀態;

(2)開發板1后上電,M核程序啟動,完成SPI初始化后,主動發送64字節數據;

(3)開發板2SPI接收數據,通過串口打印接收的數據,并將接收的數據再次發送;

d158ebac-d4c9-11ed-ad0d-dac502259ad0.png

(4)開發板1的SPI接收到回傳信息,通過串口打印接收的數據。和發送數據比對,輸出結果。

d16b5df0-d4c9-11ed-ad0d-dac502259ad0.png

(5)此時在開發板1調試串口輸入任意鍵,即可開啟新一輪的SPI發送和接收流程。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • ARM
    ARM
    +關注

    關注

    134

    文章

    9046

    瀏覽量

    366822
  • NXP
    NXP
    +關注

    關注

    60

    文章

    1267

    瀏覽量

    183293
  • SPI
    SPI
    +關注

    關注

    17

    文章

    1701

    瀏覽量

    91329
  • 多核異構
    +關注

    關注

    0

    文章

    17

    瀏覽量

    5438
收藏 人收藏

    評論

    相關推薦

    i.MX Linux開發實戰指南—基于野火i.MX系列開發板

    電子發燒友網站提供《i.MX Linux開發實戰指南—基于野火i.MX系列開發板.pdf》資料免費下載
    發表于 10-10 17:23 ?9次下載

    使用TPS65219為i.MX 8M Plus供電

    電子發燒友網站提供《使用TPS65219為i.MX 8M Plus供電.pdf》資料免費下載
    發表于 08-31 10:15 ?0次下載
    使用TPS65219為<b class='flag-5'>i.MX</b> <b class='flag-5'>8M</b> <b class='flag-5'>Plus</b>供電

    i.MX 8M Plus中的ISP圖像信號處理模塊特性概述

    日常生活中,人類約80%的信息來自于視覺信息,而視覺信息的載體是數以億萬計的圖片和視頻流,因此如何打造高效而智能的視覺處理解決方案,是擺在開發者面前的重要課題。 恩智浦推出的i.MX 8M P
    的頭像 發表于 08-02 11:39 ?1157次閱讀

    【正點原子i.MX93開發板試用連載體驗】02 - 異通訊測試

    i.MX93 這塊芯片是異架構的,我們可以用M來跑一些快啟和實時性要求高的功能,A來進行數據處理和HMI顯示這一塊的功能,這里基于正點
    發表于 07-13 14:00

    TSN時鐘同步 | PTP對時案例演示——基于NXP i.MX 8M Plus

    TLIMX8MP-EVM評估的TSN時鐘同步、PTP對時案例,創龍科技TLIMX8MP-EVM是基于NXP i.MX 8M
    發表于 07-10 10:28

    【正點原子i.MX93開發板試用連載體驗】第一篇:開箱

    來看,正點原子i.MX93開發板采用的是NXP i.MX9352處理器,具有雙[Cortex-A55@1.7GHz]和M33@250MHz
    發表于 06-20 14:06

    使用myir的開發板進行spi通信,emmc模式下使用spi1則無法接收到數據,為什么?

    使用myir的開發板進行spi通信。 問題:spi1和spi5在debug模式下都可以正常接收數據. emmc
    發表于 05-21 06:10

    正點原子i.MX93開發板

    我計劃申請正點原子i.MX93開發板,因為我希望利用其強大的NXP i.MX9352處理器進行中高端嵌入式Linux開發。這款處理器具備雙
    發表于 05-16 14:57

    【新品體驗】正點原子i.MX93開發板免費試用

    正點原子i.MX93開發板,雙CortexA55@1.7GHz+M33@250MHz+0.5TNPU,雙路RS485&amp;FDCAN&amp;千兆以太網,異
    發表于 05-10 10:37

    正點原子i.MX 93開發板,雙A55+M33+NPU,雙路RS485&amp;FDCAN&amp;千兆網,異/AI/工業開發!

    正點原子i.MX 93開發板,雙A55+M33+NPU,雙路RS485&FDCAN&千兆網,異/AI/工業
    的頭像 發表于 05-08 15:00 ?713次閱讀
    正點原子<b class='flag-5'>i.MX</b> 93<b class='flag-5'>開發板</b>,雙<b class='flag-5'>核</b>A55+<b class='flag-5'>M</b>33+NPU,雙路RS485&amp;FDCAN&amp;千兆網,異<b class='flag-5'>核</b>/AI/工業<b class='flag-5'>開發</b>!

    飛凌嵌入式i.MX8M Plus開發板的OTA遠程升級方案

    的方式,可升級系統內核、文件系統和應用。接下來,將以飛凌嵌入式OKMX8MP-C開發板為例,基于Linux5.4.70版本內核,展示升級前后的切換效果。切換前,系
    的頭像 發表于 04-29 08:01 ?679次閱讀
    飛凌嵌入式<b class='flag-5'>i.MX8M</b> <b class='flag-5'>Plus</b><b class='flag-5'>開發板</b>的OTA遠程升級方案

    NXP i.MX 93核心工業方案

    MYC-LMX9X核心開發板NXPi.MX93重新定義入門級嵌入式CPU模組2*Cortex-A55@1.7GHz+Cortex-M33@250MHz,滿足高性能和實時性需求;集成
    的頭像 發表于 04-23 11:07 ?972次閱讀
    NXP <b class='flag-5'>i.MX</b> 93核心<b class='flag-5'>板</b>工業方案

    米爾i.MX93核心上市!MPU+MCU+NPU三芯一體,創新LGA設計

    近日,米爾電子推出基于NXPi.MX93系列產品-MYC-LMX9X核心開發板。NXPi.MX9系列在i.MX6和
    的頭像 發表于 04-20 08:01 ?544次閱讀
    米爾<b class='flag-5'>i.MX</b>93核心<b class='flag-5'>板</b>上市!MPU+MCU+NPU三芯一體,創新LGA設計

    使用myir開發板進行spi通信的疑問求解

    使用myir的開發板進行spi通信。 問題:spi1和spi5在debug模式下都可以正常接收數據. emmc
    發表于 03-26 07:39

    基于RA6M5開發板的低功耗電子時鐘設計

    本項目是基于啟明RA6M5開發板搭載2.4寸液晶屏的電子時鐘,該電子時鐘有兩個模式——正常模式和低功耗模式,可以通過
    的頭像 發表于 12-25 12:26 ?867次閱讀
    基于RA6<b class='flag-5'>M</b>5<b class='flag-5'>開發板</b>的低功耗電子時鐘設計