精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

時序簽核方法學及實戰經驗

冬至子 ? 來源:RTL2GDS ? 作者:老本 Benjamin ? 2023-06-28 16:58 ? 次閱讀

在新工藝下對新產品進行靜態時序分析時,我們首先需要考慮的是Signoff的scenarios(或者views)組合,每一個scenario由以下三部分組成:

(1)Operating Mode,即工作模式

(2)PVT Corner

(3)Parasitics Corner

其中的Operating Mode,可以分為Function Mode和Test Mode。對于大型的SoC芯片工作模式多種多樣,特別是牽涉到不同子系統工作電壓可變,甚至同一子系統不同功能模塊的工作電壓可變,排列組合出來的Function Modes數量可以達上百個,這部分與設計是強相關的。而Test Modes與DFT是強相關的,比較常見的有Scan capture mode,Scan shift mode,Bist mode,以及Jtag mode等等。

PVT Corners

顧名思義,PVT分別標明了工藝角快慢,電壓高低,溫度高低,一般是對有源器件而言,比如標準單元和IP等。同一檔電壓下,一般地可以分為以下幾種PVT Corner:

(1)Typical,例如:typical_0p8v_25c,其特點有:

  • typical process
  • nominal power voltage
  • nominal temperature (25c或者85c)

該Corner一般用于評估功耗,有些公司習慣可以選擇25c,有些習慣選擇85c,標準一致就行。按照統計數據,85c的leakage大約是25c的8倍左右,即溫度每升高20度,leakage翻一倍。

(2)WCS,也稱WC,例如:ssgnp_0p72v_125c,其特點有:

  • slow process
  • low power voltage (90% * nominal power voltage)
  • high temperature

因為先進工藝下溫度對管子特性的影響不是線性的,所以按照溫度的高低,又有WCL(表示Low temperate,例如ssgnp_0p72v_m40c)和WCZ(表示Zero Temperature,例如ssgnp_0p72v_0c)兩個。

(3)BCF,也稱BC,例如:ffgnp_0p88v_m40c,其特點有:

  • fast process
  • high power voltage (110% * normal power voltage)
  • low temperature

(4)ML,即Max Leakage,例如:ffgnp_0p88v_125c,期特點有:

  • fast process
  • high power voltage
  • high temperature

Parasitic Corners

除了有源器件部分,無源的互聯繞線也會有不同的工藝角,這里主要從寄生電容C和寄生電阻R來分類,寄生電感L的建模在特殊工藝或者更先進的3nm/2nm工藝可能會更多地考慮。

(1)Ctypical

特點:電容和電阻不偏大也不偏小,居中狀態

(2)Cworst (或Max C)

特點:由于繞線在制造過程中發生寬度偏大/間距變小,導致電容偏大,相應地電阻偏小的狀態,對于較短的繞線,總體的RC乘積是偏大的,造成繞線延遲偏大

(3)Cbest (或Min C)

特點,與Cworst相反,電容偏小,電阻偏大,RC偏小的狀態,較短的繞線延遲偏小

(4)RCworst (或Max RC)

特點:對于較長的繞線,RC值有可能是由電阻R主導,假如在制造過程中寬度偏小,造成電阻偏大,電容偏小,然而總體的RC乘積是偏大的,較長的繞線延遲偏大

(5)RCbest (或Min RC)

特點:與RCworst相反,電阻小,電容偏大,RC偏小的狀態,較長的繞線延遲偏小

在先進工藝下,引入了Double Pattern(DPT)之后,對于寄生參數提取又加入了新的需要考量的因素,即同一層金屬兩個Mask之間的間距偏差。因此有了下圖的幾個新的Parasitic Corners:

(1)Ctypical_CCworst

(2)Ctypical_CCbest

(3)Cworst_CCworst

(4)RCworst_CCworst

(5)Cbest_CCbest

(6)RCbest_CCbest

特點 :在引入DPT之前的Corner的基礎上加入CCworst或者CCbest,CCworst表示DPT的兩個Mask間距更小,往總體電容變大的方向偏,而CCbest表示DPT的兩個Mask間距更大的,往總體電容變小的方向偏。另外,寄生參數的提取也和溫度有關,往往和PVT Corner的溫度對應。不過,實際制造過程中也會發生不同層的金屬處在不同Corner的情況,在這部分沒有辦法Cover,只能通過Net Derate,或者Clock Uncertainty去Cover了。

在實際項目中,需要注意的是:

(1)布局布線過程中選用的Corner要充分覆蓋到Signoff Corner,因為有些Design中的長線較多,有些Design中短線較多 ,在選擇Cworst/Cbest還是RCworst/RCbest時要綜合考慮,如果runtime能夠承受,可以同時都加上。

(2)由于工藝的需要,芯片的繞線空白區域往往不可避免地需要加一些Metal Fill,而這些Metal Fill往往對寄生參數提取的結果會造成影響,特別是對于繞線密度比較低的區域。因此建議在盡早帶上Metal Fill去跑寄生參數提取。

(3)大家可能會想到,在Hard IP中既有有源器件Stdcell,也有無源的繞線,在Vendor提供IP的時候一般會有各個Scenario的.lib,包括不同PVT和Parasitic Corner的組合,在使用的時候需要一一對應,避免混用。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • SoC芯片
    +關注

    關注

    1

    文章

    608

    瀏覽量

    34874
  • 寄生電容
    +關注

    關注

    1

    文章

    291

    瀏覽量

    19194
  • DPT
    DPT
    +關注

    關注

    0

    文章

    12

    瀏覽量

    6830
  • DFT算法
    +關注

    關注

    0

    文章

    27

    瀏覽量

    7525
  • 寄生電阻
    +關注

    關注

    1

    文章

    20

    瀏覽量

    2279
收藏 人收藏

    評論

    相關推薦

    擁有20多年工程實戰經驗的技術總工,和你談電機控制!

    趙工,20多年工程實戰經驗,現任哈爾濱漢能光電科技有限公司技術總工,此前在國營特大型工廠工作過,熟悉大多工業現場,廠內搞過小改,在鐵路非標設備公司、醫療非標設備公司、國內知名刷卡設備公司、中波發射機供應商做設計工作。
    的頭像 發表于 11-15 17:05 ?0次閱讀

    pcb制造業節約用電實戰經驗

    pcb制造業節約用電實戰經驗
    發表于 08-20 20:36

    FPGA寶貴實戰經驗及Verilog編程規范

    `FPGA寶貴實戰經驗及Verilog編程規范`
    發表于 06-10 12:03

    【資料分享】ST MCU實戰經驗10篇,應用問題,官方解答

    ST MCU實戰經驗10篇,應用問題,官方解答
    發表于 03-21 15:12

    LLEGRO高速高密PCB設計實戰經驗

    本帖最后由 carey123 于 2014-10-24 15:49 編輯 ALLEGRO高速高密PC設計實戰經驗很好的資料采集
    發表于 10-24 12:02

    振動傳感器項目外包,有實戰經驗的電子工程師聯系我。

    振動傳感器項目外包,有實戰經驗的電子工程師聯系我。
    發表于 12-01 12:28

    開關電源維修方法實戰經驗

    開關電源維修方法實戰經驗開關電源維修方法實戰經驗
    發表于 01-15 16:38 ?49次下載

    STM32 應用實戰經驗篇推薦閱讀

    近日,ST官方技術部門又推出了3篇針對STM32應用開發的實戰經驗篇,分享給各位ST MCU使用者。在此我對這三篇文章內容作個簡介,細節可自行去ST官方相關網站下載,文章結尾會介紹。 第一篇是介紹了
    發表于 11-29 17:42 ?488次閱讀

    ARM全國產云平臺部署容器實戰經驗分享

    ARM全國產云平臺部署容器實戰經驗分享
    發表于 07-18 16:11 ?71次下載
    ARM全國產云平臺部署容器<b class='flag-5'>實戰經驗</b>分享

    一種可延長靜態時序分析儀精度的時序工具

    德克薩斯州AUSTIN-IC表征提供商Silicon Metrics Corp.將推出基于SiliconSmart Models的產品線。該系列產品包括該公司為邏輯設計人員提供的首個產品 - 一種可延長靜態時序分析儀精度的時序
    的頭像 發表于 08-13 11:37 ?3169次閱讀

    實戰經驗:從5個方面來談IC設計資料下載

    電子發燒友網為你提供實戰經驗:從5個方面來談IC設計資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發表于 04-14 08:41 ?28次下載
    <b class='flag-5'>實戰經驗</b>:從5個方面來談IC設計資料下載

    嵌入式項目實戰經驗

    嵌入式項目實戰經驗分享,C/C++、Linux、STM32、51單片機、FPGA、IoT、OpenCV、數字圖像處理、通信、算法!
    發表于 11-03 12:36 ?23次下載
    嵌入式項目<b class='flag-5'>實戰經驗</b>

    新思科技電壓時序解決方案已獲三星采用

    新思科技近日宣布與Ansys聯合開發的電壓時序解決方案已獲三星采用,用以加速開發其具有理想功耗、性能和面積(PPA)的高能效比設計。
    的頭像 發表于 04-24 15:27 ?1486次閱讀

    新思科技與Ansys聯合開發的電壓時序解決方案獲三星采用

    該聯合解決方案基于新思科技的行業金牌PrimeTime核技術和Ansys 的RedHawk-SC電源完整性核技術,能夠防止動態電壓降引起的時序失效并盡可能減小時序悲觀性。
    的頭像 發表于 04-27 14:29 ?1043次閱讀

    Top和Block實戰經驗以及DDR接口時序

    IO約束在頂層和模塊級的主要命令都是以下幾個,但是實際應用的復雜程度不可同日而語,本篇會先介紹模塊級IO約束實戰經驗,然后講解頂層IO約束復雜性,過程中會介紹DDR接口時序
    的頭像 發表于 06-27 15:07 ?1026次閱讀
    Top和Block<b class='flag-5'>實戰經驗</b>以及DDR接口<b class='flag-5'>時序</b>