精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

什么是D觸發器,D觸發器如何工作的?

科技觀察員 ? 來源:build-electronic-circuits ? 作者:build-electronic-circ ? 2023-06-29 11:50 ? 次閱讀

什么是觸發器?

鎖存器和觸發器有時組合在一起,因為它們都可以在其輸出上存儲一位(1或0)。與鎖存器相比,觸發器是需要時鐘信號(Clk)的同步電路。D 觸發器僅在時鐘從

0 到 1(上升沿)或 1 到 0(下降沿)時存儲來自 D 輸入的新值。

D 觸發器由兩個 D 閂鎖構成。您可以看到一個 D 觸發器,它在下面的上升沿更新:

D 觸發器主從電路D 觸發器主從電路

該電路的時序圖如下所示。它顯示了上升沿觸發的 D 觸發器的行為。輸出Q僅在時鐘從0變為1時變為D輸入的值。

D觸發器時序圖

D觸發器的時序圖

D觸發器如何工作?

由于輸出 Q 僅在時鐘輸入從 0 變為 1 時發生變化,因此您將獲得以下真值表:

時鐘DQ描述

0XQ內存

(無變化)

0→1 (↑)00將 Q 重置為 0

0→1 (↑)11將 Q 設置為 1

1XQ內存

(無變化)

在真值表的第一行和最后一行中,時鐘輸入為 0 和

1。它們都不是上升沿信號,因此不會發生任何事情。Q輸出保留其具有的任何值。在這種情況下,無論D輸入具有什么值,Q輸出都不會改變,它將保持其值不變。這就是這個電路“記住”一點的方式。

看看中間的兩排。這里的時鐘輸入從0到1,所以你有一個上升沿。這意味著如果D輸入為0,Q輸出將復位為0。如果 D 輸入為 1,則 Q 輸出將設置為

1。

預 置

您在準備使用的芯片(例如 CD4013)中找到的 D 觸發器通常還具有設置和重置輸入,您可以使用這些輸入強制 D 觸發器在輸出上以 1 或 0

開頭。使用這些引腳有時稱為“預設”D觸發器。

D 觸發器與鎖存器的優勢

D 型鎖存電路在 D 觸發器中的應用

D 鎖存電路

D鎖存器的缺點之一是,當其使能引腳為1時,其輸出可以隨時改變。因此,如果將時鐘信號應用于 D 鎖存器,則在正脈沖持續期間,Q

輸出也可能發生變化。

在上面的時序圖中,您可以看到在一個時鐘周期內,輸出既是1又是0,因為D輸入在時鐘脈沖期間發生變化。這是你不希望在時鐘數字系統中發生的事情。

要使該觸發器僅在時鐘信號的上升沿上改變其輸出,您可以構建一個主從D觸發器電路,該電路需要兩個D鎖存器的組合,如下所示:

主從D觸發器的塊

D 人字拖的工作原理

當Clk輸入為0時,主鎖存器的輸出將更改為D輸入的輸出。

如果Clk為0,則表示從鎖存器的使能輸入也為0。因此,此鎖存器的輸出不會發生任何事情。

但在Clk從0變為1(上升沿)的那一刻,從鎖存器的使能輸入設置為1。這意味著當Clk從0變為1時,主鎖存器輸出端的任何內容都將保存到從鎖存器的輸出中。

如果用 NAND 門構建的 D 鎖存器替換符號,您將獲得:

主從電路

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 鎖存器
    +關注

    關注

    8

    文章

    904

    瀏覽量

    41444
  • D觸發器
    +關注

    關注

    3

    文章

    164

    瀏覽量

    47862
  • 觸發器
    +關注

    關注

    14

    文章

    1995

    瀏覽量

    61049
收藏 人收藏

    評論

    相關推薦

    關于D觸發器的問題

    `如圖所示,圖中第一個觸發器D接第二個觸發器的非Q端,這個時序圖,整不明白啊,我的看法是:當第一個時鐘信號高電平來的時候,第一個觸發器的輸出狀態Q是不能判斷的啊,因為
    發表于 01-16 11:50

    D觸發器/J-K觸發器的功能測試及其應用

    D觸發器的功能測試74LS74型雙D觸發器芯片引腳圖,D觸發器功能測試的引腳連線圖,
    發表于 02-14 15:27 ?0次下載
    <b class='flag-5'>D</b><b class='flag-5'>觸發器</b>/J-K<b class='flag-5'>觸發器</b>的功能測試及其應用

    JK觸發器 D觸發器 RS觸發器 T觸發器 真值表

    D觸發器真值表分析: 1. D 觸發器真值表   Dn   
    發表于 09-11 23:15 ?1.9w次閱讀

    D觸發器

    D觸發器 同步式D觸發器邏輯電路圖 D觸發器功能
    發表于 10-20 09:57 ?2513次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發器</b>

    D觸發器,D觸發器是什么意思

    D觸發器,D觸發器是什么意思   邊沿D 觸發器:  電平
    發表于 03-08 13:53 ?4894次閱讀

    D觸發器工作原理是什么?

    D觸發器工作原理是什么? 邊沿D 觸發器: 負跳沿觸發的主從
    發表于 03-08 13:56 ?7w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發器</b><b class='flag-5'>工作</b>原理是什么?

    D觸發器組成T和J-K觸發器電路圖

    圖中所示是用CMOS電路D觸發器組成T型觸發器和J-K觸發器線路。圖示線路將D觸發器的Q端與
    發表于 09-20 03:31 ?2w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發器</b>組成T和J-K<b class='flag-5'>觸發器</b>電路圖

    J-K觸發器組成D觸發器電路圖

    圖中所示是用J-K觸發器組成的D觸發器電路。 從J-K觸發器的邏輯圖已知在D觸發器端增
    發表于 09-24 00:21 ?8308次閱讀
    J-K<b class='flag-5'>觸發器</b>組成<b class='flag-5'>D</b><b class='flag-5'>觸發器</b>電路圖

    D觸發器的結構特點、工作原理及主要應用

    D觸發器也稱為“延遲觸發器”或“數據觸發器”,主要用于存儲1位二進制數據,是數字電子產品中廣泛使用的觸發器之一。除了作為數字系統中的基本存儲
    的頭像 發表于 10-11 17:21 ?16.2w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發器</b>的結構特點、<b class='flag-5'>工作</b>原理及主要應用

    d觸發器有幾個穩態 d觸發器和rs觸發器的區別

    D觸發器的穩態 D觸發器是數字電路中常用的一種存儲元件,它有兩種穩態,即低電平穩態和高電平穩態。當輸入D為低電平時,輸出Q保持為低電平;當輸
    的頭像 發表于 02-06 11:32 ?3548次閱讀

    d觸發器的邏輯功能 d觸發器sd和rd作用

    D觸發器是一種常見的數字邏輯電路,它在數字系統和計算機中扮演著重要的角色。本文將詳細探討D觸發器的邏輯功能、工作原理以及RD(Reset-
    的頭像 發表于 02-06 13:52 ?2.2w次閱讀

    t觸發器d觸發器的區別和聯系

    在數字電路設計中,觸發器是一種非常重要的存儲元件,用于存儲一位二進制信息。觸發器的種類很多,其中最為常見的是T觸發器(Toggle Flip-Flop)和D
    的頭像 發表于 08-11 09:37 ?2105次閱讀

    d觸發器是電平觸發還是邊沿觸發

    D觸發器(Data Flip-Flop)是一種常見的數字邏輯電路元件,主要用于存儲一位二進制數據。D觸發器可以是電平觸發的,也可以是邊沿
    的頭像 發表于 08-22 10:17 ?907次閱讀

    t觸發器變為d觸發器的條件

    在數字電路設計中,觸發器是一種非常重要的存儲元件,用于存儲一位二進制信息。觸發器的種類很多,其中最為常見的有JK觸發器D觸發器和T
    的頭像 發表于 08-22 10:33 ?1061次閱讀

    d觸發器和jk觸發器的區別是什么

    ,可以存儲一位二進制信息。觸發器的輸出狀態取決于輸入信號和觸發器的當前狀態。觸發器的分類主要有D觸發器、JK
    的頭像 發表于 08-22 10:37 ?1205次閱讀