異或門 (簡(jiǎn)稱XOR gate)是數(shù)字邏輯中實(shí)現(xiàn)邏輯異或的邏輯門。有多個(gè)輸入端、一個(gè)輸出端,多輸入異或門可由兩輸入異或門構(gòu)成。若兩個(gè)輸入的電平相異,則輸出為高電平1;若兩個(gè)輸入的電平相同,則輸出為低電平0。即如果兩個(gè)輸入不同,則異或門輸出高電平1。
雖然異或不是開關(guān)代數(shù)的基本運(yùn)算之一,但是在實(shí)際運(yùn)用中相當(dāng)普遍地使用分立的異或門。大多數(shù)開關(guān)技術(shù)不能直接實(shí)現(xiàn)異或功能,而是使用多個(gè)門組合設(shè)計(jì)。
##############################################
##############################################
隨著超大規(guī)模集成電路的復(fù)雜程度不斷提高,電路制造后的測(cè)試所需的時(shí)間和經(jīng)濟(jì)成本也不斷增加。電路在設(shè)計(jì)時(shí)向電路添加一些特殊的結(jié)構(gòu)(例如掃描鏈和內(nèi)建自測(cè)試),能夠大大方便之后的電路測(cè)試。這樣的設(shè)計(jì)被即為可測(cè)試性設(shè)計(jì),它們使電路更加復(fù)雜,但是卻能憑借更簡(jiǎn)捷的測(cè)試降低整個(gè)項(xiàng)目的成本。
隨著超大規(guī)模集成電路的集成度不斷提高,同時(shí)市場(chǎng)競(jìng)爭(zhēng)壓力的不斷增加,集成電路設(shè)計(jì)逐漸引入了可重用設(shè)計(jì)方法學(xué)。可重用設(shè)計(jì)方法學(xué)的主要意義在于,提供IP核(知識(shí)產(chǎn)權(quán)核)的供應(yīng)商可以將一些已經(jīng)預(yù)先完成的設(shè)計(jì)以商品的形式提供給設(shè)計(jì)方,后者可以將IP核作為一個(gè)完整的模塊在自己的設(shè)計(jì)項(xiàng)目中使用。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
圖A中所示是CMOS異或門的符號(hào)和真值表,B是四符合應(yīng)用電路。由真值表可知,2輸入端的異或門只有當(dāng)輸入信號(hào)
發(fā)表于 09-14 00:56
?7658次閱讀
CMOS電路因其在在功耗、抗干擾能力方面具有不可替代的優(yōu)勢(shì),以及在設(shè)計(jì)及制造方面具有簡(jiǎn)單易集成的優(yōu)點(diǎn)而得到廣泛應(yīng)用。如今,在大規(guī)模、超大規(guī)模集成電路特別是數(shù)字電路中早已普遍采用CMOS工藝來來進(jìn)行
發(fā)表于 11-10 14:49
?3.7w次閱讀
異或門,相同得0,不同得1
發(fā)表于 03-24 09:53
二進(jìn)制數(shù)據(jù),而另一輸入提供有控制信號(hào)。常用的數(shù)字邏輯異或門IC包括:TTL邏輯異或門74LS86四路2輸入CMOS邏輯異或門CD4030四路2輸入7486四路2輸入
發(fā)表于 01-23 08:00
異或門電路
上圖為CMOS異或門電路。它由一級(jí)或非門和一級(jí)與或非門組成。或非門的輸出
發(fā)表于 04-06 23:29
?3.6w次閱讀
TTL異或門電路
發(fā)表于 07-15 18:58
?5168次閱讀
異或門電路
異或門和同或門的邏輯符號(hào)如下圖所示。
發(fā)表于 07-16 07:55
?2.2w次閱讀
異或門,異或門是什么意思
異或門電路即,有2個(gè)輸入端、1個(gè)輸出端。當(dāng)2個(gè)輸入端中只有一個(gè)是高電平時(shí),輸出則為高電平;當(dāng)輸入端都是低電平或
發(fā)表于 03-08 12:10
?1.6w次閱讀
異或門 (英語:Exclusive-OR gate,簡(jiǎn)稱XOR gate,又稱EOR gate、ExOR gate)是數(shù)字邏輯中實(shí)現(xiàn)邏輯異或的邏輯門。有多個(gè)輸入端、1個(gè)輸出端,多輸入異或門可由2輸入
發(fā)表于 11-19 17:59
?7.1w次閱讀
本文檔的主要內(nèi)容詳細(xì)介紹的是使用異或門邏輯測(cè)試的Multisim仿真實(shí)例電路圖免費(fèi)下載。
發(fā)表于 09-23 17:32
?32次下載
為什么異或門又稱可控反相器? 異或門是一種常見的邏輯門,其中包含兩個(gè)輸入管腳和一個(gè)輸出管腳。在邏輯運(yùn)算中,異或門的輸出值與兩個(gè)輸入值的邏輯值不同,稱為“異或”,也被稱為“可控反相器”。 在數(shù)
發(fā)表于 09-12 10:51
?7925次閱讀
這兩種實(shí)現(xiàn)方式都能夠?qū)崿F(xiàn)異或門的功能,具體的選擇取決于設(shè)計(jì)需求和邏輯門的可用性。實(shí)際構(gòu)建異或門時(shí),可以使用離散電子元件(如晶體管、二極管等)或整合電路芯片(如 TTL、CMOS 等)來實(shí)現(xiàn)。
發(fā)表于 02-04 17:30
?1.1w次閱讀
電子發(fā)燒友網(wǎng)站提供《汽車單電源2輸入異或門CMOS邏輯電平移位器SN74LV1T86-Q1數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 04-28 10:14
?0次下載
電子發(fā)燒友網(wǎng)站提供《低功耗,1.8/2.5/3.3-V輸入,3.3-V CMOS輸出,2輸入 異或門數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 05-09 10:37
?0次下載
電子發(fā)燒友網(wǎng)站提供《低功率,1.8/2.5/3.3-V輸入,3.3-V CMOS輸出,2輸入異或門數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 05-09 10:36
?0次下載
評(píng)論