精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ZYNQ7035 PL Cameralink回環例程

jf_pJlTbmA9 ? 來源:星嵌電子 ? 作者:星嵌電子 ? 2023-07-07 14:15 ? 次閱讀

(基于TI KeyStone架構C6000系列TMS320C6657雙核C66x定點/浮點DSP以及Xilinx Zynq-7000系列SoC處理器XC7Z035-2FFG676I設計的異構多核評估板,由核心板與評估底板組成。)

ZYNQ7035PL Cameralink回環例程

1.1.1例程位置

ZYNQ例程保存在資料盤中的DemoZYNQPLbase_cameralink_loopprj文件夾下。

1.1.2功能簡介

Cameralink回環例程將J3、J4當作兩個獨立的BaseCameralink接口使用,一個接收,另一個發送。

Cameralink接收端,利用XilinxISERDESE2原語進行串/并轉換,將LVDS串行數據轉換成28bit的cameralink并行數據。解串后的并行數據通過ila進行在線分析和查看,并實時檢測并行數據是否有誤碼。

Cameralink發送端,利用XilinxOSERDESE2原語進行并/串轉換,將本地28bit cameralink并行數據串行化為LVDS數據發送出去。

1.1.3Cameralink接口時序說明

1.1.3.1Cameralink三種配置模式

1677833373125203.png

Base模式:只需一根Cameralink線纜;4對差分數據、1對差分時鐘;

Medium模式:需要兩根Cameralink線纜;8對差分數據、2對差分時鐘;

Full模式:需要兩根Cameralink線纜;12對差分數據、3對差分時鐘。

各種模式下,統一都包含一組控制口和一組串口??刂瓶谟?根信號,用于圖像采集端對相機的IO控制;串口用于圖像采集端對相機參數的配置。

1.1.3.2單路差分數據與時鐘之間時序關系

單路Cameralink差分數據與隨路的差分像素時鐘之間的時序關系如下圖所示:

1677833389866153.png

一個時鐘周期內傳輸7bits串行數據,首先傳輸串行數據的最高位,最后傳輸串行數據的最低位。7bits數據起始于像素時鐘高電平的中間位置,即數據的最高位在Clock高電平的中間時刻開始傳輸。

Clock高電平時間比Clock低電平時間多一個bit位。

1.1.3.3通道傳輸數據與圖像數據映射關系

1路差分數據通道上,一個Clock像素時鐘周期傳輸7bits串行數據,那么4路差分數據通道總共就是4*7bits=28bits,我們稱這28bits數據為并行數據,為了方便描述,這28bits數據記為TX/RX27~0。Cameralink Base模式下,這28bits數據與圖像行/場同步/數據有效標記、圖像數據的映射關系如下圖所示:

1677833418963997.png

TX/RX24映射為行同步標記LVAL,TX/RX25映射為場同步標記FVAL,TX/RX26映射為圖像數據有效標記DVAL,TX/RX23未使用,其余位對應圖像數據。

1.1.3.428位并行數據與4路差分數據傳輸通道之間的映射關系

上述28位并行數據是如何通過4路差分數據傳輸通道進行傳輸的呢?28位并行數據映射到4路差分數據傳輸通道各個時刻點的位置關系如下圖所示:

1677833429440275.png

1.1.4管腳約束

ZYNQ PL工程管腳約束如下圖所示:

1677833441866724.png

1.1.5例程使用

1.1.5.1連接Cameralink線纜

使用Cameralink線纜將J3、J4兩個接口連接在一起:

1677833453193790.png

1.1.5.2加載運行ZYNQ程序

1.1.5.2.1打開Vivado工程

打開Vivado示例工程:

1677833463747362.png

工程打開后界面如下圖所示:

1677833469930515.png

1.1.5.2.2下載ZYNQ PL程序

下載bit流文件base_cameralink_loop.bit,并且配套base_cameralink_loop.ltx調試文件,如下圖下載界面所示:

1677833482744930.png

1.1.5.3運行結果說明

ZYNQ PL端提供的ILA調試窗口,可以實時抓取采集Cameralink并行信號以及錯誤檢測信號的時序波形。

hw_ila_1調試界面抓取Cameralink并行發送數據,是一個28bits的累加數:

1677833491686321.png

hw_ila_2調試界面抓取Cameralink并行接收數據、接收誤碼統計以及接收誤碼實時標識信號,如下圖所示:

1677833497402561.png

cameralink_rx_err_num顯示有數值,則說明Cameralink接收過程中存在誤碼。可能在開始通信初始化期間存在誤碼現象,導致cameralink_rx_err_num誤碼統計累加。待程序下載完畢后,如果Cameralink通信正常的話,cameralink_rx_err_num誤碼統計應該不會再累加。如果cameralink_rx_err_num誤碼統計繼續不斷累加,則通過觸發camera_rx_error信號可以捕捉到誤碼具體發生時刻。

1.1.5.4退出實驗

Vivado調試界面HardwareManager窗口,右鍵單擊localhost(1),在彈出的菜單中點擊CloseServer,斷開ZYNQ JTAG仿真器與板卡的連接:

1677833509147938.png

最后,關閉板卡電源,實驗結束。

本文轉載自:星嵌電子

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19166

    瀏覽量

    229147
  • soc
    soc
    +關注

    關注

    38

    文章

    4122

    瀏覽量

    217946
  • lvds
    +關注

    關注

    2

    文章

    1037

    瀏覽量

    65705
  • Zynq
    +關注

    關注

    9

    文章

    608

    瀏覽量

    47128
收藏 人收藏

    評論

    相關推薦

    ZYNQ Ultrascale+ MPSOC FPGA教程】第四章PL的LED實驗

    對于ZYNQ來說PL(FPGA)開發是至關重要的,這也是ZYNQ比其他ARM的有優勢的地方,可以定制化很多ARM端的外設,在定制ARM端的外設之前先讓我們通過一個LED例程來熟悉
    的頭像 發表于 01-21 13:28 ?1.8w次閱讀
    【<b class='flag-5'>ZYNQ</b> Ultrascale+ MPSOC FPGA教程】第四章<b class='flag-5'>PL</b>的LED實驗

    [XILINX] 正點原子ZYNQ7035/7045/7100開發板發布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    正點原子FPGA新品ZYNQ7035/7045/7100開發板,ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2! 正點原子Z100 ZYNQ開發板,搭載Xilinx Zynq
    發表于 09-02 17:18

    zynq XC7Z100板卡學習資料:基于zynq XC7Z100 FMC接口通用計算平臺

    視覺、視頻采集;有線/無線通信等應用。 9.2基于AD9361的軟件無線電計算模塊一、板卡概述本板卡基于Xilinx公司的SoC架構(ARM+FPGA)的ZYNQ7035芯片和ADI公司高集成度的捷變
    發表于 03-24 09:39

    zynq 7020 PS和zynq PL是如何通話的?

    嗨,我必須找出zynq 7020 PS和zynq PL如何通話,特別是我必須找到將在ARM中處理的SDK C代碼。你能用一個明確的C代碼告訴我,它解釋了數據如何從PS轉移到PL,這是A
    發表于 05-08 09:37

    基于ZYNQCameraLink圖像采集與邊緣檢測開發詳解

    -n "pl.dtbo" > /configfs/device-tree/overlays/cameralink/path將例程image目錄下的腳本拷貝到文件系統,執行
    發表于 09-17 09:48

    【稀缺資源】基于FPGA的CameraLink OUT視頻案例

    CameraLink回環線(型號:MDR-MDR 0.5m)連接評估板的CameraLink1、CameraLink2接口。圖 4圖 5 Came
    發表于 04-19 15:26

    【稀缺資源】基于FPGA的CameraLink OUT視頻案例

    PL端案例開發手冊》,新增udp_10g_echo案例;(5)更新《ZYNQ視頻案例開發手冊》,新增cameralink_display和cameralink_loopback案例(
    發表于 04-22 09:14

    【稀缺資源】基于FPGA的CameraLink OUT視頻案例

    線(型號:MDR-MDR 0.5m)連接評估板的CameraLink1、CameraLink2接口。圖 4圖 5 CameraLink回環線將本案例的
    發表于 04-27 09:40

    Xilinx Zynq7035算力指標

    目的本文介紹廣州星嵌DSP C6657+Xilinx Zynq7035平臺下Xilinx Zynq7035算力指標。基本概念FLOPs/FLOPSFLOPs,Floating Point
    發表于 12-15 21:19

    Xilinx Zynq7035 PL SFP光口通信例程

    DSP以及Xilinx Zynq-7000系列SoC處理器XC7Z035-2FFG676I設計的異構多核評估板,由核心板與評估底板組成。)ZYNQ7035 PL SFP光口通信例程1.
    發表于 02-20 17:27

    Xilinx Zynq7035 PL Cameralink回環實現

    CameraLink功能支持2路Base輸入、或者2路Base輸出、或者1路Full 輸入或輸出)ZYNQ7035PL Cameralink回環1.1.1
    發表于 02-24 10:00

    ZYNQ(FPGA)與DSP之間GPIO通信實現

    例程位置ZYNQ例程保存在資料盤中的Demo\\ZYNQ\\PL\\FPGA_DSP_GPIO文件夾下。DSP
    發表于 06-16 16:02

    ZYNQ7000開發平臺的AX7Z035開發板用戶手冊免費下載

    ZYNQ7035 + 4 個 DDR3 + eMMC + QSPI FLASH 的最小系統構成。 ZYNQ7035 采用 Xilinx 公司的 Zynq7000 系列的芯片,型號為 XC7Z035-2FFG676。
    發表于 06-24 08:00 ?118次下載
    <b class='flag-5'>ZYNQ</b>7000開發平臺的AX7Z035開發板用戶手冊免費下載

    Xilinx Zynq7035 PL SFP光口通信例程

    本文主要介紹說明XQ6657Z35-EVM 高速數據處理評估板例程的功能、使用步驟以及各個例程的運行效果
    的頭像 發表于 07-07 14:14 ?937次閱讀
    Xilinx <b class='flag-5'>Zynq7035</b> <b class='flag-5'>PL</b> SFP光口通信<b class='flag-5'>例程</b>

    Xilinx Zynq7035算力指標

    本文介紹廣州星嵌DSP?C6657+Xilinx Zynq7035平臺下Xilinx Zynq7035算力指標。
    的頭像 發表于 07-07 14:15 ?1298次閱讀
    Xilinx <b class='flag-5'>Zynq7035</b>算力指標