目前絕大多數的Versal IP所提供的例子工程,都使用了IPI的流程。
這篇blog會給大家介紹如何修改IP例子工程(Block Design)里的IP和GT模塊的源代碼與屬性。這里用的是以太網IP,如MRMAC和DCMAC作為示例。當然這些修改的方法,也適用于其它調用了GT的各種IP。
這篇blog主要包含以下4個方面內容:
1. 使用APB3接口修改GT的參數屬性
2. 如何從Block Design的模塊內部,獲取GT端口信號的控制
3. 通過CIPS讀、寫以太網IP的寄存器
4. 如何修改IP的內部源代碼
首先,產生一個DCMAC或者MRMAC IP的例子工程。
如下圖可以看到,IP的例子工程里面有個Block Design(BD)工程,里頭包含了MAC core(.xci)和GT wrapper模塊。另外,工程里還有個CIPS模塊,用來讀寫寄存器。
1. 使用APB3接口修改GT的參數屬性
在產生的MRMAC例子工程中,GT的APB3接口是直接拉出來的,但是在代碼邏輯里面并沒有被使用,如下圖,在”*_exdes.sv”文件里可以找到。
請參考GT用戶手冊(如GTM的文檔AM017)中的章節“Fabric Configuration Interface”,來操作APB3接口。這個新的APB3接口,跟GT以前用的DRP接口非常類似,可以通過該接口,動態讀寫GT的參數屬性。
在另一篇blog“Differences When Designing with UltraScale+ GTY and Versal GTY/GTYP“當中,提供了一個如何使用VIO去控制APB3的例子,可供參考使用。它還提供了另一個例子,使用AXI總線替換APB3接口來操作。
2. 如何從Block Design的模塊內部,獲取GT端口信號的控制
一個IP core調用了GT模塊,但并不一定會用上所有的GT端口管腳。這些端口信號很有可能被留在了Block Design的模塊內部,而沒有拉到頂層來。但是在有的時候,客戶為了自己的設計會想要去控制某些被留在BD內部的GT輸入輸出端口信號,例如為了做一些debug工作等。
這篇AR“75857 - Versal GTY Pass Through Mode - How do I tie off all of the interface pins/Changes from previous versions of the IP“介紹了如何去獲取以及控制內部的GT模塊的端口信號。
下面是一個例子,詳細描述了如何可以手動把你想要用的GT端口從BD設計內部拉到IP頂層來,供你的邏輯驅動。
比方說,在一個DCMAC IP的例子工程當中,不同于上面的MRMAC example,這個DCMAC example也沒有使用到GT的APB3接口信號,這些端口不僅沒有連接,還被保留在了Block Design內部,沒有被拉出來。首先,可以點開Block Design,找到gt_quad_base模塊和它的APB3接口信號,如下圖。右鍵點擊這個端口,選擇“Make External“。然后Vivado 工具會自動把這些點選到的信號,拉到頂層模塊。
接下來,請點擊“Generate Block Design“,完成后,你就能夠在example頂層設計里直接用邏輯去控制這些拉出來的GT端口信號了。
3. 通過CIPS讀、寫以太網IP的寄存器
在DCMAC或者MRMAC IP的例子工程里面,都調用CIPS模塊,該模塊可以用來讀寫以太網IP的寄存器。
首先,你可以打開example top文件的源代碼,找到CIPS模塊的信號連接,再點開Vivado工程里面的“Address Editor“,確認每個模塊對應的地址分配情況,如下面兩張圖。
請在AMD的網站上,下載這些以太網IP的寄存器地址映射信息。
(比如MRMAC的pg314-mrmac_registers_v1_5.zip)
在以太網IP的文檔中(如MRMAC的PG314)描述了如何使用XSDB平臺,通過CIPS讀寫IP的寄存器。請在Tera Term工具中打開XSDB Console,使用mrd/mwr指令,實現讀寫寄存器。
這里是一組用以完成MRMAC初始化的寄存器讀寫指令的例子。
mwr-force27520532520x00000FFF mwr-force27520532560x40000A24 mwr-force27520532640x00000033 mwr-force27520532600x00000C03 mwr-force27520534560x00000000 mwr-force27520575520x00000000 mwr-force27520616480x00000000 mwr-force27520657440x00000000 mwr-force27520532520x00000000 mwr-force27520532920x00000001 mwr-force27525120000x00000F02 mwr-force27525120000x00000002 mrd-force2752577544 mwr-force27520551080xFFFFFFFF mwr-force27520592040xFFFFFFFF mwr-force27520633000xFFFFFFFF mwr-force27520673960xFFFFFFFF mrd-force2752055108 mrd-force2752059204 mrd-force2752063300 mrd-force2752067396
4. 如何修改IP的內部源代碼
有的時候,用戶還會想要直接修改IP內部那些沒有被加密的HDL源代碼。點開Vivado工程里的.xci IP,可以看到內部有很多代碼模塊。有些模塊仍然是有HDL源代碼的,但是因為這些代碼文件在IP的.xci下面,因此不能直接修改,如果直接改完,工具在跑流程的過程中,很可能重新自動產生這個文件把你的手動修改給覆蓋掉。
你可以參考這個AR里面介紹的,Vivado的手動修改IP代碼的流程操作“57546 - Vivado IP Flows - How to modify/edit IP core source files in Vivado?“;在本文的IPI流程當中,我們可以采用類似的方式,來實現手動修改IP內部代碼。
首先用下面這個命令,將需要修改的IP Lock住。
set_propertyIS_LOCKEDtrue[get_filesXXX.xci]
然后在Vivado以外找一個第三方的文本編輯器工具,打開要改的這個HDL源代碼文件,修改后保存,重新綜合IP,這樣Vivado就不會重新生成這個文件覆蓋你的修改了。你的手動修改將能夠起效。
審核編輯:湯梓紅
-
模塊
+關注
關注
7文章
2611瀏覽量
47002 -
以太網
+關注
關注
40文章
5284瀏覽量
169578 -
寄存器
+關注
關注
31文章
5250瀏覽量
119179 -
Versal
+關注
關注
1文章
151瀏覽量
7596
發布評論請先 登錄
相關推薦
評論