一、板卡概述
板卡為標準FMC接口子卡,ADC采用兩片TI的ADS54J60,4通道1Gsps,16bit,DAC采用2片TI的DAC39J84,4通道16bit1.25Gsps時鐘采用HMC7044,支持板上時鐘和外接時鐘;共10個SSMB接口,1個FMC/HPC接口。
二、性能指標
板卡功能 | 參數 | 內容 |
ADC | 芯片型號 | ADS54J60 |
路數 | 4路ADC, | |
采樣率 | 1Gsps | |
數據位 | 16bit | |
數字接口 | JESD204B | |
模擬接口 | 交流耦合 | |
模擬輸入 | ±1V | |
輸入阻抗 | 50Ω | |
模擬指標 | ||
DAC | 芯片型號 | DAC39J84 |
路數 | 4路DAC, | |
轉換率 | 1.25Gsps | |
數據位 | 16bit | |
數字接口 | JESD204B | |
模擬接口 | 交流耦合 | |
模擬輸出 | ±1V | |
輸出阻抗 | 50Ω | |
模擬指標 | 信噪比SNR:69.327dBFS | |
時鐘 | PLL芯片 | HMC7044 |
板載晶振 | 10MHz溫補晶振VCXO | |
外輸入時鐘 | 默認10MHz,3.3VLVTTL電平 | |
外觸發 | 路數 | 1路輸入 |
電平 | 3.3VLVTTL電平 | |
連接器類型 | FMC-LPC | ASP_134604_01 |
前面板 | 10路SSMB | |
板卡標準 | FMCANSI/VITA57.1-2008 | |
板卡尺寸 | 69X76.5mm | |
板卡重量 | (含散熱片) | |
板卡供電 | +12V@1A | |
板卡功耗 | 8W | |
工作溫度 | Industrial-20℃到+70℃ | |
支持母板 | Xilinxboard | V6、V7、KU、VU、ZYNQ、ZU開發板 |
Orihardboard | 136、270、367、288、330、274、3、9 |
四、板卡應用
板卡配置FPGA母板用于模擬信號、無線電、光電、雷達的采集輸出場景。
三、軟件內容
提供ISE或者Vivado版本的FMC接口AD輸入或者DA輸出,時鐘配置、外觸發接入的參考測試程序,支持的FPGA型號或者板卡見說明書表格。
審核編輯 黃宇
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1626文章
21669瀏覽量
601873 -
adc
+關注
關注
98文章
6438瀏覽量
544106 -
FMC
+關注
關注
0文章
89瀏覽量
19660
發布評論請先 登錄
相關推薦
ADS54J60與JESD204B建立鏈路成功,但有效數據全為0,為什么?
在配置ADS54J60采集數據并與JESD204B建立8224鏈路的過程中,嚴格按照ADC硬件復位、SPI寫入、JESD204B核心復位的順序進行,通過ILA(在線邏輯分析儀)抓取的波形數據來看
發表于 11-19 06:00
FMC子卡原理圖設計:四通道1.25G/14bit數據采集
、AD9680-500、AD9680-820、AD9680-1000、AD9680-1250采集芯片,輸入為交流耦合方式。FMC子卡還支持外參考/外時鐘、外觸發接口,具有板載溫度監控等功能。
設計原理框圖如下:
發表于 10-17 16:43
ADC16DX370 JESD204B串行鏈路的均衡優化
電子發燒友網站提供《ADC16DX370 JESD204B串行鏈路的均衡優化.pdf》資料免費下載
發表于 10-09 08:31
?1次下載
FMC子卡原理圖設計: 4路 16bit 250M ADC+4路 16bit 2.8G DAC
UD FMC-706可用于多通道的采集回放,ADC支持國產CL3669或進口ADS42LB69采集芯片,DAC支持國產GM9154或進口AD9144、AD9154芯片,輸入和輸出均為交流耦合方式。FMC子
發表于 09-28 17:24
從JESD204B升級到JESD204C時的系統設計注意事項
電子發燒友網站提供《從JESD204B升級到JESD204C時的系統設計注意事項.pdf》資料免費下載
發表于 09-21 10:19
?0次下載
FMC擴展子卡 6 路422,8 組LVDS,8 路GPIO
概述 QT7414?支持多路LVCMOS 和LVDS 信號互轉的FMC擴展子板。 它能支持6 路422 信號的輸入/ 輸出,8 組LVDS 信號的輸入/ 輸出和8 路GPIO 信號的輸
JESD204B的常見疑問解答
問:什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?
答:無法確保差分通道上的直流平衡信號不受隨機非編碼串行數據干擾,因為很有可能會傳輸大量相反的1或0數據。通過串
發表于 01-03 06:35
ad9680 JESD204B接口rx_sync信號同步和失鎖周期性出現怎么解決?
使用AD9680時遇到一個問題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時鐘為250MHz,參數L=4,F=2,K=32,線速率為10Gbps,使用的為SYSREF
發表于 12-12 08:03
AD9523-1沒有信號輸出,SPI三線四線讀寫不成功的原因?
你好,因為項目需要,要做一塊數據采集和發生板,接口支持JESD204B,時鐘我選用了AD9523-1,電路我參考FMC-DAQ2開發板,舍棄了PLL1,直接在OSC_IN接入125M時
發表于 12-06 07:48
AD9136的JESD204B鏈路無法建立是怎么回事?
使用內部PLL,輸入參考頻率為100MHz。在采樣率時鐘設置為1GHz時,DAC的JESD204B鏈路能建立,但是當頻率改為1.5GHz時,SYNC一直為低。其他相關寄存器都已經修改,serdes
發表于 12-05 08:17
評論