精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

【華秋干貨鋪】一文輕松搞定PCB疊層和阻抗設計

華秋電子 ? 2023-07-31 10:18 ? 次閱讀

為了減少在高速信號傳輸過程中的反射現象,必須在信號源、接收端以及傳輸線上保持阻抗的匹配。單端信號線的具體阻抗取決于它的線寬尺寸以及與參考平面之間的相對位置。特定阻抗要求的差分對間的線寬/線距則取決于選擇的PCB疊層結構。

由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB疊層結構必須能實現板上的所有阻抗需求,包括內層和外層、單端和差分線等。

PCB疊層設計

層的定義設計原則

1、主芯片相臨層為地平面,提供器件面布線參考平面;

2、所有信號層盡可能與地平面相鄰;

3、盡量避免兩信號層直接相鄰;

4、主電源盡可能與其對應地相鄰;

5、原則上應該采用對稱結構設計,對稱的含義包括:介質層厚度及種類、銅箔厚度、圖形分布類型(大銅箔層、線路層)的對稱。

PCB的層定義推薦方案

具體的PCB層設置時,要對以上原則進行靈活掌握,根據實際的需求,確定層的排布,切忌生搬硬套。以下給出常見的層排布推薦方案,供參考。在層設置時,若有相鄰布線層,可通過增大相鄰布線層的間距,來降低層間串擾。對于跨分割的情況,確保關鍵信號必須有相對完整的參考地平面或提供必要的橋接措施。

本文以RK3588方案的PCB設計為例,其10層1階,10層2階,8層通孔等PCB疊層結構的相關介紹,給客戶在疊層結構的選擇和評估上提供幫助。如果選擇其他類型的疊層結構,請根據PCB廠商給出的規格,重新計算阻抗。

本文使用華秋DFM軟件的阻抗計算功能,為大家展開相關疊層和阻抗設計的案例講解。這是一款國內免費的PCB可制造性和PCBA裝配分析軟件,幫助設計工程師在生產前檢查出可制造性問題,且能夠滿足工程師需要的多種使用場景

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

8層通孔板1.6mm厚度疊層設計

在8層通孔板疊層設計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.6mm,其疊層設計如下圖所示。

7499279d664041fd96d98d1f3d46b8bc~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=J6qkioU98RebUa%2BF06IZg7tUCrc%3D

8層通孔板1.6mm厚度阻抗設計

外層單端50歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數,計算出對應線寬為3.8mil,L1與L8層是對稱設計,故L1層與L8層50歐姆單端走線為3.8mil,如下圖所示。

fad4cdf0ae364443bae09046de9b6708~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=fteThiQukMBU%2BMkwf0NHWB0%2Be3w%3D

外層差分100歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數,計算出對應線寬/間距為3.3/7.7mil,L1與L8層是對稱設計,故L1層與L8層100歐姆差分走線為3.3/7.7mil,如下圖所示。

d3379ca9abd04e76a2a448d72ba16b56~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=u73q2PMEipVqaV389CGi7nXN2kU%3D

內層單端50歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數,計算出對應線寬為4.2mil,L3與L6層是對稱設計,故L3層與L6層50歐姆單端走線為4.2mil,如下圖所示。

9726f0e935aa4ae280317442ec0571b1~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=zWbFnw1kETqth0x31x3BUbD3990%3D

內層差分100歐姆阻抗設計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應參數,計算出對應線寬/間距為3.3/7.7mil,L3與L6層是對稱設計,故L3層與L6層100歐姆差分走線為3.3/7.7mil,如下圖所示。

241324952a9449ffaf40f8f1f1a0b4fa~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=UWHElhhgistBLjGpe3HfPsFyYdU%3D

總體阻抗走線線寬

321f0843a02648d89b066dca450dafa5~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=I7kfuMmKNbgA6Q4a0Dg2iux4p5o%3D

8層通孔板1.2mm厚度疊層設計

在8層通孔板疊層設計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.2mm,詳細的疊層設計如下表所示。

d26e5daa606a41e886ee1761f02fb7ed~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=DPK3YnuzuI5kbfpCDSUzgQwW4Js%3D

8層通孔板1.2mm厚度阻抗設計

按照疊層設計參數,使用華秋DFM軟件進行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。

c1483361cdd94253b0fbb9253d1a5864~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=uB2gE3J9O7uQRTC%2BnwWXRjGJrgE%3D

8層通孔板1.0mm厚度疊層設計

在8層通孔板疊層設計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.0mm,詳細的疊層設計如下表所示。

d15ea0f31e0c431fa0755bc0fae82692~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=2aaHY5uk95iyRW0ZS3EdsDzpQ%2Bo%3D

8層通孔板1.0mm厚度阻抗設計

按照疊層設計參數,使用華秋DFM軟件進行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。

547de94d7ab34f789ed5621efa6565ad~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=rOJxwoZiSFdXlNAkCQ4xrq0sOHY%3D

10層1階HDI板1.6mm厚度疊層設計

在10層1階板疊層設計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為
TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建議采用1oZ,其它內層采用HoZ。如下圖所示為1.6mm板厚的參考疊層。

6b2b330addab4008b85c346efffb3681~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=U0Z%2FlVF0ZnOy8VsBy3RPwdBJxSg%3D

10層1階HDI板1.6mm厚度阻抗設計

按照疊層設計參數,使用華秋dfm軟件進行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。

2cd8400d27d6493382a90420b48bd6f0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=Z%2BM5hP%2FNuIZderdgSibNSBJmZT4%3D

b88e362578f246d39697e3dc06ec9794~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=M%2FVhEa7ysPhKAm3PB6ukisVvDAk%3D

10層2階HDI板1.6mm厚度疊層設計

在10層2階板疊層設計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為
TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建議采用1oZ,其它內層采用HoZ。下圖為1.6mm板厚的參考疊層。

1bb370c651224de7b2499b43f357dba1~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=UoZ0R7g7J2uNuUbL8VwvZY8JYGQ%3D

10層2階HDI板1.6mm厚度阻抗設計

按照疊層設計參數,使用華秋dfm軟件進行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。

09f1ca7c873e4a0aa7bcb0cec8214141~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=q8IotOMc4fXH7Ai5Tf6hPHR0nSk%3D

729e72afa99640eaac2f834c3c419fc6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691374391&x-signature=gxlL3A50BBdNgsg36c0WgX1Xqco%3D

華秋DFM軟件下載地址(復制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4317

    文章

    23007

    瀏覽量

    396311
  • 阻抗
    +關注

    關注

    17

    文章

    940

    瀏覽量

    45822
  • PCB設計
    +關注

    關注

    394

    文章

    4670

    瀏覽量

    85292
  • DFM
    DFM
    +關注

    關注

    8

    文章

    461

    瀏覽量

    28145
收藏 人收藏

    評論

    相關推薦

    干貨分享】秋干貨 | PCB銅的DFM(可制造性)設計要點

    PCB設計銅是電路板設計的個非常重要的環節。 ? 什么是PCB銅,就是將PCB上無布線區域
    的頭像 發表于 12-01 08:15 ?1883次閱讀

    輕松搞定PCB阻抗設計

    為了減少在高速信號傳輸過程中的反射現象,必須在信號源、接收端以及傳輸線上保持阻抗的匹配。單端信號線的具體阻抗取決于它的線寬尺寸以及與參考平面之間的相對位置。特定阻抗要求的差分對間的線寬/線距則取決于選擇的
    的頭像 發表于 07-12 09:10 ?1965次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>輕松</b><b class='flag-5'>搞定</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>和<b class='flag-5'>阻抗</b>設計

    PCB設計

    了信號線的特征阻抗,也可有效地減少串擾。所以,對于某些高端的高速電路設計,已經明確規定定要使用6(或以上的)的方案,如Intel對P
    發表于 05-17 22:04

    PCB設計及阻抗計算

    PCB設計及阻抗計算
    發表于 06-02 17:13

    PCB設計及阻抗計算

    PCB設計及阻抗計算
    發表于 09-28 15:13

    秋干貨 | PCB阻抗計算的可制造性設計

    則與特性阻抗相同。 共面阻抗 阻抗線距導體的間距與阻抗成正比,間距越大,阻抗越大,其它影響因素則與特性
    發表于 04-28 11:12

    秋干貨PCB布線技巧升級:高速信號篇

    5.4Gbps,那么不用挖BGA區域的參考,如下圖所示。 02 避免玻纖編織效應 PCB基板是由玻璃纖維和環氧樹脂填充壓合而成。玻璃纖維的介電常數大約是6,樹脂的介電常數般不到3。在路徑長度和信號速度
    發表于 08-03 18:18

    秋干貨】軟硬結合板的阻抗計算,你會嗎?

    ,可以在參數配置里面填寫修改,保存即可。 計算阻抗匹配介質厚度壓合圖 硬板圖 1、秋DFM軟件可以 自動生成
    發表于 09-15 14:11

    【珍藏版】PCB阻抗設計與方案

    【珍藏版】PCB阻抗設計與方案,感興趣的小伙伴們可以看看。
    發表于 07-26 11:11 ?0次下載

    秋干貨 | PCB銅的DFM(可制造性)設計要點

    PCB設計銅是電路板設計的個非常重要的環節。 什么是PCB銅,就是將PCB上無布線區域閑置
    的頭像 發表于 11-24 18:15 ?1019次閱讀

    輕松搞定PCB阻抗設計

    決于選擇的PCB結構。 由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發表于 07-19 07:45 ?922次閱讀

    秋干貨輕松搞定PCB阻抗設計

    決于選擇的PCB結構。 由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發表于 07-27 18:15 ?623次閱讀
    【<b class='flag-5'>華</b><b class='flag-5'>秋干貨</b><b class='flag-5'>鋪</b>】<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>輕松</b><b class='flag-5'>搞定</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>和<b class='flag-5'>阻抗</b>設計

    秋干貨輕松搞定PCB阻抗設計

    決于選擇的PCB結構。 由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發表于 07-31 10:15 ?748次閱讀
    【<b class='flag-5'>華</b><b class='flag-5'>秋干貨</b><b class='flag-5'>鋪</b>】<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>輕松</b><b class='flag-5'>搞定</b><b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>和<b class='flag-5'>阻抗</b>設計

    RK3588 PCB推薦阻抗設計

    決于選擇的PCB結構。由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB
    的頭像 發表于 08-01 07:45 ?2324次閱讀
    RK3588 <b class='flag-5'>PCB</b>推薦<b class='flag-5'>疊</b><b class='flag-5'>層</b>及<b class='flag-5'>阻抗</b>設計

    秋干貨PCB阻抗設計12問,輕松帶你搞懂阻抗

    阻抗,工程師們都接觸過,但能把阻抗說清楚的工程師少之又少。阻抗看似簡單,實則難以言表。 下面我們用快問快答的方式,輕松幫你搞懂阻抗! 0 1
    的頭像 發表于 01-05 08:45 ?960次閱讀
    【<b class='flag-5'>華</b><b class='flag-5'>秋干貨</b><b class='flag-5'>鋪</b>】<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>設計12問,<b class='flag-5'>輕松</b>帶你搞懂<b class='flag-5'>阻抗</b>