精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

模擬設計中噪聲分析的誤區

電子萬花筒 ? 來源:電子萬花筒 ? 2023-08-30 10:33 ? 次閱讀

噪聲是模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。遺憾的是,關于噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。今天我們就聊聊關于模擬設計中噪聲分析的11個由來已久的誤區。

誤區一

降低電路中的電阻值總是能改善噪聲性能

噪聲電壓隨著電阻值提高而增加,二者之間的關系已廣為人知,可以用約翰遜噪聲等式來描述:

6c2b5fa6-46db-11ee-a2ef-92fbcf53809c.png

erms為均方根電壓噪聲

k為玻爾茲曼常數

T為溫度(單位為K)

R為電阻值,B為帶寬

這讓許多工程師得出結論:為了降低噪聲,應當降低電阻值。雖然這常常是正確的,但不應就此認定它是普遍真理,因為在有些例子中,較大的電阻反而能夠改善噪聲性能。

在大多數情況下,測量電流的方法是讓它通過一個電阻,然后測量所得到的電壓。根據歐姆定律V = I ×R,產生的電壓與電阻值成正比,但正如上式所示,電阻的約翰遜噪聲與電阻值的平方根成正比。由于這個關系,電阻值每提高一倍,信噪比可提高3dB。在產生的電壓過大或功耗過高之前,此趨勢一直是正確的。

誤區二

所有噪聲源的噪聲頻譜密度可以相加;

帶寬可以在最后計算時加以考慮。

將多個噪聲源的噪聲頻譜密度(6c380be8-46db-11ee-a2ef-92fbcf53809c.png)加總(電壓噪聲源按平方和開根號),而不分別計算各噪聲源的rms噪聲,可以節省時間,但這種簡化僅適用于各噪聲源看到的帶寬相同的情況。如果各噪聲源看到的帶寬不同,簡單加總就變成一個可怕的陷阱。

6c45d9d0-46db-11ee-a2ef-92fbcf53809c.jpg

圖1. 使用rms噪聲而不是頻譜密度進行噪聲計算的理由

圖1顯示了過采樣系統中的情況。從噪聲頻譜密度看,系統總噪聲似乎以增益放大器為主,但一旦考慮帶寬,各級貢獻的rms噪聲其實非常相近。

誤區三

手工計算時必須包括每一個噪聲源

設計時有人可能忍不住要考慮每一個噪聲源,但設計工程師的時間是寶貴的,這樣做在大型設計中會非常耗時。全面的噪聲計算最好留給仿真軟件去做。

不過,設計人員如何簡化設計過程需要的手工噪聲計算呢?答案是忽略低于某一閾值的不重要噪聲源。如果一個噪聲源是主要噪聲源(或任何其他折合到同一點的噪聲源)的 1 / 5 erms 值,其對總噪聲的貢獻將小于2%,可以合理地予以忽略。設計人員常會爭論應當把該閾值選在哪里,但無論是 1 / 3 、 1 / 5 還是 1 / 10 (分別使總噪聲增加5%、2%和0.5%),在設計達到足以進行全面仿真或計算的程度之前,沒必要擔心低于該閾值的較小噪聲源。

誤區四

應挑選噪聲為ADC 1 / 10 的ADC驅動器

模數轉換器(ADC)數據手冊可能建議利用噪聲為ADC 1 / 10 左右的低噪聲ADC驅動放大器來驅動模擬輸入。但是,這并非總是最佳選擇。在一個系統中,從系統角度權衡ADC驅動器噪聲常常是值得的。

首先,如果系統中ADC驅動器之前的噪聲源遠大于ADC驅動器噪聲,那么選擇超低噪聲ADC驅動器不會給系統帶來任何好處。換言之,ADC驅動器應與系統其余部分相稱。

其次,即使在只有一個ADC和一個驅動放大器的簡單情況下,權衡噪聲并確定其對系統的影響仍是有利的。通過具體數值可以更清楚地了解其中的理由。

考慮一個系統采用16位ADC,其SNR值相當于100 μV rms噪聲,用作ADC驅動器的放大器具有μV rms噪聲。按和方根加總這些噪聲源,得到總噪聲為100.5 rms,非常接近ADC單獨的噪聲??梢钥紤]下面兩個讓放大器ADC更為平衡的方案,以及它們對系統性能的影響:

如果用似的18位ADC代替16位ADC,前者的額定SNR相當于40 μV rms聲,則總噪聲變為41 μV rms。

或者,如果保留16位ADC,但更低功耗的放大器代替上述驅動器,該放大器貢獻30 μV rms聲,則噪聲變為104 μV rms。

就系統性能而言,以上兩種方案之一可能是比原始組合更好的選擇。關鍵是要權衡利弊以及其對系統整體的影響。

誤區五

直流耦合電路中必須始終考慮1/f噪聲

1/f噪聲對超低頻率電路是一大威脅,然而,許多直流電路的噪聲是以白噪聲源為主,1/f噪聲對總噪聲無貢獻,因而不用計算1/f噪聲。

為了弄清這種效應,考慮一個放大器(其1/f噪聲轉折頻率fnc為10 Hz)。對于各種帶寬,計算10秒采集時間內包含和不含1/f噪聲兩種情況下的電路噪聲,以確定不考慮1/f噪聲的影響。其中寬帶噪聲為:

6c57061a-46db-11ee-a2ef-92fbcf53809c.png

當帶寬為fnc的100倍時,寬帶噪聲開始占主導地位;

當帶寬超過fnc的1000倍時,1/f噪聲微不足道。

現代雙極性放大器可以具有比10 Hz低很多的噪聲轉折頻率,零漂移放大器則幾乎完全消除了1/f噪聲。

6c690810-46db-11ee-a2ef-92fbcf53809c.jpg

表1. 1/f 噪聲影響與電路帶寬的關系示例

誤區六

因為1/f噪聲隨著頻率降低而提高,

所以直流電路具有無限大噪聲。

雖然直流對電路分析是一個有用的概念,但真實情況是,如果認為直流是工作在0 Hz,那么實際上并不存在這樣的事情。隨著頻率越來越低,趨近0 Hz,周期會越來越長,趨近無限大。這意味著存在一個可以觀測的最低頻率,哪怕電路在理論上是直流響應。該最低頻率取決于采集時長或孔徑時間,也就是觀測器件輸出的時長。如果一名工程師開啟器件并觀測輸出100秒,則其能夠觀測到的最低頻率偽像將是0.01 Hz。這還意味著,此時可以觀測到的最低頻率噪聲也是0.01 Hz。

現在通過一個數值例子來展開說明,考慮一個DC至1 kHz連續監控其輸出。如果在前100秒觀測到電路中一定量的1/f噪聲,從0.01 Hz至1 kHz(5個十倍頻程的頻率),則在30年(約1nHz,12個十倍頻程)中觀測到的噪聲量可計算為:

6c7c7058-46db-11ee-a2ef-92fbcf53809c.png

或者說比前100秒觀測到的噪聲多55%。這種增加幾乎沒有任何意義,即使考慮最差情況——1/f噪聲持續增加到1 nHz(目前尚無測量證據)——也是如此。

理論上,如果沒有明確定義孔時間,1/f噪聲可以計算到一個等于電路壽命倒數的頻率。實踐中,電路在如此長時間內的偏差以老化效應和長期漂移為而不是1/f噪聲。許多工程師為直流電路的噪聲計算設定0.01 或1 mHz之類的最低頻率,以使計算切合實際。

誤區七

噪聲等效帶寬會使噪聲倍增

噪聲等效帶寬(NEB)對噪聲計算是一個很有用的簡化。由于截止頻率以上的增益不是0,某些超出電路帶寬的噪聲會進入電路中。NEB是計算的理想磚墻濾波器的截止頻率,它會放入與實際電路相同的噪聲量。NEB大于–3 dB帶寬,已針對常用濾波器類型和階數進行計算。

對于單極點低通濾波器,它是–3dB帶寬的1.57倍,寫成公式就是:

6c8674d6-46db-11ee-a2ef-92fbcf53809c.png

然而,關于應把該乘法因數放在噪聲公式中的何處,似乎一直存在混淆。請記住,NEB調節的是帶寬,而非噪聲,因此應在根號下面,如下式所示:

6c926444-46db-11ee-a2ef-92fbcf53809c.png

誤區八

電壓噪聲最低的放大器是最佳選擇

選擇運算放大器時,電壓噪聲常常是設計人員唯一考慮的噪聲規格。其實電流噪聲同樣不能忽略。除非在有輸入偏置電流補償等特殊情況下,電流噪聲通常是輸入偏置電流的散粒噪聲:

6c9dc83e-46db-11ee-a2ef-92fbcf53809c.png

電流噪聲通過源電阻轉換為電壓,因此,如果放大器輸入端前面有一個大電阻,那么電流噪聲對系統噪聲的貢獻可能大于電壓噪聲。電流噪聲會成為問題的典型情況是使用低噪聲運算放大器且其輸入端串聯一個大電阻時。

考慮低噪聲運算放大器ADA4898-1,其輸入端串聯一個10 kΩ電阻。ADA4898-1的電壓噪聲為:

6ca9d9c6-46db-11ee-a2ef-92fbcf53809c.png

10 kΩ電阻的噪聲為:

6cb72518-46db-11ee-a2ef-92fbcf53809c.png

6cc04486-46db-11ee-a2ef-92fbcf53809c.png電流噪聲乘以10 kΩ電阻等于:

6ccc8ef8-46db-11ee-a2ef-92fbcf53809c.png

這是系統中的最大噪聲源。在類似這種電流噪聲占主導地位的情況下,常常可以找到電流噪聲較低的器件,從而降低系統噪聲;對精密放大器尤其如此,不過高速FET輸入運算放大器對高速電路也可能有幫助。例如,若不選擇ADA4898-1(從而得不到電壓低噪聲的好處),可以選擇AD8033或ADA4817-1等JFET輸入放大器。

誤區九

在第一級提供大部分增益可實現最佳噪聲性能

為了實現更好的噪聲性能,常常建議在第一級提供增益,這是對的,因為信號會比隨后各級的噪聲要大。然而,這樣做的缺點是會削弱系統能夠支持的最大信號。某些情況下,與其在第一級提供很大一部分增益(雖然這樣可以提高測量靈敏度,但會限制動態范圍),不如限制第一級提供的增益,并用高分辨率進行數字化處理,使靈敏度和動態范圍都達到最大。

誤區十

給定阻值時,所有類型電阻的噪聲相同

電阻的約翰遜噪聲非常重要,以至于我們需要一個簡單的公式來計算某一電阻在某一溫度下的噪聲。然而,約翰遜噪聲是電阻中可以觀測到的最小噪聲,而且并非所有類型的電阻都有同等噪聲。

還有過量噪聲,它是電阻中1/f噪聲的來源之一,與電阻類型密切相關。過量噪聲(有時候也誤稱為電流噪聲)與電流在非連續介質中流動的方式有關。它被規定為噪聲指數(NI),單位為dB,以每十倍頻程1 μV rms/V dc 為基準。

這意味著:如果一個0 dB NI的電阻上有1 V dc 電壓,則給定十倍頻程時的過量噪聲為1 μV rms。碳和厚膜電阻的NI最高,可能高達+10 dB左右,在信號路徑的噪聲敏感部分中最好避免使用。薄膜電阻一般要好得多,約為–20 dB;金屬箔和繞線電阻可以低于–40 dB。

誤區十一

給定足夠長的采集時間,

均值法可將噪聲降至無限小。

一般認為均值法可將噪聲降低均值數的平方根倍。這在一定條件下是成立的,即NSD必須保持平坦。然而,在1/f范圍內和其他幾種情況下,這種關系不成立??紤]在一個以恒定頻率fs采樣的系統中使用均值法,對n個樣本求均值并進行1/n抽取,返回m個抽取樣本。取n個平均值會將抽取后的有效采樣速率變為fs/n,系統看到的有效最大頻率降低n倍,白噪聲降低√n倍。然而,獲得m個樣本的時間也會延長n倍,因此系統可以看到的最低頻率也會降低n倍(記住,沒有0 Hz這種事)。

取的均值數越多,頻段上的這些最大和最小頻率就越往下移。一旦最大和最小頻率均在1/f范圍內,總噪聲便僅取決于這些頻率之比,再提高均值數對降低噪聲沒有進一步的好處。同樣的道理也適用于多斜率等積分ADC的長積分時間。除了數學上的限制以外,還存在其他實際限制。

若量化噪聲是主要噪聲源,使得直流輸入電壓下的ADC輸出為一個無閃爍的恒定碼,則任何數量的均值都會返回同一個碼。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 模擬電路
    +關注

    關注

    125

    文章

    1555

    瀏覽量

    102684
  • 模擬設計
    +關注

    關注

    1

    文章

    55

    瀏覽量

    18428
  • 噪聲源
    +關注

    關注

    0

    文章

    37

    瀏覽量

    11371
  • 噪聲分析
    +關注

    關注

    0

    文章

    28

    瀏覽量

    12732

原文標題:盤點模擬噪聲分析的n個誤區,你陷在了哪一個?

文章出處:【微信號:ZGDZGCS,微信公眾號:電子萬花筒】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    模擬設噪聲分析誤區

    作者:Scott Hunt噪聲模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。遺憾的是,關于噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。本文闡述關
    發表于 07-23 06:01

    模擬噪聲分析容易陷入哪些誤區

    噪聲模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。遺憾的是,關于噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。今天我們就聊聊關于
    發表于 07-30 06:21

    模擬設噪聲誤區

    噪聲模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。遺憾的是,關于噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。今天咱們就跟隨ADI攻城獅的腳步了解
    發表于 03-02 06:48

    模擬設噪聲分析常見的誤區

    本文闡述關于模擬設噪聲分析的11個由來已久的誤區。
    發表于 03-09 08:27

    精密模擬設噪聲分析

    精密模擬設噪聲分析
    發表于 01-14 15:09 ?17次下載

    詳細解析關于模擬設噪聲分析的11個的容易錯誤的地方。

    前言: 噪聲模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。遺憾的是,關于噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。本文闡述關于
    發表于 04-26 16:47 ?1566次閱讀
    詳細解析關于<b class='flag-5'>模擬設</b>計<b class='flag-5'>中</b><b class='flag-5'>噪聲</b><b class='flag-5'>分析</b>的11個的容易錯誤的地方。

    Cadence教程之如何使用VieloSo模擬設計環境進行設計

    本手冊描述如何使用VieloSo模擬設計環境來模擬模擬設計。VieloSo模擬設計環境被記錄在一系列在線手冊。下面的文件給你更多的信息?!?/div>
    發表于 09-20 08:00 ?0次下載
    Cadence教程之如何使用VieloSo<b class='flag-5'>模擬設</b>計環境進行設計

    模擬設噪聲分析的6大誤區

    噪聲模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。
    的頭像 發表于 08-07 10:25 ?4190次閱讀

    降低電路的電阻值改善噪聲性能?

    聊聊關于模擬設噪聲分析的11個由來已久的誤區
    的頭像 發表于 08-07 17:27 ?1.1w次閱讀
    降低電路<b class='flag-5'>中</b>的電阻值改善<b class='flag-5'>噪聲</b>性能?

    模擬噪聲分析經常會出現那些誤區

    噪聲模擬電路設計的一個核心問題,它會直接影響能從測量中提取的信息量,以及獲得所需信息的經濟成本。遺憾的是,關于噪聲有許多混淆和誤導信息,可能導致性能不佳、高成本的過度設計或資源使用效率低下。本文闡述關于
    發表于 10-12 10:43 ?0次下載
    <b class='flag-5'>模擬</b><b class='flag-5'>噪聲</b><b class='flag-5'>分析</b>經常會出現那些<b class='flag-5'>誤區</b>

    模擬設噪聲分析的11個誤區資料下載

    電子發燒友網為你提供模擬設噪聲分析的11個誤區資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設
    發表于 04-09 08:46 ?21次下載
    <b class='flag-5'>模擬設</b>計<b class='flag-5'>中</b><b class='flag-5'>噪聲</b><b class='flag-5'>分析</b>的11個<b class='flag-5'>誤區</b>資料下載

    模擬設噪聲分析誤區及注意事項

    模擬設噪聲主要是由于電路的電子元件,如晶體管、三極管、電容器等,在工作過程中產生的電磁波干擾而產生的。此外,電路的電源
    發表于 02-14 15:20 ?519次閱讀

    闡述關于模擬設噪聲分析的5個由來已久的誤區

    設計人員經常遇到電路的模擬硬件設計出來后,卻發現電路噪聲太大,而不得不重新設計和布線
    的頭像 發表于 08-21 16:08 ?654次閱讀
    闡述關于<b class='flag-5'>模擬設</b>計<b class='flag-5'>中</b><b class='flag-5'>噪聲</b><b class='flag-5'>分析</b>的5個由來已久的<b class='flag-5'>誤區</b>

    模擬設噪聲分析的11個誤區,你知道嗎?

    模擬設噪聲分析的11個誤區,你知道嗎? 噪聲是電路設計
    的頭像 發表于 10-20 14:37 ?476次閱讀

    模擬設噪聲分析的11個誤區

    電子發燒友網站提供《模擬設噪聲分析的11個誤區.pdf》資料免費下載
    發表于 11-28 10:25 ?0次下載
    <b class='flag-5'>模擬設</b>計<b class='flag-5'>中</b><b class='flag-5'>噪聲</b><b class='flag-5'>分析</b>的11個<b class='flag-5'>誤區</b>