精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

串擾的基礎知識

jf_60870435 ? 來源:jf_60870435 ? 作者:jf_60870435 ? 2023-09-15 15:58 ? 次閱讀

前言

隨著電子技術的不斷發展,在高速電路中信號的頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大,這些因素使得在高速數字電路的設計中,信號完整性問題越來越突出,其已經成為高速電路設計工程師不可避免的問題。


串擾是指有害信號從一個網絡轉移到另一個網絡,它是信號完整性問題中一個重要問題,在數字設計中普遍存在,有可能出現在芯片PCB板、連接器芯片封裝和連接器電纜等器件上。

如果串擾超過一定的限度就會引起電路的誤觸發,導致系統無法正常工作。


串擾問題產生的機理

串擾是信號在傳輸線上傳播時,由于電磁耦合而在相鄰的傳輸線上產生不期望的電壓或電流噪聲干擾,信號線的邊緣場效應是導致串擾產生的根本原因。


為了便于分析,下面介紹幾個有關的概念。如下圖所示,假設位于A點的驅動器是干擾源,而位于D點的接受器為被干擾對象,那么驅動器A所在的傳輸線被稱之為干擾源網絡或侵害網絡(Agreessor),相應的接收器D所在的傳輸線網絡被稱之為靜態網絡或受害網絡。


靜態網絡靠近干擾源一端的串擾稱為近端串擾(也稱后向串擾),而遠離干擾源一端的串擾稱為遠端串擾(或稱前向串擾)。由于產生的原因不同將串擾可分為容性耦合串擾和感性耦合串擾兩類。

wKgZomT5OOCAEod2AADva7y7KjE272.png

兩條傳輸線的耦合


容性耦合機制

當干擾線上有信號傳輸時,由于信號邊沿電壓的變化,在信號邊沿附近的區域,干擾線上的分布電容會感應出時變的電場,而受害線處于這個電場里面,所以變化的電場會在受害線上產生感應電流。可以把信號的邊沿看成是沿干擾線移動的電流源,在它移動的過程中,通過電容耦合不斷地在受害線上產生電流噪聲。


由于在受害線上每個方向的阻抗都是相同的,所以50%的容性耦合電流流向近端而另50%則傳向遠端。


此外,容性耦合電流的流向都是從信號路徑到返回路徑的,所以向近端和遠端傳播的耦合電流都是正向的。


對于近端容性耦合串擾,隨著驅動器輸出信號出現上升沿脈沖,流向近端的電流將從零開始迅速增加,當邊沿輸入了一個飽和長度以后,近端電流將達到一個固定值。


另外,流向近端的耦合電流將以恒定的速度源源不斷地流向近端,當上升沿到達干擾線的接收端,此上升沿會被接受吸收,不再產生耦合電流信號,但是受害線上還有后向電流流向受害線的近端,所以近端的耦合電流將持續兩倍的傳輸延遲。


對于遠端容性耦合串擾,由于信號的邊沿可看成是移動的電流源,它將在邊沿的附近區域產生經互容流進受害線的耦合電流,而產生的耦合電流將有50%與干擾線上的信號同向而且速度相同地流向遠端,因此隨著干擾線上信號的傳輸,在受害線上將不斷地產生的前向耦合電流而且和已經存在的前向耦合電流不斷地疊加,并一同傳向遠端。


由于串擾只在信號的邊沿附近區域產生,流向遠端的耦合電流的持續時間等于信號的躍變時間。

wKgaomT5OOCAF-b_AACXDbOHhTc136.png

前向傳播和后向傳播的互容耦合


感性耦合機制

當信號在于擾線上傳播時,由于信號電流的變化,在信號躍變的附近區域,通過分布電感的作用將產生時變的磁場,變化的磁場在受害線上將感應出噪聲電壓,進而形成感性的耦合電流,并分別向近端和遠端傳播。


與容性耦合電流不一樣的是,感性耦合電流的方向與干擾線上信號傳播的方向是反向的,向近端傳輸時,電流回路是從信號路徑到返回路徑,而向遠端傳輸時,電流回路則是從返回路徑到信號路徑。


對于近端感性耦合串擾,其特征與近端容性耦合串擾非常相似,也是從零開始迅速增加,當傳輸長度大于等于飽和長度以后,將穩定在一個固定值,持續時間是兩倍的傳輸延遲。


因為流向近端的感性耦合電流與容性耦合電流同向,所以兩者將疊加在一起。


對于遠端感性耦合串擾,感性耦合噪聲與干擾線上信號邊沿的傳播速度相同,而且在每一步將會耦合出越來越多的噪聲電流,持續的時間等于信號躍變的時間。


但是由于電流流向與遠端容性耦合電流是反向的,所以到達受害線遠端接收器的耦合電流是兩者之差。

wKgZomT5OOCAQXbrAAC-f0YjyzA107.png

前向和后向傳播的互感耦合


互感和互容的混合效應

一般地,在完整的地平面上,容性和感性的耦合產生的串擾電壓大小相等,因此遠端串擾的總噪聲由于容性和感性耦合的極性不一樣而相互抵消。


在帶狀線電路更能夠顯示兩者之間很好的平衡,其遠端耦合系數極小,但是對于微帶線路,由于與串擾相關的電場大部分穿過的是空氣,而不是其他的絕緣材料,因此容性串擾比感性串擾小,導致其遠端串擾系數是一個小的負數。


解決串擾的方法

串擾在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了串擾的特性,總結出以下減少串擾的方法:

①在情況允許的情況下,盡量增大走線之間的距離,減小平行走線的長度。


②在確保信號時序的情況下,盡可能地選擇上升沿和下降沿速度更慢的器件,使電場和磁場變化的速度變慢,從而降低串擾。


③在設計走線時,應該盡量使導體靠近地平面或電源平面。這樣可以使信號路徑與地平面緊密的耦合,減少對相鄰信號線的干擾。


④在布線空間允許的條件下,在串擾較嚴重的兩條信號線之間插入一條地線,可以減小兩條信號線間的耦合,進而減小串擾。(關于做隔離這一方法,需要注意,防止天線效應)

【以上信息由艾博檢測整理發布,如有出入請及時指正,如有引用請注明出處,歡迎一起討論,我們一直在關注其發展!專注:CCC/SRRC/CTA/運營商入庫】

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 信號
    +關注

    關注

    11

    文章

    2781

    瀏覽量

    76648
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26932
收藏 人收藏

    評論

    相關推薦

    關于高速PCB設計的知識

    在高速PCB設計的學習過程中,是一個需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號線,控制線,和I/O口走線上,會使電路或者元件出現功能不正常的現象。
    的頭像 發表于 08-22 10:45 ?2758次閱讀
    關于高速PCB設計的<b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>知識</b>

    關于高速PCB設計的知識

    在高速PCB設計的學習過程中,是一個需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號線,控制線,和I/O口走線上,會使電路或者元件出現功能不正常的現象。
    的頭像 發表于 08-29 09:38 ?1988次閱讀
    關于高速PCB設計的<b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>知識</b>

    什么是?如何減少

    01 . 什么是? ? 是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-23 09:25 ?6044次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    什么是?PCB走線詳解

    先來說一下什么是就是PCB上兩條走線,在互不接觸的情況下,一方干擾另一方,或者相互干擾。
    發表于 09-11 14:18 ?1040次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?PCB走線<b class='flag-5'>串</b><b class='flag-5'>擾</b>詳解

    學習筆記(1)

    講到,基礎的知識比如是由電場耦合和磁場耦
    的頭像 發表于 10-25 14:43 ?3831次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學習筆記(1)

    解決的方法

    在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少的方法
    的頭像 發表于 08-14 11:50 ?1.9w次閱讀

    如何解決PCB問題

    高速PCB設計中,信號之間由于電磁場的相互耦合而產生的不期望的噪聲電壓信號稱為信號超出一定的值將可能引發電路誤動作從而導致系統無法正常工作,解決PCB
    發表于 07-19 09:52 ?2356次閱讀

    淺談層疊設計、同層、層間

    1、 層疊設計與同層 很多時候,超標的根源就來自于層疊設計。也就是我們第一篇文章說的設計上先天不足,后面糾正起來會比較困難。 講到層疊對
    的頭像 發表于 04-09 17:21 ?4281次閱讀
    淺談層疊設計、同層<b class='flag-5'>串</b><b class='flag-5'>擾</b>、層間<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    淺談溯源,是怎么產生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發表于 03-29 10:26 ?3308次閱讀

    是怎么引起的 降低有哪些方法

    是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發耦合電流,而感性耦合引發耦合電壓。PCB板層的參數、信號線間距、驅動端和接收端的電氣特性及線端接方式對
    的頭像 發表于 08-15 09:32 ?1w次閱讀

    信號完整性基礎--(二)

    本章我們接著介紹信號完整性基礎第三章節剩余知識
    的頭像 發表于 01-16 09:58 ?2178次閱讀

    S參數與知識的講解

    ,是兩條信號線之間的耦合產生的噪聲干擾。因此分析的S參數就需要查看兩條線的特性,即一個四端口網絡,這時我們需要關注S31和S41
    的頭像 發表于 05-05 17:29 ?3119次閱讀
    S參數與<b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>知識</b>的講解

    什么是?如何減少

    是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-22 09:54 ?3785次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    的類型,產生的原因?

    當信號通過電纜發送時,它們面臨兩個主要的通信影響因素:EMI和。EMI和嚴重影響信噪比。通過容易產生EMI 和
    的頭像 發表于 07-06 10:07 ?1921次閱讀

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進來所干擾就是
    的頭像 發表于 11-01 10:10 ?1211次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹