精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Virtuoso軟件中常見的約束方法

CHANBAEK ? 來源:電波一號 ? 作者: 2217 ? 2023-09-11 16:46 ? 次閱讀

早期,電路設計工程師經常需要手工標注相關的信息在原理圖上用于提醒版圖工程師相關器件的版圖設計要求,比如匹配,對稱等。其實VSE早就引入了設計約束功能,并且通過layout 同步schematic的約束,還可以快速的檢查約束規則是否匹配。

有了這項功能后,就不需要和牛逼哄哄的版圖工程師費口水了。

主要的方法如下

1, windows-assistant-> Circuit Prospect可以調用出電路模塊的匹配功能,快速查找出常用的需要約束的地方比如Power Nets,current mirror以及differential pair這些模塊。主要分為Structure, Devices, Nets, Pins, inst Terms, 比較常用的還是Structure和Device,雖然經常匹配不到。

圖片

圖片

2, Windows--> assistant -->Constraint Manager

可以調出相應的約束菜單,支持的約束類型可以分為三大類,Electrical, Placement 和Routing。比如常用器件參數匹配就在Electrical中的Parameter Match

點擊設置好的約束,可以高亮原理圖對應的管子。

圖片

圖片

正常開啟之后設計的界面如下,可以通過windows-workspace-->save workspace,方便下次快速調用。

圖片

圖片

比較常見的約束方法有,

1, VDD/VSS power net用Process Rule overide 使用更粗的線寬, 比如4X,6X minimum width

2,current-mirror 用modGen 自動生成。

3, 等等等

Lanuch layout -XL后,原理圖的constraint 可以自動同步過來,也可以手動將更新部分同步。Check Constraint開了之后,版圖中是否違法constraint可以直接發現。

圖片

總體來說,Constraint Manager是一個相當能減少溝通成本的好工具,也是模擬設計向數字設計方法學習的一個體現,不知道貴司是否已經在生產中應用。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 原理圖
    +關注

    關注

    1294

    文章

    6315

    瀏覽量

    233060
  • 電路設計
    +關注

    關注

    6667

    文章

    2430

    瀏覽量

    203420
  • Layout
    +關注

    關注

    14

    文章

    402

    瀏覽量

    61662
  • 約束
    +關注

    關注

    0

    文章

    82

    瀏覽量

    12718
  • Virtuoso
    +關注

    關注

    4

    文章

    17

    瀏覽量

    25056
收藏 人收藏

    評論

    相關推薦

    人工智能中常見的數據標注方法

    數據標注(Data Annotations)是指對收集到的、未處理的原始數據或初級數據,包括語音、圖片、文本、視頻等類型的數據進行加工處理,并轉換為機器可識別信息的過程。我們日常工作中常見的數據標注方法有以下幾種。
    發表于 09-21 11:22 ?2525次閱讀
    人工智能<b class='flag-5'>中常見</b>的數據標注<b class='flag-5'>方法</b>

    linux系統中常見注冊函數的使用方法

    大家好,今天給大家分享一下,linux系統中常見的注冊函數register_chrdev_region()、register_chrdev()、 alloc_chrdev_region()的使用方法
    發表于 10-19 09:28 ?539次閱讀
    linux系統<b class='flag-5'>中常見</b>注冊函數的使用<b class='flag-5'>方法</b>

    FPGACPLD中常見模塊設計精華集錦

    FPGACPLD中常見模塊設計精華集錦
    發表于 08-17 22:22

    電源中常見的故障現象如何維修

    電源中常見的故障現象如何維修
    發表于 03-11 07:24

    在無線移動數據接收中常見的問題

    討論一個在無線移動數據接收中常見的問題。
    發表于 04-14 06:48

    HDMI I/O設計和測試中常見的問題?怎么解決?

    本文討論了HDMI I/O設計和測試中常見到的和需要注意的問題以及解決的方法
    發表于 06-02 06:28

    網絡設備中常見術語含義及故障分析

    網絡設備中常見術語含義及故障分析,詳細解釋了在網絡設備使用中常見的術語
    發表于 12-27 11:38 ?1.4w次閱讀

    FPGA時序約束方法

    FPGA時序約束方法很好地資料,兩大主流的時序約束都講了!
    發表于 12-14 14:21 ?19次下載

    版圖布局軟件Virtuoso快捷鍵總結資料下載

    Virtuoso快捷鍵總結 入門級
    發表于 12-21 17:32 ?0次下載

    分頻器的相位問題_音響中常見的相位問題及解決方法

    專業音響技術人員對于相位問題并不感到陌生,音響系統中的相位是很抽象的,本文首先介紹了音箱中分頻器的相位問題,其次闡述了音響中常見的相位問題及解決方法,具體的跟隨小編一起來了解一下。
    的頭像 發表于 05-28 17:09 ?3.9w次閱讀
    分頻器的相位問題_音響<b class='flag-5'>中常見</b>的相位問題及解決<b class='flag-5'>方法</b>

    WillSemi采用的Cadence Virtuoso定制IC設計平臺有哪些優點?

    的設計時間。同時,其便捷的連線功能在大幅縮短電路原理圖創建時間的同時減少錯誤發生。采用Virtuoso版圖套件,WillSemi團隊可以用基于電路原理圖約束條件的方法來提高版圖設計的效率,并提升正確率。
    發表于 08-08 18:11 ?1464次閱讀

    keil中常見的各種錯誤警告以及相應的解決方法資料說明

    本文檔的主要內容詳細介紹的是簡單整理的keil中常見的各種錯誤警告以及相應的解決方法。
    發表于 03-08 08:00 ?14次下載
    keil<b class='flag-5'>中常見</b>的各種錯誤警告以及相應的解決<b class='flag-5'>方法</b>資料說明

    直線導軌使用中常見的問題有哪些

    直線導軌使用中常見的問題有哪些?
    的頭像 發表于 08-03 17:43 ?1072次閱讀
    直線導軌使用<b class='flag-5'>中常見</b>的問題有哪些

    PCB阻焊工序中常見品質問題及解決方法

    將為您介紹PCB阻焊工序中常見品質問題及解決方法,并與您探討分享pcb線路板阻焊絲印機在解決這些問題中的應用。一、PCB阻焊工序中常見品質問題闡述1.氣孔氣孔是P
    的頭像 發表于 08-30 17:06 ?1465次閱讀
    PCB阻焊工序<b class='flag-5'>中常見</b>品質問題及解決<b class='flag-5'>方法</b>

    理解STM32控制中常見的PID算法

    理解STM32控制中常見的PID算法
    的頭像 發表于 10-17 17:28 ?2373次閱讀
    理解STM32控制<b class='flag-5'>中常見</b>的PID算法