精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技3DIC Compiler獲得三星多裸晶芯集成工藝流程的認證

新思科技 ? 來源:新思科技 ? 2023-09-14 09:38 ? 次閱讀

新思科技認證的多裸晶芯片系統設計參考流程和安全的Die-to-Die IP解決方案,加速了三星SF 5/4/3工藝和I-Cube及X-Cube技術的設計和流片成功。

新思科技3DIC Compiler是統一的多裸晶芯片封裝探索、協同設計和分析的平臺,已經獲得三星多裸晶芯集成工藝流程的認證。

全面和可擴展的新思科技多裸晶芯片系統能夠實現從早期設計探索到芯片生命周期管理全流程的快速異構集成。

新思科技(Synopsys)近日宣布,與三星晶圓廠(以下簡稱為“三星”)深化合作,助力芯片制造商針對三星先進工藝加速設計2.5D和3D多裸晶芯片系統。此次合作解決了高性能計算、人工智能、汽車和智能手機等計算密集型應用,對于多裸晶芯片系統的關鍵需求。基于新思科技一系列全球領先的經認證EDA參考流程組合,包括新思科技3DIC Compiler和用于Die-to-Die互連的UCIe IP,和三星I-Cube和X-Cube技術,雙方客戶可以在三星5納米、4納米和3納米工藝上加速開發多裸晶芯片系統。

在當前數據驅動的世界中,計算密集型工作負載對客戶提出了嚴苛的PPA要求,即使在最先進的工藝技術下也是如此。新思科技和三星協同優化從早期設計開發到完整的系統實施、簽核分析和IP就緒的多裸晶芯片設計。我們緊密合作推出了行業領先的生產力解決方案,為共同客戶縮短周轉時間并降低成本。

Sangyun Kim

晶圓代工事業部設計技術團隊副總裁

三星電子

開發者可以通過UCIe和先進的扇出型晶圓級封裝等Die-to-Die互連標準,將不同節點的多顆裸晶集成到單個封裝內,能夠滿足計算密集型芯片設計嚴苛的性能要求并加快上市時間。此外,新思科技覆蓋2.5D和3D芯片堆疊及先進封裝的多裸晶芯片解決方案還可支持三星I-Cube和X-Cube技術。多裸晶芯片系統極具靈活性,可以高效滿足自動駕駛和高性能計算等需要多任務優化的應用。

開發者在先進工藝節點上開發數據密集型應用的高性能系統時,面臨著全新的芯片復雜度挑戰。新思科技與三星在開發UCIe IP和經認證EDA流程上強強聯手,從而通過三星先進工藝節點和多裸晶集成流程滿足多裸晶芯片系統開發的新興需求。

Sanjay Bali

EDA 事業部產品管理和戰略副總裁

新思科技

作為新思科技廣泛數字設計系列產品的重要組成部分,新思科技3DIC Compiler可支持三星全新3D CODE標準。它與新思科技Fusion Compiler和人工智能驅動設計的Synopsys.ai系列技術相結合后,能夠實現片上系統(SoC)到多裸晶芯片系統的統一協同優化。Ansys Redhawk-SC Electrothermal多物理場技術與新思科技3DIC Compiler緊密集成,解決了多裸晶芯片系統的功耗和熱簽核問題。

為了簡化開發工作并降低集成風險,針對三星的先進工藝技術,新思科技攜手三星共同開發UCIe IP等多裸晶芯片系統IP。

審核編輯:彭菁

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    453

    文章

    50394

    瀏覽量

    421787
  • 新思科技
    +關注

    關注

    5

    文章

    787

    瀏覽量

    50305
  • 工藝流程
    +關注

    關注

    7

    文章

    105

    瀏覽量

    16266
  • 三星
    +關注

    關注

    1

    文章

    1497

    瀏覽量

    31116

原文標題:新思科技和三星強強聯手,加速先進工藝下多裸晶芯片系統設計

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    圓的制備流程

    本文從硅片制備流程為切入點,以方便了解和選擇合適的硅圓,硅圓的制備工藝流程比較復雜,加工工序而長,所以必須嚴格控制每道工序的加工質量,
    的頭像 發表于 10-21 15:22 ?189次閱讀

    思科技7月份行業事件

    思科技宣布推出面向英特爾代工EMIB先進封裝技術的可量產芯片設計參考流程,該流程采用了S
    的頭像 發表于 08-12 09:50 ?529次閱讀

    思科技攜手英特爾推出可量產Multi-Die芯片設計解決方案

    提供了一個統一的協同設計與分析解決方案,通過新思科3DIC Compiler加速從芯片到系統的各個階段的
    的頭像 發表于 07-16 09:42 ?540次閱讀

    思科技引領EMIB封裝技術革新,推出量產級芯片設計參考流程

    ,即面向英特爾代工服務中的EMIB(嵌入式芯片互連橋接)先進封裝技術,成功推出了可量產的芯片設計參考流程。這一里程碑式的成果,不僅彰
    的頭像 發表于 07-11 09:47 ?453次閱讀

    思科技面向英特爾代工推出可量產的芯片設計參考流程,加速芯片創新

    3DIC Compiler協同設計與分析解決方案結合新思科技IP,加速英特爾代工EMIB技術的異構集成 摘要: 新思科技人工智能(AI)驅動
    發表于 07-09 13:42 ?765次閱讀

    三星與新思科技攜手,備戰2nm工藝量產

    在全球半導體行業邁向更高精度和更小尺寸的征途上,三星與新思科技近日宣布了一項重要的合作。這一合作旨在確保三星的2nm制造工藝能夠順利實現量產,并在市場中占據領先地位。
    的頭像 發表于 06-20 09:22 ?468次閱讀

    思科技與臺積公司深度合作,推動芯片設計創新

     新思科技EDA事業部戰略與產品管理副總裁Sanjay Bali表示:“新思科技在可投產的EDA流程和支持3Dblox標準的3DIC
    的頭像 發表于 05-11 16:25 ?395次閱讀

    思科技面向臺積公司先進工藝加速下一代芯片創新

    套件賦能可投產的數字和模擬設計流程能夠針對臺積公司N3/N3P和N2工藝,助力實現芯片設計成功,并加速模擬設計遷移。 新思科技物理驗證解決方
    發表于 05-11 11:03 ?422次閱讀
    新<b class='flag-5'>思科</b>技面向臺積公司先進<b class='flag-5'>工藝</b>加速下一代芯片創新

    思科技與英特爾深化合作,以新思科技IP和經Intel 18A工藝認證的EDA流程加速先進芯片設計

    ; 新思科技廣泛的高質量 IP組合降低集成風險并加快產品上市時間,為采用Intel 18A 工藝的開發者提供了競爭優勢; 新思科3DIC
    發表于 03-05 10:16 ?330次閱讀

    三星第二代3nm工藝開始試產!

    據報道,三星預計在未來6個月時間內,讓SF3工藝良率提高到60%以上。三星SF3工藝會率先應用
    的頭像 發表于 01-29 15:52 ?607次閱讀

    思科技攜手臺積公司推出“從架構探索到簽核” 統一設計平臺

    思科3DIC Compiler集成3Dblox 2.0標準,可用于異構集成和“從架構探索到
    的頭像 發表于 01-12 13:40 ?491次閱讀
    新<b class='flag-5'>思科</b>技攜手臺積公司推出“從架構探索到簽核” 統一設計平臺

    SMT貼片加工工藝流程

    SMT貼片加工工藝流程
    的頭像 發表于 12-20 10:45 ?1127次閱讀

    不同PCBA工藝流程的成本與報價介紹

    PCBA工藝流程其實有很多種,不同種工藝流程有不同的生產技術,因而在實際生產加工過程中所產生的成本不同,報價也不一樣。
    的頭像 發表于 12-14 10:53 ?887次閱讀

    思科技攜手Ansys和三星共同開發14LPU工藝的全新射頻集成電路設計

    思科技(Synopsy)近日宣布,攜手Ansys 、三星半導體圓代工(以下簡稱“三星”)共同開發了面向三星14LPU
    的頭像 發表于 12-11 18:25 ?719次閱讀

    思科技攜手三星面向其SF2工藝開發優化數字和定制設計流程

    由Synopsys.ai EDA解決方案加持的優化數字和定制設計流程加速了針對三星先進節點設計的開發。
    的頭像 發表于 12-07 09:51 ?596次閱讀