精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

可測性設計DFT-生產(chǎn)測試簡介

冬至子 ? 來源:芯爵ChipLord ? 作者:功燁 ? 2023-09-15 09:59 ? 次閱讀

在古代,我們的祖先就掌握了測試技術,例如農(nóng)民發(fā)明吹風機測試稻谷,把飽滿的谷粒和谷殼分離開來,這就是早期的測試機器。

生產(chǎn)測試的目的是把好的物品和有瑕疵的物品分離出來,集成電路行業(yè),測試的目標是把功能正確的芯片和有瑕疵的芯片分離出來,保證客戶使用的是功能完整的芯片。

圖片

按照摩爾定律,集成電路的規(guī)模每兩年翻一番,設計的規(guī)模越來越大,工藝尺寸越來越小。隨著電路的集成度越來越高,生產(chǎn)測試的成本也越來越高。為了降低測試成本和難度,提高芯片的質(zhì)量和良品率,需要為芯片進行可測性設計(design for test),簡稱DFT。

可測性設計是在芯片設計過程中保證功能的前提下,加入特殊的測試結構,芯片制造完成后進行DFT測試,如果在制造或者封裝的過程中有瑕疵,芯片不能正常工作,通過DFT測試可以篩選出這種芯片??蓽y性設計與設計驗證不同,設計驗證是通過對設計的分析,排除設計中的錯誤,確保該設計符合其技術規(guī)范,保證設計與要求一致。

芯片制造和封裝過程中的測試可以大致分為如下三類:

  1. Wafer Acceptance Test(WAT)
  2. Wafer Sort(CP)
  3. Final Test(FT)

其中WAT測試和DFT沒有關系,主要是用來檢測FAB的制造工藝是否有問題,它并沒有測試芯片,而是測試die和die之間的scribe line上面的特殊結構。

CP是測試晶圓上的每顆die,實際上,只有通過CP測試的die才會進行封裝,而未通過測試的die會被淘汰。

FT測試是die封裝以后的測試,如果沒有異常,才會到客戶那里。

可測性設計具體是什么呢?

為了使芯片方便測試,在設計中額外的增加或者修改某些邏輯,增加輸入,輸出端口,但是這種設計不會改變芯片的功能。

如下圖所示:DFT就是增加額外的輸入端口(ASIC_TKST),在設計中加入MUX,使寄存器F0,F(xiàn)1的時鐘引腳在測試過程中可以直接由輸入時鐘端口CLK控制。

圖片

可測性設計內(nèi)容豐富,主要分為四大類:后面會詳細介紹。

  1. Scan Chain
  2. Boundar Scan
  3. MBIST
  4. ATPG

當我們對已制造出來的芯片進行生產(chǎn)測試時,先把芯片插入自動測試設備中(ATE),然后輸入測試程序,測試程序中包含ATPG生成的測試向量,測試向量簡單理解包含輸入值和期望值,如果ATE收集的實際值和期望值不一致,則可以判斷芯片有故障。

圖片

接下來介紹物理瑕疵(defects)和故障模型(fault models),這里主要涉及抽象與建模。

芯片的物理瑕疵是指在生產(chǎn)制造過程中產(chǎn)生的瑕疵,這種瑕疵使得芯片不能正常工作,值得注意的是,這里的測試并不是測試邏輯設計的錯誤,而是測試在芯片生產(chǎn)過程中引入的瑕疵,主要由如下因素引起:

圖片

  1. 開路和短路(open and short)
  2. 金屬線之間的橋接(bridging bewteen metal lines)
  3. 通過絕緣氧化物的導電性擊穿(conductive pinholes through insulating oxides)

下圖是一個簡單CMOS反相器的物理版圖,它由一個n型下拉晶體管(n-type pull-down transistor)和一個p型上拉晶體管(p-type pull-up transistor)組成。如果一粒塵埃落在金屬連線上就可以使該線開路,過度的金屬刻蝕可能引起金屬橋接現(xiàn)象,即直接短路到電源或者地線上。一個有瑕疵的下來晶體管永遠處于開路的狀態(tài),從而就像直接短路到地線上一樣。

圖片

瑕疵的行為就像永久的短路到電源或者地線上一樣,我們可以抽象為輸入或輸出引腳stuck at在邏輯"0"或"1"上,大部分的CMOS門單元的版圖類似,因此可以抽象建模,把stuck at 1 or 0代表具體的物理瑕疵。

綜上所述,故障模型(fault model)就是用抽象邏輯模型來表示物理瑕疵(defect)的結果。

圖片

stuck-at fault model(SAF)模型仍然是最常見的故障模型。

測試SAF的規(guī)則是不可以使用內(nèi)部探針,我們只能通過輸入/輸出端口對芯片進行測試,經(jīng)封裝后,輸入/輸出端口對應于芯片的封裝管腳,ATE設備可以對每個輸入端口進行驅(qū)動,控制測試芯片的每個輸入端,同時對每個輸出端進行采樣,把采樣結果與預期值進行比較,來判斷芯片的好壞。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5317

    瀏覽量

    120010
  • 晶體管
    +關注

    關注

    77

    文章

    9634

    瀏覽量

    137849
  • DFT設計
    +關注

    關注

    0

    文章

    10

    瀏覽量

    8879
  • 時鐘控制
    +關注

    關注

    0

    文章

    17

    瀏覽量

    6812
  • CMOS反相器
    +關注

    關注

    0

    文章

    19

    瀏覽量

    6752
收藏 人收藏

    評論

    相關推薦

    DFT工程師經(jīng)典教程書籍

    DFT是什么?DFT在芯片設計領域的含義,即可測設計(Design for Test), 測試
    發(fā)表于 01-11 14:33

    dft測試設計

    dft測試設計,前言測試設計方法之一:掃描設
    發(fā)表于 07-22 09:10

    CPU測試設計

    摘 要 :測試設計(Design-For-Testability,DFT)已經(jīng)成為芯片設計中不可或缺的重要組成部分。它通過在芯片的邏輯設計中加入
    發(fā)表于 09-21 16:47 ?54次下載

    什么是DFT,DFT是什么意思

    DFT:數(shù)字電路(fpga/asic)設計入門之測試設計與分析,離散傅里葉變換,(DFT
    發(fā)表于 06-07 11:00 ?3.1w次閱讀

    提高DFT測試覆蓋率的方法

    現(xiàn)今流行的測試設計(DFT:Design For Testability)為保證芯片的良品率擔任著越來越重要的角色。
    發(fā)表于 04-20 09:39 ?6788次閱讀
    提高<b class='flag-5'>DFT</b><b class='flag-5'>測試</b>覆蓋率的方法

    SOC的測試設計策略

    測試設計(DFT)是適應集成電路的發(fā)展要求所出現(xiàn)的一種技術,主要任務是對電路的結構進行調(diào)整,提高電路的,即可控制
    發(fā)表于 04-27 11:11 ?3387次閱讀
    SOC的<b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>設計策略

    DFT_DFT設計概述

    本內(nèi)容介紹了DFT測試設計的相關知識,并列舉了3中常見的技術供大家學習
    發(fā)表于 05-30 16:42 ?7372次閱讀

    PADS DFT審核確保設計的測試

    通過此視頻快速瀏覽 PADS DFT 審核的一些主要功能、優(yōu)點和易用。在設計流程的早期使用 PADS DFT 審核可大幅降低 PCB 的批量投產(chǎn)時間,確保 100% 的
    的頭像 發(fā)表于 05-21 08:06 ?3278次閱讀

    利用PADS測試設計優(yōu)化PCB測試點和DFT審核

    PADS 測試設計 (DFT) 審核可以縮短上市時間。了解如何盡早在設計流程中利用 PCB 測試點和
    的頭像 發(fā)表于 05-14 06:26 ?3565次閱讀
    利用PADS<b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>設計優(yōu)化PCB<b class='flag-5'>測試</b>點和<b class='flag-5'>DFT</b>審核

    測試設計(DFT):真的需要嗎?

    用元素和測試點補充您的操作設計以促進電路板的功能測試被稱為測試DFT )設計。
    的頭像 發(fā)表于 10-12 20:42 ?4454次閱讀

    什么是DFT友好的功能ECO呢?

    DFT是確保芯片在制造過程中具有測試的一種技術。DFT友好的ECO是指在進行ECO時, 不會破壞芯片的
    的頭像 發(fā)表于 03-06 14:47 ?2150次閱讀

    解析什么是DFT友好的功能ECO?

    DFT是確保芯片在制造過程中具有測試的一種技術。DFT友好的ECO是指在進行ECO時, 不會破壞芯片的
    的頭像 發(fā)表于 05-05 15:06 ?1814次閱讀
    解析什么是<b class='flag-5'>DFT</b>友好的功能ECO?

    制造、可靠協(xié)同設計

    制造設計 (Design for Manufacturabiity, DFM)、可靠設計 (Designfor Reliability, DFR)與
    的頭像 發(fā)表于 05-18 10:55 ?2937次閱讀
    <b class='flag-5'>可</b>制造<b class='flag-5'>性</b>、可靠<b class='flag-5'>性</b>和<b class='flag-5'>可</b>測<b class='flag-5'>性</b>協(xié)同設計

    什么是測試設計 測試評估詳解

    設計(DFT)之測試評估詳解
    發(fā)表于 09-01 11:19 ?1148次閱讀
    什么是<b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>設計 <b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>評估詳解

    SoC芯片設計中的測試設計(DFT

    隨著半導體技術的飛速發(fā)展,系統(tǒng)級芯片(SoC)設計已成為現(xiàn)代電子設備中的主流。在SoC設計中,測試設計(DFT)已成為不可或缺的環(huán)節(jié)。DFT
    的頭像 發(fā)表于 09-02 09:50 ?2999次閱讀